[发明专利]用于容错量子计算机的并行流设备和方法在审
申请号: | 202011010776.3 | 申请日: | 2020-09-23 |
公开(公告)号: | CN112926741A | 公开(公告)日: | 2021-06-08 |
发明(设计)人: | J·霍加博亚姆;X·邹;S·普雷马拉特内;N·哈马西 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06N10/00 | 分类号: | G06N10/00;G06F11/07 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 李伟森;姜冰 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 用于并行量子计算的并行流设备和方法。例如,处理器的一个实施例包括:耦合到系统存储器的存储器接口;以及多个流多处理器,每个流多处理器用以并行执行多个指令流,所述指令流包含量子指令,每个流多处理器包括:指令高速缓存,用以存储从所述存储器获取的第一多个所述量子指令;指令发布电路,用以分派所述第一多个所述量子指令中的每个量子指令以便进行执行;多个并行量子执行电路,每个并行量子执行电路用以执行所述第一多个量子指令的子集,所述第一多个量子指令中的两个或更多个量子指令要由所述并行量子执行电路中的对应两个或更多个并行量子执行电路并行执行;以及多个波生成器,用以响应于所述第一多个量子指令中的每一个的执行而接收来自所述多个并行量子执行电路的信号,所述波生成器响应性地生成模拟波形以控制量子处理器的量子比特。 | ||
搜索关键词: | 用于 容错 量子 计算机 并行 设备 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/202011010776.3/,转载请声明来源钻瓜专利网。
- 上一篇:装饰结构、装饰单元和车辆
- 下一篇:易扩展管芯上结构接口