[发明专利]一种半导体器件模型的建模方法及装置在审

专利信息
申请号: 202010410498.4 申请日: 2020-05-15
公开(公告)号: CN111680465A 公开(公告)日: 2020-09-18
发明(设计)人: 卜建辉;王成成;李垌帅;刘海南;曾传滨;韩郑生;罗家俊 申请(专利权)人: 中国科学院微电子研究所
主分类号: G06F30/3308 分类号: G06F30/3308
代理公司: 北京华沛德权律师事务所 11302 代理人: 房德权
地址: 100029 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种半导体器件模型的建模方法及装置,方法包括:根据集成电路器件的历史仿真结果确定至少一个温度区间;针对不同的温度区间,提取出对应的器件模型参数,根据所述模型参数建立对应的子器件模型;合并所述子器件模型,获得当前半导体器件模型;当需要再次对所述集成电路器件进行仿真时,接收温度区间的当前标识值,根据所述当前标识值在所述当前半导体器件模型中确定出对应的子器件模型;利用所述对应的子器件模型对所述集成电路器件进行仿真;如此,因不同的温度区间对应的有不同的子器件模型,这样在对集成电路器件进行仿真时,无论温度是在什么范围内,都有合适的子器件模型对集成电路器件进行仿真,确保仿真精度,满足仿真要求。
搜索关键词: 一种 半导体器件 模型 建模 方法 装置
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202010410498.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种用于寄存器后门访问的方法、计算设备及介质-202311207182.5
  • 熊涛 - 芯耀辉科技有限公司
  • 2023-09-19 - 2023-10-27 - G06F30/3308
  • 本申请涉及计算机技术领域,提供一种用于寄存器后门访问的方法、计算设备及介质。该方法包括:获得第一寄存器表单;解析表单得到第一寄存器表单解析结果,然后基于解析结果,生成寄存器模型和与其对应的寄存器后门访问类;将寄存器后门访问类赋予对应的寄存器模型;在编译建模阶段,利用寄存器模型生成与寄存器对应的寄存器用例,并且至少在该阶段结束之前,利用寄存器模型各自被赋予的寄存器后门访问类,检测寄存器用例各自是否存在寄存器路径错误;在仿真执行阶段,利用寄存器用例各自对应的寄存器模型被赋予的寄存器后门访问类所定义的后门访问操作,实现对寄存器用例的后门访问操作组合。如此提高定位效率且利于拓展。
  • 电路的优化方法、电子设备和存储介质-201911328022.X
  • 万蕊;马进;周静雷;王海坤 - 西安讯飞超脑信息科技有限公司
  • 2019-12-20 - 2023-10-27 - G06F30/3308
  • 本发明提供一种电路的优化方法、电子设备和存储介质,电路的优化方法,包括:获取电路中各个元件的理论参数值、标称参数值和实际参数值;获取各个元件选用理论参数值时电路对应的理论时域响应,获取各个元件中的至少部分选用标称参数值,且其他元件选用理论参数值时电路对应的标称时域响应,获取各个元件中的至少部分选用实际参数值,且其他元件选用理论参数值时电路对应的实际时域响应;基于理论时域响应、标称时域响应和实际时域响应,确定标称误差和实际误差;基于标称误差和实际误差,确定电路中的元件的调整方式。本发明实施例的电路的优化方法,可以精确找到对电路误差影响较大的元件,保证电路效果与理论设计一致,减少元件成本。
  • 模型验证中减少计算引擎调用次数的空满足性检查方法-202311007944.7
  • 刘美华;苏宇;白耿 - 深圳国微芯科技有限公司
  • 2023-08-11 - 2023-10-20 - G06F30/3308
  • 本发明公开了一种模型验证中减少计算引擎调用次数的空满足性检查方法,包括以下步骤:在模型验证工具中输入待验证的设计和属性;提取蕴含表达式的先行算子和后续算子;判断先行算子是否为真,若先行算子为真则转向步骤四;若先行算子为否,则待验证属性为空满足;判断后续算子是否为真,若后续算子为真则待验证属性为验证通过;若后续算子为否则待验证属性为验证失败。通过将属性空满足性检查转化为可行算子可达性的检查,只需调用一次计算引擎就可以检查出属性是否为空满足,从根本上解决计算引擎调用次数与子公式的强关联性,从而减少空成功检查过程中的验证时间。本发明的方法简单,能够有效地减少空满足检查过程中的验证时间。
  • 一种基于UVM和VIP的PCIe分叉验证系统-202310893613.1
  • 王成林;冯军 - 成都电科星拓科技有限公司
  • 2023-07-19 - 2023-10-20 - G06F30/3308
  • 本发明提供了一种基于UVM和VIP的PCIe分叉验证系统,包括:待测设计DUT,提供PCIe控制器,并以不同的分叉模式与验证平台连接;验证平台,内置UVM验证基本用例模块,UVM验证基本用例模块中建立由VIP提供的PCIe功能模型组成的验证环境,验证环境经分叉设计后与待测设计DUT连接;验证用例,用于测试激励的产生和VIP/DUT验证点参数的配置;验证环境配置模块,用于分叉的模式选择以及配置供验证平台调用参数。本发明可以实现在仿真参数中选择分叉模式以及对每条链路的配置。在仿真阶段对待测设计配置,对每条链路的功能点进行验证,并且通过脚本生成配置文件和对仿真结果进行检查,大幅提高了验证的效率。
  • 基于相似理论的复杂电磁环境逼真度评估模型系统及方法-201911276778.4
  • 贺正求;徐忠富;常文泰;胡然;张才坤;杨小军;严长伟;王利华;石川;刘文甫 - 中国人民解放军63892部队
  • 2019-12-12 - 2023-10-20 - G06F30/3308
  • 本发明提供一种基于相似理论的复杂电磁环境逼真度评估模型系统及方法,用于对装备试验中构建的模拟电磁环境进行逼真度评估。该逼真度评估模型包括:数据库模块,用于存储开展逼真度评估的各类数据;数据处理模块,具备信号筛选、信号分类、特征数据生成等功能,为相似度计算提供数据输入;相似度计算模块,分层次完成特征相似度、信号相似度、系统相似度的计算工作,包含了进行相似度计算的核心算法;数据存取模块,以总线形式完成前述数据处理模块、相似度计算模块、显示模块与数据库模块之间的数据存取操作;显示模块,提供多种形式的评估结果显示功能。本发明可有效提升装备试验中电磁环境逼真度评估的准确性和针对性。
  • 指令流跟踪验证方法及调试系统-202310752629.0
  • 谭太秋;王兵 - 北京象帝先计算技术有限公司
  • 2023-06-26 - 2023-10-20 - G06F30/3308
  • 本公开提供一种指令流跟踪验证方法及调试系统,该系统包括仲裁模块、验证模块以及用于与待调试芯片中的各个单核一一对应连接的嵌入式跟踪宏单元ETM;所述ETM,被配置为:抓取与自身连接的单核在实际运行预设激励后产生的记录数据,并将所述记录数据编码成实际数据包发送给所述仲裁模块;所述仲裁模块,被配置为:根据所述各个单核的工作频率,将各个单核的实际数据包整合输出成一路调试数据包;所述验证模块,被配置为:模拟各个单核在运行所述预设激励后产生的模拟数据包;将所述模拟数据包与所述调试数据包进行比对,根据比对结果输出跟踪验证结果。该调试系统可以适用于各个单核的型号不同的异构多核芯片,增加了调试系统的使用范围。
  • 一种基于SPICE仿真验证环形振荡器子电路特征的方法-202310960125.8
  • 江荣贵;杨帆;杨自锋;陈彬 - 深圳华大九天科技有限公司
  • 2023-08-01 - 2023-10-13 - G06F30/3308
  • 一种基于SPICE仿真验证环形振荡器子电路特征的方法,包括以下步骤:接上STA电路断开的时序弧,在所述STA电路中查找闭环子电路并判断其是否能够形成电路振荡;基于能够形成电路振荡的闭环子电路,搭建SPICE仿真网表并完成SPICE仿真;解析SPICE仿真结果文件,获取环形振荡器子电路的时序数据,进行验证分析。本发明通过先接上STA断开的时序弧,定位到闭环子电路并判断其是否振荡,然后搭建闭环子电路的SPICE仿真网表,完成SPICE动态仿真以及验证分析,克服了STA无法直接分析环形振荡器子电路时序的缺点,且基于SPICE仿真精度的时序数据,能够准确地验证环形振荡器的时序特征,并研究在不同的PVT条件下其电路振荡频率的变化。
  • 一种芯片极限频率的预测方法、装置、设备及介质-202311134151.1
  • 赖振楠;李文俊;张兴华;肖浩 - 深圳宏芯宇电子股份有限公司
  • 2023-09-05 - 2023-10-13 - G06F30/3308
  • 本发明公开了一种芯片极限频率的预测方法、装置、设备及介质,所述方法包括:获取芯片当前的工作温度范围;获取芯片历史运行过程中的若干组工作温度范围以及在不同工作温度范围下的运行频率,生成数据集;采用所述数据集对LSTM网络进行训练,生成预测模型;将所述芯片当前的工作温度范围输入至所述预测模型,得到芯片的极限频率。本发明只需要根据芯片的工作温度范围和预测模型,就可以快速地预测出芯片的极限频率,提高了预测效率,并降低了成本。
  • 判断仿真结束的方法及计算设备-202311149094.4
  • 蔡权雄;牛昕宇 - 深圳鲲云信息科技有限公司
  • 2023-09-07 - 2023-10-13 - G06F30/3308
  • 本申请提供一种判断仿真结束的方法及计算设备。所述方法应用于芯片验证仿真平台,所述芯片验证仿真平台包括验证环境中的组件和待测芯片的寄存器传输级代码,所述方法包括:仿真开始后,各所述组件开始并行工作,同时,并行执行用于判断仿真结束的第一流程、第二流程和第三流程;其中,所述第一流程基于第一机制判断是否仿真结束,判断结束即整体仿真结束,第一机制为超时机制;所述第二流程基于第二机制判断是否仿真结束,判断结束即整体仿真结束;所述第三流程进行事件监控,如果有预定事件发生,则重置所述第一流程的计时。根据本申请的技术方案能够降低仿真时间及存储空间的浪费。
  • 热网络模型建模及芯片温度计算方法、设备及存储介质-202310721350.6
  • 杨鑫;徐思维;衡可 - 湖南大学
  • 2023-06-19 - 2023-10-13 - G06F30/3308
  • 本发明提供一种热网络模型建模及芯片温度计算方法、设备及存储介质。功率模块热网络模型包括K个传热支路;第i个功率损耗元件与热沉连接,第i个功率损耗元件、节点Y(i,1)之间设置热阻Ri,1,1;节点Y(i,na)与节点Y(i,na+1)之间设置相互串联的热阻Ri,na,2、热阻Ri,na+1,1,节点Y(i,N)与节点Y(i,N+1)之间设置有热阻Ri,N,2;节点Y(i,nb)与热沉之间设置热容Ci,nb;阻值根据热流密度、第nb层的厚度、实际功率损耗、第i条路径上第nb层的热导率确定;容值根据热流密度、第nb层的厚度、实际功率损耗、第i条路径上第nb层的比热容、第nb层的密度确定。
  • 翻转计数模型构建的方法和装置-201811581405.3
  • 李煜光;魏凡星;路晔绵;詹鹏翼;潘娟;国炜 - 中国信息通信研究院
  • 2018-12-24 - 2023-10-13 - G06F30/3308
  • 本发明提供了一种翻转计数模型构建的方法和装置,该方法包括:对用于分析加密设备中功耗泄露的逻辑仿真工具进行仿真层次模型分类;将仿真层次模型分为无毛刺模型和含毛刺模型;确定仿真层次模型为无毛刺模型,则根据加密设备的电路类型对应的仿真层次模型,得到最终的仿真层次模型;将最终的仿真层次模型中的仿真数据导出为VCD文件;对所述VCD文件中翻转信号进行分析,获得翻转计数模型。本发明提供的一种翻转计数模型构建的方法和装置,通过仿真所需的模型层次、对毛刺信息进行刻画以及结合实际加密设备电路的类型,构建得到的翻转计数泄漏模型,使得在实施实际侧信道功耗分析时针对性更强且效率更高。
  • 仿真系统与方法-201811483748.6
  • 张永嘉;李仁翔;吕良盈 - 财团法人工业技术研究院
  • 2018-12-05 - 2023-10-13 - G06F30/3308
  • 一种仿真系统包括一应用程序、一芯片模型及一芯片外模型。应用程序根据一仿真电路的应用情境产生相对应的指令集,其中仿真电路包括一芯片。芯片模型以所述指令集作为输入,通过高级语言,根据芯片的至少一知识产权核,仿真芯片的至少一知识产权核间的运算并产生芯片的一功耗值或一I/O逻辑信号。芯片外模型,以抽象化芯片外模型的全部或部分,构建一至多阶的RLCG电路串接模型,以取代传统使用的模型散射参数(S‑参数)。整合应用程序、所述芯片模型以及所述RLCG电路串接模型,以对所述电路系统进行电源完整性与信号完整性的仿真分析。
  • 异步复位同步解复位的检查方法、装置、设备和介质-202310923063.3
  • 曲忠亮 - 北京物芯科技有限责任公司
  • 2023-07-25 - 2023-10-10 - G06F30/3308
  • 本申请实施例涉及芯片测试技术领域,且涉及一种异步复位同步解复位的检查方法、装置、设备和介质。其中方法的方案为:对待测试模块进行仿真的过程中,根据对复位源进行复位的第一复位时间和复位信号的第二复位时间,确定待测试模块的异步复位的检查结果;记录对复位源进行解复位的第一解复位时间和复位信号的第二解复位时间;根据从第一解复位时间到第二解复位时间的时间间隔内的时钟上升沿或者下降沿的个数,确定待测试模块的信号解复位是否正确;记录第二解复位时间之后的时钟下降沿的第三时间;根据第二解复位时间和第三时间,确定待测试模块的同步解复位是否同步到相应的时钟域。本申请实施例可对待测试模块进行自动检查,省时省力降低风险。
  • 一种基于改进式预测模型的IGBT动态过程开关损耗建模方法-202310413438.1
  • 李玲玲;刘佳琪;姬炳祥 - 河北工业大学
  • 2023-04-18 - 2023-10-10 - G06F30/3308
  • 本发明涉及一种基于改进式预测模型的IGBT动态过程开关损耗建模方法,其技术特点:通过IGBT动态特性测试试验获取数据,构建IGBT动态过程开关损耗预测数据集;对IGBT动态过程开关损耗预测数据集进行归一化处理,并将该数据集分为训练数据集和预测数据集;设置改进式预测模型的初始参数;基于混沌映射策略获取改进海洋捕食者优化算法中初始种群中个体的位置;改进海洋捕食者优化算法开始迭代寻优;引入反正切加速因子到改进海洋捕食者优化算法的勘探阶段;采用高斯变异策略实现种群中个体位置的变换;记录每一个个体的位置及其适应度值,更新最优个体的位置及其适应度值;判断改进海洋捕食者优化算法是否最大迭代次数;输出此时最优的个体位置w(w1,w2)及其适应度值;构建改进式预测模型;采用改进式预测模型对测试数据集进行预测;输出改进式预测模型对IGBT的开通损耗预测值和关断损耗预测值。本发明可实现精准的开关损耗预测,可精准掌控IGBT模块的开通关断损耗导致的温升波动,并在一定程度上提高器件的工作效率、改善散热器的设计结构及实现功率变换器的寿命预测具有重要的现实意义。
  • 一种对场效应晶体管的陷阱效应进行模拟的建模方法-202310576778.6
  • 梅腾达;黄安东 - 苏州华太电子技术股份有限公司
  • 2023-05-22 - 2023-09-29 - G06F30/3308
  • 本发明公开了一种对场效应晶体管的陷阱效应进行模拟的建模方法,包括:S1,构建场效应管本征部分的小信号等效电路,并根据小信号等效电路获得场效应管本征参数与测试的本征Y参数的关系,并根据该关系提取场效应管本征参数;S2,构建场效应管的大信号模型,根据提取的场效应管本征参数,对端口电压进行路径积分,得到非线性电流源、非线性电荷源与端口电压之间的关系;S3,构建解析模型,结合等效栅压法和等效电路法分别对静态陷阱效应和动态陷阱效应进行模拟。本发明既保证了模型的准确性,又容易嵌入到模型中,从而使模型的精度不受影响,而且具有明确的物理意义,无论从模型的精确度以及模型抽取的难度而言,都显著优于现有的模型框架。
  • 寄存器配置同步方法、验证平台系统及配置方法、装置-202011367054.3
  • 孟勇 - 海光信息技术(成都)有限公司
  • 2020-11-27 - 2023-09-26 - G06F30/3308
  • 本申请提供一种寄存器配置同步方法、验证平台系统及配置方法、装置,寄存器配置同步方法包括:在CPP形式的寄存器模型接收到寄存器配置信息时,按照寄存器配置信息配置寄存器模型的寄存器;通过DPI将寄存器配置信息传输给SV环境中的BFM,以通过BFM发送寄存器配置信息给DUT,进而配置DUT的寄存器。这样,可以使得仅需在CPP形式的寄存器模型中输入寄存器配置信息,即可同时实现CPP环境和SV环境中的寄存器配置,从而解决了现有配置方案中,需要在reg model(SV)和reg model(CPP)两侧分别进行寄存器配置的问题,有效降低了寄存器的配置工作量。
  • 一种直连金属电阻的提取方法-201911397186.8
  • 李相启;唐文红;陆涛涛;刘伟平 - 北京华大九天科技股份有限公司
  • 2019-12-30 - 2023-09-22 - G06F30/3308
  • 一种直连金属电阻的提取方法,包括以下步骤:1)识别直连区域并获取所述直连区域相连金属层的方块电阻率信息;2)根据所述方块电阻率信息建立所述直连区域的电阻网络;3)将所述直连区域边上的剖分点插入所述直连区域相连的金属层并标记对应的标号;4)剖分非直连区域建立所述非直连区域的电阻网络;5)根据端口位置信息以及等势特征将所述端口连接点的标号标记一致;6)求解所述电阻网络,计算所述端口之间的电阻。本发明的直连金属电阻的提取方法,能够基于有限元分析方法基础,建立直连金属电阻模型,计算出高精度直连金属电阻。
  • 一种仿真主频驱动的信号自动映射方法-202310669794.X
  • 请求不公布姓名 - 湖南泛联新安信息科技有限公司
  • 2023-06-07 - 2023-09-22 - G06F30/3308
  • 本发明公开了一种仿真主频驱动的信号自动映射方法,包括读取FPGA分割之后的设计,将分割后的设计用孤岛子图表示,每个孤岛子图中包含多个SLICE;将SLICE按照预设的拓扑结构进行放置,每个SLICE对应单独的FPGA;对SLICE的边界信号按照类型进行分配;其中,类型包括松耦合信号和紧耦合信号;对松耦合信号,按照预设的第一原则进行分组;对紧耦合信号,按照预设的第二原则进行分组;获取分组后的各FPGA间各端口的仿真主频,判断各FPGA间各端口的仿真主频是否达到预设的仿真主频,若达到预设的主频,则获取可行信号引脚映射方案。能够无人工参与实现主频驱动的FPGA信号引脚自动化分配。
  • 上下文切换验证方法及装置-202311061317.1
  • 请求不公布姓名 - 摩尔线程智能科技(北京)有限责任公司
  • 2023-08-22 - 2023-09-19 - G06F30/3308
  • 本公开涉及一种上下文切换验证方法及装置,涉及计算机技术领域。该装置包括:激励产生模块根据针对待测试模块的验证需要生成激励信号并发送至参考模型模块和待测试模块,激励信号指示需要处理的包括至少一个待测命令的命令序列;待测试模块根据激励信号处理各待测命令,并在预设处理节点向参考模型模块发送目标信号,以及将处理命令过程中产生的第一数据发送至响应检查模块;参考模型模块根据激励信号和目标信号处理各待测命令,并将处理命令过程中产生的第二数据发送至响应检查模块;响应检查模块根据第一数据和第二数据对待测试模块执行上下文切换命令的能力进行验证。可自动化、精准比对上下文切换时的数据和行为,进行上下文切换能力验证。
  • 一种IC验证的激励产生方法、IC验证方法及系统-202310719650.0
  • 陈俊寒 - 深圳智微电子科技有限公司
  • 2023-06-16 - 2023-09-15 - G06F30/3308
  • 本发明属于IC验证技术领域,具体涉及一种IC验证的激励产生方法、IC验证方法及系统。本发明根据参考模型先筛选出能够完成覆盖率目标的最少组数的激励数据,在针对待验证硬件进行实际仿真时即可仅采用这些筛选出的激励数据,相当于实际针对待验证硬件进行仿真时,去除命中的目标与其他激励重合的冗余激励,由此能够在保证仿真覆盖率不受影响的前提下,避免浪费仿真时间,使随机用例的仿真迅速达到覆盖率目标,从而大大节省验证仿真时间,有效提高验证效率;并且能够能自动化筛选完成覆盖率目标的最少组数的激励,以及检测是否达到当前用例需要完成的覆盖率目标,流程自动化,更加简便易行;激励产生方式可复用性高,可供各个验证环境参考调用。
  • 图形渲染管线的性能分析方法、装置及计算机存储介质-201911394959.7
  • 李洋;张竞丹;樊良辉;马超 - 西安芯瞳半导体技术有限公司
  • 2019-12-30 - 2023-09-15 - G06F30/3308
  • 本发明实施例公开了一种图形渲染管线的性能分析方法、装置及计算机存储介质,该方法可以包括:针对图形渲染管线中的每一待分析的渲染阶段,在设定的时段内统计所述待分析的渲染阶段的输入数据量以及所述待分析的渲染阶段的输出数据量;对所述设定时段内的所述输出数据量与所述输入数据量进行比较,确定比较结果是否符合设定的判定策略:相应于比较结果符合所述判定策略,确定所述待分析的渲染阶段工作性能正常;相应于所述比较结果不符合所述判定策略,确定所述待分析的渲染阶段的工作性能异常。
  • 一种高速差分线数学模型的建立方法、装置、设备及介质-202310622507.X
  • 樊宽刚;肖伟兵;胡倩;吴知云;李文博 - 江西理工大学
  • 2023-05-30 - 2023-09-12 - G06F30/3308
  • 本申请涉及数据处理技术领域,尤其涉及一种高速差分线数学模型的建立方法、装置、设备及介质,确定待测印制电路板PCB的参数;根据确定的所述待测印制电路板PCB的参数获取高速差分线模型图;基于改进的格林方法MKM对所述高速差分线模型图进行分析得到MKM拓扑图;基于所述MKM拓扑图获取高速差分线的数学模型,从而将MKM与差分线建模相结合,相比传统方法,可以面向更加复杂的模型,建模的逻辑更加有调理,思路更加清晰,能够更加快速的处理分析模型,使结果更加的精准。
  • 一种芯片验证系统、方法、设备及存储介质-202310443162.1
  • 权敏辉;李丹;王振 - 南京芯驰半导体科技有限公司
  • 2023-04-23 - 2023-09-12 - G06F30/3308
  • 本公开提供了一种芯片验证系统、方法、设备及存储介质,所述系统包括:验证平台用于确定指令发送条件被触发时,向待验证芯片的中断控制器发送目标验证指令;当待验证芯片监测到验证平台发送的目标验证指令时,根据当前待执行的各个验证指令的优先级,确定是否执行目标验证指令。采用该系统,在待验证芯片主动向验证平台发送仿真信息和控制指令的基础上,还使验证平台主动向待验证芯片发送验证指令,拓宽了验证芯片针对待测试芯片的验证场景。
  • 一种滤波组件分析方法及装置-202310843573.X
  • 李建群;方南;魏丹;喻皓;朱林培;黄穗华 - 广汽埃安新能源汽车股份有限公司
  • 2023-07-11 - 2023-09-08 - G06F30/3308
  • 本申请提供一种滤波组件分析方法及装置,该方法包括:获取滤波组件的三维模型、激励源数据、功率开关管模型、直流支撑电容和X/Y电容的S参数模型;在三维模型中添加X/Y电容、直流支撑电容和功率开关管的端口,得到目标三维模型;根据目标三维模型、激励源数据、功率开关管模型、直流支撑电容和S参数模型,搭建一维仿真电路;分别求解一维仿真电路和三维模型在直流/交流激励源下的目标仿真参数;判断目标仿真参数是否满足预设要求;若是,则输出一维仿真电路、三维模型和仿真参数。可见,该方法及装置能够同时兼顾电磁兼容性能、热性能和安全性能的分析,适用范围广,分析全面,从而能够实现准确地对滤波组件的性能进行分析优化。
  • 一种建立MOSFET中可伸缩电阻模型的方法-201911306564.7
  • 季祥海;刘林林;郭奥 - 上海集成电路研发中心有限公司
  • 2019-12-18 - 2023-09-05 - G06F30/3308
  • 本发明公开了一种建立MOSFET中可伸缩电阻模型的方法,包括:S01:选取MOSFET,得出端头电阻模型;S02:建立源漏电阻辅助测试结构,将所有源区和所有漏区分别短接,并分别测量源区漏区和衬底引出端之间的电阻Rtot1和Rtot2;S03:将源漏电阻辅助测试结构中含沟道的区域换为等效STI,形成STI辅助测试结构,将源漏短接,测量衬底引出端和源漏引出端之间的等效电阻Rtot3,分别计算源区漏区至STI边界的等效电阻;S04:选取不同尺寸的MOSFET,计算不同尺寸下的源区漏区至STI边界的等效电阻,分别建立源区漏区至STI边界的等效电阻模型。本发明提供的一种建立MOSFET中可伸缩电阻模型的方法,适用于各种版图布局方式,可以方便快捷地计算出版图尺寸对应的源漏区至STI边界的等效电阻。
  • 一种反映层间相关性的电磁仿真二维网格生成方法及装置-202310675953.7
  • 王高峰;王显冰;赵鹏 - 杭州法动科技有限公司
  • 2023-06-08 - 2023-09-01 - G06F30/3308
  • 本发明公开一种反映层间相关性的电磁仿真二维网格生成方法及装置。本发明算法应用于射频集成电路(RFICs)高效电磁仿真的网格生成过程中。首先是判断需要投影的条件,然后判断符合条件的投影层数及各层的特性。把网格图形以投影的方式保证满足条件的数个物体的剖分单元形状完全相同。把在符合条件的各层做布尔运算,自上而下把各重叠区域取出做符合条件的剖分。然后把剖分后的部分与原有各层拼接,并保证单元格对齐。这种方法可以以较小的生成网格数量达到较高精度的仿真计算结果。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top