[发明专利]多核系统中数据访问者目录的访问方法及设备在审

专利信息
申请号: 202010209306.3 申请日: 2015-02-16
公开(公告)号: CN111488293A 公开(公告)日: 2020-08-04
发明(设计)人: 顾雄礼;方磊;蔡卫光;刘鹏 申请(专利权)人: 华为技术有限公司
主分类号: G06F12/084 分类号: G06F12/084;G06F12/0846;G06F12/0864;G06F12/0811;G06F12/0817
代理公司: 暂无信息 代理人: 暂无信息
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多核系统中数据访问者目录的访问方法、目录缓存设备、多核系统和目录存储单元。该方法包括:接收第一处理器核发送的第一访问请求,该第一访问请求用于访问目录中和第一数据块对应的表项;根据该第一访问请求,确定单指针表项阵列中存在该第一数据块对应的第一单指针表项;根据该第一单指针表项,确定在该共享表项阵列中存在与该第一单指针表项关联的第一共享表项时,根据该第一共享表项确定该第一数据块的多个访问者。本发明实施例能够节省目录所占用的存储资源。
搜索关键词: 多核 系统 数据 访问者 目录 访问 方法 设备
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202010209306.3/,转载请声明来源钻瓜专利网。

同类专利
  • 一种基于多芯粒层次化Cache一致性维护系统及方法-202310968432.0
  • 乌绮;张琦滨;汪争;韩文艳;刘奔;黄颢彦;张鼎 - 无锡先进技术研究院
  • 2023-08-03 - 2023-10-27 - G06F12/084
  • 本发明公开了一种基于多芯粒层次化Cache一致性维护系统及方法,系统包括至少两个芯粒,每个芯粒包括核组、局部一致性控制模块、全局一致性控制模块和主存;核组包括至少一个核心,每个核心拥有私有Cache;局部一致性控制模块包括LLC,用于维护核组中核心与LLC之间的数据一致性;全局一致性控制模块用于维护各芯粒中LLC与主存之间的数据一致性。本发明解决了多芯粒互联分布共享存储处理器系统中Cache一致性问题,适用于多核心、多芯粒、多级缓存的复杂处理器结构。
  • 缓存管理系统、方法、专网缓存管理系统及设备-202310493466.9
  • 王盟;贾浩楠;李陛毅;张鹏宇;洪国春;姚怡东;杨光 - 阿里巴巴达摩院(杭州)科技有限公司
  • 2023-04-28 - 2023-09-22 - G06F12/084
  • 本申请实施例提供了一种缓存管理系统、方法、专网缓存管理系统及设备。缓存管理系统包括:计算处理模块,包括用于实现数据处理操作的缓存资源,缓存资源中的最后一级缓存包括数据直通缓存;数据面功能模块,运行在计算处理模块上,用于获取待处理的数据包,并利用缓存资源对数据包进行处理;缓存管理模块,与数据面功能模块和计算处理模块通信连接,用于获取与数据包相对应的数据包属性以及与数据面功能模块相对应的数据接收属性;基于数据包属性、数据接收属性以及数据直通缓存进行缓存管理。本实施例中,有效地实现了对计算处理模块中的缓存资源进行灵活调整和管理操作,减少了缓存资源使用不当的情况。
  • 共享缓存的管理方法、装置及存储介质-202210908210.5
  • 陈泽晖;董如良 - 华为技术有限公司
  • 2022-07-29 - 2023-09-15 - G06F12/084
  • 一种共享缓存的管理方法、装置及存储介质,涉及计算机技术领域。该方法包括:确定访问共享缓存的K个类别中每个类别的IO请求访问共享缓存的访问特性。根据确定的访问特性和共享缓存的命中率确定每个类别的IO请求在共享缓存中的分区大小及淘汰算法。将每个类别的IO请求在共享缓存中的缓存大小配置为确定出的分区大小,以及将每个类别的IO请求在共享缓存中的淘汰算法配置为确定出淘汰算法。该方法能够提高共享缓存中的缓存性能。
  • 一种基于JVM缓存处理追溯数据并发请求的方法-201810863056.8
  • 张建 - 浪潮软件集团有限公司
  • 2018-08-01 - 2023-08-04 - G06F12/084
  • 本发明公开了一种基于JVM缓存处理追溯数据并发请求的方法,属于互联网行业应用软件技术领域。本发明的基于JVM缓存处理追溯数据并发请求的方法,包括设定统一的接口协议标准和实现内部处理。该发明的基于JVM缓存处理追溯数据并发请求的方法能够对外提供方便快捷的接口协议,对内提供稳定而高效的并发存储处理能力,具有很好的推广应用价值。
  • 数据传输方法、装置、设备及计算机可读存储介质-202310313298.0
  • 任小雷;原德鹏 - 中科驭数(北京)科技有限公司
  • 2023-03-28 - 2023-06-27 - G06F12/084
  • 本公开涉及一种数据传输方法、装置、设备及计算机可读存储介质,该方法包括:获取待传输的第一数据,所述第一数据包括输入端口的标识和输出端口的标识;若所述共享缓存为空,所述输入端口和所述输出端口共用的独立缓存为空,则通过所述输入端口和所述输出端口之间的直通通路,将所述第一数据从所述输入端口传输到所述输出端口。本公开通过获取有输入端口标识和输出端口标识的第一数据,在判断共享缓存和该输入端口和输出端口对应的独立缓存都空情况下,将第一数据通过直通通路从输入端口传输到输出端口,直通通路直接接通对应的输入端口和输出端口,不需要使用共享缓存或者独立缓存,减少缓存传输过程,降低数据传输的时延。
  • MCM-GPU自适应末级高速缓存结构及其缓存切换方法-202211725803.4
  • 赵夏;王会权;张光达;陈任之;万众;张鸿云;王璐;方健 - 中国人民解放军军事科学院国防科技创新研究院
  • 2022-12-30 - 2023-06-13 - G06F12/084
  • 本发明公开了一种MCM‑GPU自适应末级高速缓存结构,设置于GPU模块中,包括:Tag Array和Date Array,Data Array用于储存数据,Tag Array用于查看地址对应的数据是否在缓存中,还包括:本地访存队列,用于存储当前GPU模块的访存请求;远端访存队列,用于存储其他GPU模块的访存请求;LLC架构改变标记位寄存器,用于存储指示当前的末级高速缓存的架构组织方式是否需要改变的LLC架构改变标记位;LLC架构标记位寄存器,用于存储指示将当前的末级高速缓存切换为私有末级高速缓存设计或共享末级高速缓存设计的LLC架构标记位。本发明能够支持共享末级高速缓存和私有末级高速缓存的动态切换,能够根据程序运行时的配置自适应地选择末级高速缓存架构组织方式,满足程序访存需求,提高MCM‑GPU的性能。
  • 一种嵌入式处理器高速缓存器结构及控制方法-202210718830.2
  • 刘宏杰;刘欢庆;周永录;代红兵;刘自昂 - 云南大学
  • 2022-06-23 - 2023-04-07 - G06F12/084
  • 本发明提供了一种嵌入式处理器高速缓存器结构及控制方法,包括系统存储模块、共享存储模块、一般存储模块、处理器接口、总线接口和交叉开关接口,其中:系统存储模块,用于缓存操作系统内核;共享存储模块用于缓存共享的数据,并进行一致性处理;一般存储模块用于缓存无需共享的数据;处理器接口用于接收来自处理器的读写请求以及地址;总线接口用于与主存进行数据交互,传输读写操作的消息并对其进行监听;交叉开关接口用于传输进行一致性处理需要的数据。本发明的高速缓存器结构简单不需要复杂的控制算法和控制电路,并且操作高效,尤其是在进行一致性处理的操作上,相关操作可以在一个时钟周期内完成。
  • 一种数据处理方法及相关设备-202110921892.9
  • 王帅;何昌军;隆沅庭 - 华为技术有限公司
  • 2021-08-11 - 2023-04-04 - G06F12/084
  • 本申请提供一种数据处理方法及相关设备。其中,该方法应用于计算设备,所述计算设备包括内存,所述内存包括第一内存区域和第二内存区域,该方法包括:计算设备确定数据访问请求所访问的数据是否为热点数据;所述计算设备在确定所述数据访问请求所访问的待访问数据为热点数据时,为所述数据访问请求从第一内存区域分配内存地址;所述计算设备根据所述内存地址访问所述待访问数据。上述方法能够提高计算设备的缓存命中率,减小内存读写带宽,提高数据读写效率和性能。
  • 一种分布式实时系统的缓存分配方法-202211579150.3
  • 黄凯;张元海;陈刚 - 中山大学
  • 2022-12-08 - 2023-04-04 - G06F12/084
  • 本发明公开了一种分布式实时系统的缓存分配方法,方法包括:初始化配置硬件模型、任务模型和能耗模型;根据所述硬件模型、任务模型和能耗模型,整合硬件、任务、能耗的实时分配信息,确定能耗优化目标,并根据所述能耗优化目标构建线性规划模型;对所述线性规划模型中的非必要变量进行剪枝优化,得到目标模型;根据所述目标模型求解得到任务调度方案与缓存分配方案。本发明通过实时性要求、缓存大小限制建模成线性规划模型,给出的调度方案与缓存分配方能够最大限度得节约能耗,另外,本发明利用周期性任务的缓存分配性质,对于线性规划模型中的缓存分配模型进行剪枝,从而大幅减少待解决变量的数量,可广泛应用于计算机技术领域。
  • 一种数据处理方法、共享缓存、芯片系统及电子设备-202111363263.5
  • 梅程强;左航;翟海峰;陈庆;王森;宋陆涛;乐祥;潘于 - 海光信息技术股份有限公司
  • 2021-11-17 - 2023-03-24 - G06F12/084
  • 本申请实施例提供一种数据处理方法、共享缓存、芯片系统及电子设备,其中方法包括:获取第一处理器核的数据处理指令,所述数据处理指令包括目标地址;若所述目标地址至少与第二处理器核的处理地址不同,判断所述目标地址是否在第一地址中命中,所述第一地址包括第一way当前缓存的数据的地址;根据命中判断结果,基于所述第一way执行所述数据处理指令;其中,共享缓存包括数据缓存区,所述数据缓存区至少包括第一way和第二way;所述第一way至少用于缓存第一处理器核与第二处理器核的不同处理地址对应的数据;所述第二way用于缓存多个处理器核的共同处理地址对应的数据。本申请实施例能够整体上提升处理器核的数据处理效率。
  • 数据写入方法、数据读取方法、装置、处理核和处理器-202211261106.8
  • 赵彩云;王海坤 - 中信科智联科技有限公司
  • 2022-10-14 - 2023-03-21 - G06F12/084
  • 本发明提供了一种数据写入方法、数据读取方法、装置、处理核和处理器,属于计算机技术领域,所述数据写入方法,应用于发送端处理核,所述方法包括:确定共享内存中的第一数据地址指针以及所述第一数据地址指针对应的第一消息长度存储区域;所述共享内存为所述发送端处理核和接收端处理核的共享内存;将目标消息数据写入所述第一数据地址指针指示的预设的第一存储区域,并将所述目标消息数据的消息长度写入所述第一消息长度存储区域。本发明方案,采用由共享内存保存数据地址指针和目标消息数据的消息长度的方式,相较于把目标消息数据直接写入共享内存中,减少多核通信时的数据处理量,提高核间通信的实时性。
  • 一种访问共享内存的方法和数据处理装置-202111050069.1
  • 程杨;吕亮;宁洪;陈兴峰 - 上海华为技术有限公司
  • 2021-09-08 - 2023-03-10 - G06F12/084
  • 一种访问共享内存的方法包括:获取指令之后,根据指令携带的地址和预设的质数确定目标商数和目标余数;再确定与目标余数对应的目标存储体组,根据目标商数确定在目标存储体组中地址对应的存储空间,然后对存储空间的数据执行目标指令对应的操作。当2个地址之差为2的整数次幂时,根据上述地址求得的两个余数相同的概率较小,导致两个地址同时经过同一通道的可能性较小,因此能够降低内存访问冲突的可能性。本申请还提供一种数据处理装置,能够实现上述访问共享内存的方法。
  • 利用共享存储器存储数据的方法-202111435837.5
  • 崔泽汉 - 海光信息技术股份有限公司
  • 2021-11-29 - 2023-03-10 - G06F12/084
  • 本公开提供了一种利用共享存储器存储数据的方法、一种用于中央处理器的处理装置、一种共享存储器、一种共享控制器、一种微指令缓存控制单元以及一种分支预测单元。其中,所述共享存储器包括多个共享存储区域,所述方法包括:对于所述共享存储器中的各个共享存储区域,设置共享控制器中与所述共享存储区域对应的控制信息,以及基于所述共享控制器中的控制信息,向各个共享存储区域写入或从各个共享存储区域读取微指令或分支信息,其中,所述指令由取指单元读取或写入,所述微指令由微指令缓存控制单元读取或写入,所述分支信息由分支预测单元读取或写入。
  • 缓存管理方法及装置、缓存装置、电子装置和介质-202211183443.X
  • 贾琳黎;林江 - 海光信息技术股份有限公司
  • 2022-09-27 - 2023-01-17 - G06F12/084
  • 一种缓存管理方法、缓存装置、缓存管理装置、电子装置和计算机可读存储介质。缓存管理方法用于多个处理器核共享的共享缓存,缓存管理方法包括:对每个处理器核分配各自的近存储体和远存储体;对每个处理器核的访存请求,优先访问对应的近存储体,再访问对应的远存储体。该方法将共享缓存分为近存储体和远存储体,降低由于共享缓存的尺寸而增加的物理延迟所带来的延迟,提高性能。
  • 一种计算机CPU-GPU共享缓存控制方法及系统-202110111509.3
  • 于慧 - 湖南中科长星科技有限公司
  • 2021-01-27 - 2022-11-18 - G06F12/084
  • 本发明提供了一种计算机CPU‑GPU共享缓存控制方法及系统,首先,获取CPU、GPU各核心的利用率以及一级缓存缺失率;计算CPU、GPU各核心的利用率和一级缓存缺失率的乘积;获取用户设置的CPU和GPU内存分配比例;根据排序结果调整CPU、GPU共享的最后一级缓存。本发明提供的方法,通过对各核心的利用率和一级缓存缺失率,并结合用户的设置,实现对LLC的动态调整,克服现有技术中对LLC调整过于复杂,浪费系统资源的问题,有针对性的对计算机中的LLC优化调整,提高了集成GPU的CPU芯片的整体性能。
  • 存储芯片、电子设备及存储系统-202210761028.1
  • 左丰国;周骏;顾帅 - 西安紫光国芯半导体有限公司
  • 2022-06-29 - 2022-11-08 - G06F12/084
  • 本申请提供一种存储芯片、电子设备及存储系统。该存储芯片包括:缓存器件、多个第一类型接口和至少一个第二类型接口;其中,缓存器件用于缓存数据;多个第一类型接口设置在所述缓存器件上;至少一个第二类型接口设置在所述缓存器件上;其中,所述多个第一类型接口中的至少部分用于与多个处理器组件连接,所述至少一个第二类型接口用于与至少一个内存连接。该存储芯片可以作为多个所述处理器组件的共享缓存,以使多个处理器组件能够通过访问该存储芯片以实现数据的共享,大大提高了获取数据的速度,避免了访问内存所需的延迟较大的问题。
  • 仲裁系统和方法-201910223726.4
  • 乔纳斯·奥洛夫·贡纳·凯伦 - 畅想科技有限公司
  • 2019-03-22 - 2022-07-22 - G06F12/084
  • 用于基于分配给请求者的优先级在多个排序请求者和共享资源之间进行仲裁的方法和仲裁器。所述方法包括:确定是否存在在当前周期中请求了访问并且在当前周期中具有优先权的至少一个请求者;响应于确定存在在当前周期中请求了访问并且在当前周期中具有优先权的至少一个请求者,选择在当前周期中请求了访问并且在当前周期中具有优先权的最低排序请求者;以及响应于确定不存在在当前周期中请求了访问并且在当前周期中具有优先权的请求者,选择在当前周期中请求了访问的最高排序请求者。
  • 存储器带宽监测可扩展计数器-202111599654.7
  • A·J·赫德瑞奇;J·W·布兰德特 - 英特尔公司
  • 2021-12-24 - 2022-07-01 - G06F12/084
  • 描述了用于存储器带宽监测可扩展计数器的装置和方法的实施例。在实施例中,装置包括用于监测事件的存储器带宽监测硬件以及用于由多个核共享的共享高速缓存。核中的至少一个核用于执行多个线程并包括至少三个寄存器。第一寄存器能够由软件编程,用于存储线程中的一个线程的线程标识符以及在该线程的执行期间的事件的事件标识符。事件标识符的至少一个值与共享高速缓存未命中对应。第二寄存器用于向软件提供与能用于表示计数的位的数量对应的第二值。第三寄存器用于向软件提供事件的发生的计数以及用于指示计数是否达到能够由位的数量表示的最大计数的指示符。
  • 动态包含性末级高速缓存-202111495678.8
  • A·曼达尔;L·保利舒克;O·施特里特;J·努兹曼 - 英特尔公司
  • 2021-12-08 - 2022-06-24 - G06F12/084
  • 本申请公开了动态包含性末级高速缓存。集成电路的实施例可包括:核;以及高速缓存控制器,耦合至核,该高速缓存控制器包括电路系统,该电路系统用于:基于下一级高速缓存的重用的量从工作集标识用于动态包含在下一级高速缓存中的数据;将所标识的数据的共享副本发送到一个或多个处理器核中的作出请求的核;以及将所标识的数据的副本维持在下一级高速缓存中。公开并要求保护其他实施例。
  • 用于具有大代码占用的工作负载的动态共享高速缓存分区-202111388882.X
  • P·卡鲁卡尔;A·V·诺丽;S·萨布拉蒙尼 - 英特尔公司
  • 2021-11-22 - 2022-06-24 - G06F12/084
  • 本申请公开了用于具有大代码占用的工作负载的动态共享高速缓存分区。一种集成电路的实施例可以包括:核;第一级核高速缓存存储器;共享核高速缓存存储器;第一高速缓存控制器;第二高速缓存控制器;以及电路,该电路用于:确定工作负载是否具有大代码占用,以及如果确定如此,则将共享核高速缓存存储器的N个通道分区为第一区块的通道和第二区块的通道,其中第一区块的M个通道被保留用于来自工作负载的代码高速缓存行,并且第二区块的N减M个通道被保留用于来自工作负载的数据高速缓存行,其中N和M是正整数值,并且N减M大于0。
  • 在混合式DIMM中管理数据相依性以用于无序处理-202080072735.9
  • H·C·西苗内斯库;C·K·陈;P·斯通莱克;N·D·科特 - 美光科技公司
  • 2020-09-18 - 2022-05-27 - G06F12/084
  • 公开了包含以可操作方式耦合到第一和第二存储器装置的处理装置的系统和方法。所述处理装置可以第一次序从主机系统接收一组数据存取请求且以第二次序执行所述一组数据存取请求。所述处理装置可进一步识别所述一组数据存取请求中的延迟数据存取请求并确定与所述处理装置相关联的本地存储器中的数据结构是否包含对应于与所述延迟数据存取请求相关联的地址的先前未完成的数据存取请求。响应于确定所述数据结构包含对应于与所述延迟数据存取请求相关联的所述地址的先前未完成的数据存取请求的指示,识别与所述先前未完成的数据存取请求相关联的数据相依性的类型并执行与数据相依性的所述类型相关联的一或多个操作。
  • 一种用于片内报文处理的弹性共享缓存器-202010594621.2
  • 杨惠;李韬;熊智挺;吕高锋;赵国鸿;毛席龙;冯振乾;全巍;刘汝霖;李存禄 - 中国人民解放军国防科技大学
  • 2020-06-28 - 2022-05-20 - G06F12/084
  • 本发明涉及一种用于片内报文处理的弹性共享缓存架构,解决现有高性能网络处理器存储技术存在的网络带宽的大幅浪费、报文处理延时等问题。架构,包括三部分,分别是报文缓存区管理、描述符管理、中断管理,分别用于实现报文缓存区管理、描述符管理、中断管理功能。该架构支持不等长报文的弹性存储,支持网络接口收发报文快速处理路径和片上多核CPU的直接访问,同时支持基于轮询的报文传输处理和有中断的报文传输处理,使报文的存储及发送尽可能的减少对CPU的打扰,实现高效的软硬件交互,以满足高性能网络处理器芯片的设计需求。
  • 用于与缓存数据相对应的元数据的选择性存储的隔离存储器-202111181566.5
  • 迈克尔·库纳维斯;西达尔塔·查布拉;大卫·M·达勒姆 - 英特尔公司
  • 2021-10-11 - 2022-05-13 - G06F12/084
  • 本申请公开了用于与缓存数据相对应的元数据的选择性存储的隔离存储器。用于将与缓存的数据相对应的元数据选择性地存储到隔离存储器区域的技术和机制。在一个实施例中,集成电路评估缓存的行是否能够容纳数据和一些对应的元数据两者的第一表示。在缓存行能够容纳第一表示的情况下,所述第一表示被生成并存储到该行。否则,数据的第二表示被生成并存储到缓存行,并且元数据被存储到在缓存外部的隔离存储器区域。缓存行包括关于元数据是被表示在缓存行中,还是被存储在隔离存储器区域中的指示。在另一实施例中,向软件提供隔离存储器区域的利用率的度量,该软件确定隔离存储器区域的容量是否要被修改。
  • 存储器和存储池接口-202080066115.4
  • S·森;T·E·威利斯;D·斯里瓦斯塔瓦;B·N·库里;D·L·福;M·辛特拉;F·迪加 - 英特尔公司
  • 2020-09-25 - 2022-05-03 - G06F12/084
  • 本文中的示例涉及能够耦合至远程存储器池的系统,该系统包括:存储器控制器;以及到连接的接口,该接口耦合至存储器控制器。在一些示例中,接口用于将存储器访问请求的格式转换为被存储器控制器所接受的格式,并且存储器控制器用于按被介质所接受的格式提供经转换的存储器访问请求。在一些示例中,控制器用于测量被最少访问的可寻址区域的数量并使得被最少访问的区域中的至少一个被最少访问的区域被驱逐到具有相对较高等待时间的本地或远程存储器设备。在一些示例中,远程访问管理器用于以细粒度检取存储器的区域的内容。
  • 存储器共享-202080064456.8
  • 苏优格·古普塔;拉维·纳拉亚纳斯瓦米;乌代·库马尔·达萨里;阿里·伊兰里;帕万·斯鲁那加里;维努·维贾伊·库马尔;苏尼塔·R·科思雷迪 - 谷歌有限责任公司
  • 2020-08-19 - 2022-04-26 - G06F12/084
  • 如果允许访问足够的存储器资源,IC芯片上的组件可以更快地操作或提供相对于功耗更高的性能。然而,如果每个组件都被提供有自己的存储器,那么芯片变得昂贵。在所描述的实现中,在两个或更多个组件(110、114、116)之间共享存储器。例如,处理组件(116)可以包括计算电路(206)和耦合到其的存储器(106)。多组件高速缓存控制器(114)耦合到存储器(106)。逻辑电路(202)耦合到高速缓存控制器(114)和存储器(106)。逻辑电路(202)选择性地将存储器(106)分离成多个存储器分区(108)。第一存储器分区(108‑1)可以被分配给计算电路(206)并且为计算电路(206)提供存储。可以将第二存储器分区(108‑2)分配给高速缓存控制器(114)并向多个组件(110)提供存储。存储器分区的相对容量是可调节的,以适应波动的需求,而无需将单独的存储器专用于组件。
  • 一种数据处理方法及设备-202110069560.2
  • 罗先强 - 华为技术有限公司
  • 2021-01-19 - 2022-04-22 - G06F12/084
  • 本申请实施例提供了一种数据处理方法及设备,用于节省CPU和内存带宽消耗。其具体包括:该计算设备将第一空间的第一数据拷贝至第一物理内存;然后该计算设备将该第一物理内存在该计算设备中的第二空间进行注册,从而使得该第一空间中的第一数据可以通过免拷贝的方式发送至该第二空间。该计算设备中的第一空间与该第二空间之间共享该物理内存,从而实现该第二空间在获取该第一空间的数据时可以减少拷贝次数,从而节省CPU和内存带宽消耗。
  • 通过共享缓存实现点餐的方法及系统-202111619712.8
  • 李浩 - 上海非码网络科技有限公司
  • 2021-12-28 - 2022-04-15 - G06F12/084
  • 本发明涉及一种通过共享缓存实现点餐的系统及方法,包括如下步骤:在用户终端进行点餐时,接收用户终端的点餐信息,所接收的点餐信息包括业务设备标识;判断是否存在与业务设备标识相关联的共享缓存空间;若是,则将共享缓存空间对用户终端进行开放,并利用共享缓存空间存储用户终端的点餐信息;若否,则创建共享缓存空间,并将所创建的共享缓存空间与业务设备标识相关联,进而将所创建的共享缓存空间对用户终端进行开放,利用共享缓存空间存储用户终端的点餐信息;在用户终端确认生成订单时,将共享缓存空间中存储的所有点餐信息发送给服务端进行下单处理。本发明减少了频繁的和服务端间的交互,能够避免浪费资源,响应速度及时,达到实时同步。
  • 芯片的缓存系统、数据处理方法、设备、存储介质及芯片-202111662634.X
  • 王文强;夏晓旭;朱志岐;徐宁仪 - 上海阵量智能科技有限公司
  • 2021-12-31 - 2022-04-08 - G06F12/084
  • 本公开提供了一种芯片的缓存系统、数据处理方法、装置、设备、存储介质及芯片,该缓存系统包括:多个运算子系统,每个运算子系统中包括至少一个运算单元、和至少一个局部共享缓存器;每个运算单元与所在运算子系统中的任意局部共享缓存器相连;局部共享缓存器,用于缓存所属的运算子系统内的运算单元读取的运算数据;运算单元,用于基于生成的访问请求,访问运算子系统中与访问请求指示的访问地址匹配的局部共享缓存器;并在从访问的局部共享缓存器中读取到访问请求指示的运算数据的情况下,基于读取到的运算数据进行运算。
  • 用于实现单核等效观感的多核计算机系统的客户端-服务器架构-201980043584.1
  • 王启新;王铸 - 香港理工大学
  • 2019-06-14 - 2022-03-18 - G06F12/084
  • 在多核计算机系统中使用客户端‑服务器架构来实现单核等效(SCE)观感。在该系统中,多个栈被划分为一个客户端栈和服务器栈,该多个栈均具有一个核和耦合到该核的本地缓存子系统,该客户端栈用于运行客户端线程,该服务器栈均用于运行服务器线程。还使用具有共享缓存块的共享缓存,每个共享缓存块均耦合到客户端栈和一个服务器栈。每个服务器栈的核被配置为在执行服务器线程时,能够利用的计算资源被限制到该每个服务器栈和耦合到该每个服务器栈的共享缓存块,从而将由服务器线程对客户端线程造成的核间干扰隔离到该每个服务器栈、以及耦合到该每个服务器栈的共享缓存块内,从而实现SCE观感。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top