[发明专利]一种两点调制锁相环中高通通路的增益校准方法及其模块有效
申请号: | 201910879540.4 | 申请日: | 2019-09-18 |
公开(公告)号: | CN110690899B | 公开(公告)日: | 2023-03-31 |
发明(设计)人: | 叶晖 | 申请(专利权)人: | 广州粒子微电子有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03F3/24 |
代理公司: | 北京中索知识产权代理有限公司 11640 | 代理人: | 胡大成 |
地址: | 510663 广东省广州*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种两点调制锁相环中高通通路的增益校准方法及其模块,选取最小的高通通路增益控制字Gh1,在该增益控制字下,用计数方法将VCO上的频率变化量转换为计数差ΔK1;选取最大的高通通路增益控制字Gh2,在该增益控制字下,用计数方法将VCO上的频率变化量转换为计数差ΔK2;基于(Gh1,ΔK1)和(Gh2,ΔK2)这两组值,构建高通通路上的增益和计数差之间的二元一次线性方程,结合基于低通通路提前计算出的计数差期望值,可直接计算出高通通路的增益校准值。本发明无需额外的模拟电路参与,也无需占据内存容量的查找表,且由于本发明采用直接计算的方法,相较于传统的遍历法和二分法,校准时长得到大幅度缩减。 | ||
搜索关键词: | 一种 两点 调制 环中 通通 增益 校准 方法 及其 模块 | ||
【主权项】:
1.一种两点调制锁相环中高通通路的增益校准方法,包括以下步骤:/n步骤1、构建一个固定时长的计数周期;/n步骤2、利用固定时长计数器获得第一计数值、第二计数值、第三计数值和第四计数值;/n步骤3、利用第一减法器对第一计数值和第二计数值进行减法运算得到第一计数差(ΔK
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州粒子微电子有限公司,未经广州粒子微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910879540.4/,转载请声明来源钻瓜专利网。
- 上一篇:时钟产生电路及其相关电路
- 下一篇:一种时间域ADC全摆幅前端电路