[发明专利]一种通用的高速串行差分信号分路电路及方法有效

专利信息
申请号: 201910654694.3 申请日: 2019-07-19
公开(公告)号: CN112241384B 公开(公告)日: 2022-07-01
发明(设计)人: 丁世勇;沈磊;黄高中;徐烈伟;俞军 申请(专利权)人: 上海复旦微电子集团股份有限公司
主分类号: G06F13/40 分类号: G06F13/40;H03L7/18;H03M9/00
代理公司: 上海元好知识产权代理有限公司 31323 代理人: 徐雯琼;章丽娟
地址: 200433 上海市杨*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明的一种通用的高速串行差分信号分路电路及方法,包含RX端和多个TX端,RX端的CDR电路包含第一PI模块;至少一个TX端设有与第一PI模块相同的第二PI模块;CDR电路跟踪外部信号频率信息并产生与锁相环输出时钟信号有频差的第一采样时钟且输出相位调整信息;相位调整信息直接反馈给第二PI模块,由锁相环输出时钟信号经第二PI模块而产生的第二时钟跟随第一采样时钟变化,第二时钟经过分频器分频后得到读时钟并传递给缓冲器;第一采样时钟经过串转并模块得到写时钟和写数据并传递给缓冲器;缓冲器输出读数据并经过并转串模块后得到串行数据发送出去。本发明的PCS部分仅有一个缓冲器,少了十几个并行时钟周期时延,时延低;电路结构设计简单;通用性好。
搜索关键词: 一种 通用 高速 串行 信号 分路 电路 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海复旦微电子集团股份有限公司,未经上海复旦微电子集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910654694.3/,转载请声明来源钻瓜专利网。

同类专利
  • 具有温湿度控制的PCIE转接卡装置及控制方法-202310934504.X
  • 梁树;黄秋容;汪洋 - 南宁泰克半导体有限公司
  • 2023-07-27 - 2023-10-27 - G06F13/40
  • 本发明公开了一种具有温湿度控制的PCIE转接卡装置及控制方法,其中,温度传感器、湿度传感器、控制器、加湿器、加热器和散热器均装配于PCB板上;所述温度传感器、所述湿度传感器、所述加湿器、所述加热器和所述散热器均与所述控制器连接;所述加湿器环绕设置于所述PCB板上并连接于外壳;所述控制器获取和实时采样所述温度传感器和所述湿度传感器的数据进行预设处理和运算得到温度差值和湿度差值,并根据预设算法、所述温度差值和所述湿度差值控制所述加湿器、所述加热器和所述散热器以调节整个装置的温湿度。这实现了对PCIE转接卡装置的温湿度控制,提高了装置的稳定性和可靠性。
  • 插卡管理方法、装置、电子设备及计算机可读存储介质-202310935999.8
  • 陈凯杰 - 杭州宏杉科技股份有限公司
  • 2023-07-27 - 2023-10-27 - G06F13/40
  • 本申请实施例提供一种插卡管理方法、装置、电子设备及计算机可读存储介质。本申请实施例在检测到插卡管理事件的情况下,依据通过BMC获取的插卡槽位号与通过PCIe设备管理结构获取的热插拔槽位号确定插卡对应的目标根端口RootPort,避免了对RootPort ID的使用,使得该方案适应性更强;进一步地,依据存储在目标RootPort配置空间中的次级总线号与从属总线号确定插卡的卡型号所对应的目标总线号,简化了建立映射关系的过程,提高了系统的可维护性。
  • 一种FPGA开发板的扩展防呆电路及方法-202311014447.X
  • 张跃;李锡广;陈金霞 - 昆腾微电子股份有限公司
  • 2023-08-11 - 2023-10-27 - G06F13/40
  • 本申请公开了一种FPGA开发板的扩展防呆电路及方法,应用于芯片验证技术领域,用以解决现有技术中存在的FPGA开发板与扩展板不匹配使用导致FPGA开发板损坏的问题。具体为:FPGA开发板的每个第一FMC接口的第一标识传输口从第一FMC接口连接的存储模块中获取扩展板的标识信息,基于标识信息和预存的标识组判断FPGA开发板的比特文件与扩展板是否匹配,在不匹配的情况下控制第一FMC接口禁止传输数据,这样,通过设置存储器件和占用FMC接口中少量的I/O口,实现对FPGA开发板的比特文件与扩展板的匹配判断,避免两者之间的不匹配造成FPGA开发板损坏的情况。
  • 一种接口复用电路和服务器-202310947632.8
  • 李楠 - 苏州浪潮智能科技有限公司
  • 2023-07-31 - 2023-10-27 - G06F13/40
  • 本发明公开了一种接口复用电路,包括:插槽,用于接入第一模组或第二模组;第一控制器,第一控制器与插槽通过I2C总线连接;第一开关,包括第一开关的输入端与第一控制器连接以接收第一控制器发出的PCIE信号;第二开关,包括第一输入端、第二输入端、第一输出端、第二输出端,第一输入端与第一开关的输出端连接,第二输入端与插槽的预设pin脚连接,第一输出端与插槽连接;转换芯片,转换芯片与第二输出端连接,用于将第二输出端输出的PCIE信号转换成USB信号;第三开关,包括第三输入端、第四输入端、第五输入端、第三输出端,第三输入端与预设pin脚连接,第三输出端与插槽连接。本发明还公开了一种服务器。
  • 一种基于Chiplet架构的申威双显卡嵌入式系统-202311080259.7
  • 郭旭;陆晓峰;王宇;莫浩鑫;陆淳炀;殷军章;贾剑锋;陈涛 - 中电科申泰信息科技有限公司
  • 2023-08-25 - 2023-10-27 - G06F13/40
  • 本发明涉及嵌入式技术领域,特别涉及一种基于Chiplet架构的申威双显卡嵌入式系统,包括Chiplet架构芯片、景美JM9100M显示芯片、CPLD芯片、DDR3颗粒、DDR4颗粒、Flash芯片、外围接口电路、高速和低速接口信号、电源模块和时钟模块。申威威焱831处理器和申威ICH2套片通过PCIe信号互连的异构组合构成Chiplet架构芯片,并且结合CPLD芯片、Flash芯片、DDR3颗粒、DDR4颗粒组成集显系统,Chiplet架构芯片引出PCIe4.0X8信号连接景美JM9100M显示芯片,通过CPLD芯片控制系统上电和复位时序,保证双显卡系统稳定运行。本发明基于申威威焱831处理器和ICH2套片的Chiplet架构系统处理速度更快,性能更高,嵌入式接口覆盖率广,同时集显‑独显的双显卡模式可满足多场景、多领域的行业需求。
  • 一种网卡的热插拔设备及服务器-202311084136.0
  • 王一鸣 - 浪潮(山东)计算机科技有限公司
  • 2023-08-25 - 2023-10-27 - G06F13/40
  • 本发明公开了一种网卡的热插拔设备及服务器,涉及热插拔领域,包括服务器内的处理器及可编程逻辑器件;可编程逻辑器件用于在网卡插入服务器或从服务器拔出时,向处理器发送中断信号及在接收到处理器发送的查询信号时将网卡信息发送至处理器;处理器用于在接收到中断信号时确定存在网卡插入服务器或从服务器拔出,发送查询信号至可编程逻辑器件,根据接收到的网卡信息确定插入服务器或从服务器拔出的网卡的标识及网卡是否在位。在网卡实现热插拔时,可编程逻辑器件会将中断信号发送至处理器,处理器即可确定热插拔事件的发生,同时还可以通过可编程逻辑器件获取网卡信息,以便进行后续的连接。无需运维人员额外操作,简化了操作流程。
  • 快速外围组件互连设备及其操作方法-202211466001.6
  • 金基成;梁云模;延建宇;李洞圭 - 爱思开海力士有限公司
  • 2022-11-22 - 2023-10-27 - G06F13/40
  • 本公开的实施例涉及快速外围组件互连设备及其操作方法。快速外围组件互连(PCIe)设备包括:直接存储器访问(DMA)设备,包括多个功能部;以及PCIe接口设备,用于在主机和DMA设备之间执行通信。PCIe接口设备包括复位操作控制器,该复位操作控制器用于当从主机接收到多个复位信号时,将分别与多个复位信号相对应的复位操作之中彼此相同的操作进行归组,确定复位操作的处理顺序,并根据该处理顺序执行复位操作。
  • 一种基于重排序缓冲器的读请求处理方法及相关装置-202310328701.7
  • 任子木 - 腾讯科技(深圳)有限公司
  • 2023-03-24 - 2023-10-27 - G06F13/40
  • 本申请公开一种基于重排序缓冲器的读请求处理方法及相关装置,从多个预设设备发送的多个预设读请求中确定第一读请求,通过共享请求转换器将第一读请求转换为第一总线请求,该第一读请求携带多个预设设备中第一设备的第一设备标识。若多个用于向总线发送总线请求的预设请求标识中存在使用状态为空闲状态的预设请求标识,从多个预设请求标识中确定空闲状态的第一请求标识;若基于第一设备标识从共享重排序缓冲器的多个预设缓冲地址中查找到使用状态为空闲状态的第一缓冲地址,将第一缓冲地址对应第一请求标识。以第一请求标识向总线发送第一总线请求得到总线返回的携带第一请求标识的第一读数据;基于第一请求标识向第一缓冲地址写入第一读数据。
  • 一种可灵活连接的触发连接器、信号采集控制设备及系统-202311205884.X
  • 刘岑炜;黄俊翔;寇煜承 - 成都立思方信息技术有限公司
  • 2023-09-19 - 2023-10-27 - G06F13/40
  • 本申请公开了一种可灵活连接的触发连接器、信号采集控制设备及系统,涉及信号触发技术领域。所述触发连接器包括有触发接口电路和上下行级联触发接口电路,其中,触发接口电路用于连接同设备FPGA模块的且提供DIO通道的第一接口IP单元以及连接外部触发信号分发设备,上/下行级联触发接口电路用于连接所述同设备FPGA模块的且也提供DIO通道的第二接口IP单元以及连接位于上/下行外部设备,如此可实现触发信号级联上行/下行传递和/或同时传送同步精度更高的星形触发信号的目的,使所属设备同时满足外形轻巧便携、设备扩展性好、定时触发能力强和同步精度高等特性。
  • 集成电路间(I2C)装置-202080040340.0
  • S.弗内卡尔;V.埃勒 - AMS国际有限公司
  • 2020-05-28 - 2023-10-27 - G06F13/40
  • 一种I2C装置(100)包括:主设备(102)和两个从设备,它们通过I2C总线连接,由此使用相同的默认设备地址来编程该两个从设备。第一从设备(108)以常规配置连接到总线,而第二从设备(110)以交叉连接配置连接到总线,使得第二从设备的时钟引脚连接到串行数据线,并且第二从设备的数据引脚连接到串行时钟线。响应于第二从设备的数据引脚连接到串行时钟线的检测,第二从设备交换从时钟引脚和数据引脚到第二从设备的处理逻辑的线;以及修改其默认设备地址以确保每个从设备具有唯一的设备地址。
  • AXI总线的延时调整装置-202210672939.7
  • 请求不公布姓名 - 沐曦集成电路(南京)有限公司
  • 2022-06-14 - 2023-10-27 - G06F13/40
  • 本发明涉及一种AXI总线的延时调整装置,AXI总线设置了X个AXI通道,1≤X≤5,X个AXI通道划分为Y个相互独立的AXI通道组{U1,U2,…UY},装置包括设置在Uy上的第y延时调整模块;第y延时调整模块包括Ny个依次连接的第y延时调整子模块;Uy包括X(y)个AXI通道,第y延时调整子模块包括X(y)个延时调整单元{AS1y,AS2y,…ASX(y)y};ASiy包括沿Sgiy传输方向依次连接的组包器PKiy、第一寄存器片RSi1y和解包器RKiy,PKiy用于将获取到Sgiy中除有效标识信号Viy外的信号进行组包得到Piy,将Piy和Viy输入至RSi1y延时一个时钟周期然后输出至RKiy,RKiy基于Viy对Piy进行解包,得到延时后的Sgiy。本发明降低了芯片中AXI总线延时调整的复杂度,提高了芯片中AXI总线延时调整的灵活性。
  • 一种基于串口通讯的帧数据流软件接收方法-202311087657.1
  • 阮琪璋;伍文杰 - 成都量芯集成科技有限公司
  • 2023-08-28 - 2023-10-27 - G06F13/40
  • 本发明涉及串口通讯技术领域,尤其涉及一种基于串口通讯的帧数据流软件接收方法,包括将字节流数据写入字节流环形缓冲器;对写入的字节流数据进行分帧,标记为帧数据,将帧数据的帧属性写入帧数据流环形缓冲器;当有帧属性写入,从字节流环形缓冲器中提取对应的帧数据;检测帧数据的帧长度的正确性,触发回调事件,输出帧数据,供业务逻辑使用。本发明采用多级循环先进先出的机制进行串口字节流数据的读写同步,使用串口在不同波特率下传输单位字节所花费的时间作为超时时间基准来描述一帧数据是否接收完成,以此实现数据帧的分割,然后再通过从字节流被分割的帧实现帧流数据的写入和读出,使数据接收和处理同步,具有协同性。
  • 一种RS485串口和多方式对时电路搭配装置-202321168944.0
  • 孙磊;阮青亮;曹冰;岳峰;陈继洪;唐宝文;刘海洋 - 南京国电南自电网自动化有限公司
  • 2023-05-15 - 2023-10-27 - G06F13/40
  • 本实用新型公开了一种RS485串口和多方式对时电路搭配装置,包括:主板和副板;其中,主板包括电B码对时模块和解码控制模块;副板包括光B码对时模块和RS485串口模块;电B码对时模块,用于将电B码输入源发送的电B码信号转换为第一TTL电平信号,并将第一TTL电平信号发送到解码控制模块;光B码对时模块,用于将光纤输入的光对时脉冲信号转换成第二TTL电平信号,并将第二TTL电平信号发送到解码控制模块;解码控制模块,用于对第一TTL电平信号和第二TTL电平信号进行解码得到时间信息,并将时间信息发送到供目标监控装置进行时钟同步;RS485串口模块,用于接入RS485信号。本实用新型缓解了现有技术中存在的成本和管理复杂性高的技术问题。
  • 一种基于单路CC的DRP协议芯片控制两路TypeC口的电路-202321311075.2
  • 周霈沛;张欣;陈磊;朱杰 - 亮兮柯电气(嘉兴)有限公司
  • 2023-05-27 - 2023-10-27 - G06F13/40
  • 本实用新型公开了一种基于单路CC的DRP协议芯片控制两路TypeC口的电路,包括协议处理电路、第一TypeC接口电路和第二TypeC接口电路,所述第一TypeC接口电路和所述第二TypeC接口电路分别与所述协议处理电路电性连接,所述协议处理电路包括处理芯片U3,所述第一TypeC接口电路包括接口CON2并且所述第二TypeC接口电路包括接口CON3。本实用新型公开的一种基于单路CC的DRP协议芯片控制两路TypeC口的电路,将处理芯片U3其中1个原有的A口信号脚DP1/DP2接入TypeC口中的DP1/DP2,然后将第二个TypeC口的CC1/CC2端各串联10K电阻接入处理芯片U3供电脚VCC取电,进而实现处理芯片控制两路TypeC。
  • LPC接口至AXI总线协议桥接器-202320745932.3
  • 蒋志焱;魏为 - 江苏华创微系统有限公司
  • 2023-04-07 - 2023-10-27 - G06F13/40
  • 本实用新型公开一种LPC接口至AXI总线协议桥接器,协议桥接器通过LPC接口连接一路主设备,同时通过AXI总线接口连接一路AXI从设备;协议桥接器包括编码仲裁单元、输入缓冲单元、输出缓冲单元和协议转换单元,编码仲裁单元与一路主设备连接,用于LPC协议解码和总线仲裁;输入缓冲单元连接在编码仲裁单元和协议转换单元之间,用于缓存操作命令和数据;输出缓冲单元连接在编码仲裁单元和协议转换单元,用于缓存协议转换单元返回主设备的数据;协议转换单元连接AXI总线。优点,本实用新型实现主设备以低速接口访问高速从设备,使多片主设备可以AXI总线互连建立共享访问通道。
  • 显示设备-202320517553.9
  • 宋述盛;张令全;林博飞;王洪齐 - 青岛海信商用显示股份有限公司
  • 2023-03-16 - 2023-10-27 - G06F13/40
  • 本实用新型公开了一种显示设备,包括:设备主体;后壳,所述后壳与所述设备主体连接以共同限定出容纳腔,所述后壳的内壁形成有沿高度方向平行且间隔布置的至少两个安装挡板,所述至少两个安装挡板之间限定出安装空间,所述安装空间沿水平方向的一端形成有插口,另一端形成有连接口;OPS转接片,所述OPS转接片设于容纳腔,且与所述连接口相对;OPS模块,所述OPS模块经由所述插口可插拔地设于所述安装空间,在所述OPS模块插入所述安装空间时,所述OPS模块与所述OPS转接片连接。根据本实用新型的显示设备,可以省去为OPS模块单独配置钣金支架以及相关的紧固连接件,整体上简化了OPS模块插装结构的加工装配工艺,有利于降低成本,还可以节约装配工时。
  • 同时兼容不同内存的电路、方法、装置、设备及介质-202310927458.0
  • 丁微微;刘凯;赵元;贾学强;熊子涵 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-07-26 - 2023-10-24 - G06F13/40
  • 本发明涉及服务器技术领域,公开了一种同时兼容不同内存的电路、方法、装置、设备及介质,该电路包括:开关组件、第一内存插槽、第二内存插槽以及中央处理器;开关组件在接收到高电平时,将包含的输出管脚与第一内存信号输入管脚匹配,中央处理器、开关组件以及第一内存插槽构成第一内存信号传输路径;中央处理器通过第一内存信号传输路径获取第一内存信号;开关组件在接收到低电平时,将输出管脚与第二内存信号输入管脚匹配,中央处理器、开关组件以及第二内存插槽构成第二内存信号传输路径;中央处理器通过第二内存信号传输路径获取第二内存信号。本发明解决了当前服务器产品无法同时兼容DDR4和DDR5类型内存的问题。
  • 一种服务器内多板卡扩展装置-202311024690.X
  • 汤晓天 - 三峡星未来数据科技(宜昌)有限公司
  • 2023-08-15 - 2023-10-24 - G06F13/40
  • 本发明公开一种服务器内多板卡扩展装置,属于PCIe技术领域;该装置包括:PCIe扩展基板;第一PCIe扩展组,其包括若干第一PCIe扩展插槽;第二PCIe扩展组,其包括若干第二PCIe扩展插槽;其中:所述第一PCIe扩展插槽与第二PCIe扩展插槽一一对应连接;相邻第一PCIe扩展插槽之间的间距,大于相邻第二PCIe扩展插槽之间的间距。本发明通过金手指连接插片连接基板和主板,该结构同时实现了中央处理器发出的信号由主板到PCIe扩展基板直接连接,缩短板卡交互的链路长度,使在不增加信号二次放大模块情况下能满足信号强度,简化了PCIe信号放大模块,降低了成本。
  • 一种并行接口及可降低延时校准复杂度的延时校准方法-202310825723.4
  • 郑林吉;郝沁汾 - 无锡芯光互连技术研究院有限公司;芯光智网集成电路设计(无锡)有限公司
  • 2023-07-06 - 2023-10-24 - G06F13/40
  • 本发明涉及一种并行接口及可降低延时校准复杂度的延时校准方法。所述并行接口包括:并行接口本体,包括数据发送部以及数据接收部,其中,数据发送部包括N个相互独立的发送通道,数据接收部包括N个相互独立的接收通道;通道对齐调整电路,包括与数据发送部适配连接的发送选择处理部、与数据接收部适配连接的接收选择处理部、用于频率测量的测频电路以及延时校准状态控制用的通道对齐控制状态机,利用测频电路测量表征当前环形振荡环路延迟状态的频率值,并将所测量的频率值加载至通道对齐控制状态机。本发明可降低并行接口的复杂度,以及降低并行接口在延时校准时的复杂度,且可提高并行接口间延迟校准时灵活性。
  • 基于LVDS实现控制系统扩展的装置及方法-202310792466.9
  • 张圣;叶伟中;徐璐;杜航 - 南京埃斯顿软件技术有限公司
  • 2023-06-30 - 2023-10-24 - G06F13/40
  • 本发明涉及工业控制系统领域,尤其涉及一种基于LVDS实现控制系统扩展的装置及方法,所述装置包括基系统和至少一个基于LVDS连接的扩展子系统;基系统和子系统中均设有LVDS接口,子系统通过LVDS接口与基系统或前一级子系统连接,构成数据通路;基系统还包括中央处理器,通过QSPI接口将中央处理器与基系统的LVDS接口建立连接;基系统通过LVDS连接扩展子系统,实现对子系统的配置和数据交互,使子系统按照配置参数运行,实现灵活的系统扩展,实现控制系统和扩展子系统间的高速稳定传输。
  • 处理器通信接口的控制方法、装置、设备及存储介质-202210069379.6
  • 王红悦;张道明;陈才;康晓帅;于兆荣 - 飞腾信息技术有限公司
  • 2022-01-20 - 2023-10-24 - G06F13/40
  • 一种处理器通信接口的控制方法、装置、设备及存储介质,涉及计算机硬件领域,解决了对处理器的通信接口进行控制时,存在主板的空间利用率较低的问题。该处理器通信接口的控制方法,应用于计算机设备,该计算机设备包括处理器,处理器包括第一接口、第二接口,第一接口与第二接口复用一个物理地址空间,该方法包括:获取接口控制指令,接口控制指令包括接口标识,接口标识用于标识第一接口或第二接口;根据接口标识确定对应的目标参数,目标参数用于指示接口标识对应的接口使用物理地址空间;根据目标参数,控制接口标识对应的接口使用物理地址空间。
  • 一种基于飞腾系列PCIE总线的通用接口拓展系统-202210511246.X
  • 邓勇;刘宗瑶;颜碧云;唐兴;孙艳科;吴淇;康凯平 - 湖南泽天智航电子技术有限公司
  • 2022-05-11 - 2023-10-24 - G06F13/40
  • 本发明公开了一种基于飞腾系列PCIE总线的通用接口拓展系统、中断控制方法及装置,该系统采用飞腾CPU和可编程逻辑器件,飞腾CPU通过PCIE总线与可编程逻辑器件互联,可编程逻辑器件通过拓展相应的总线接口与对应的外围设备器件互联;可编程逻辑器件包括PCIE接口模块、PCIE硬核、地址译码模块、中断管理模块和总线接口模块。本发明可实现由飞腾芯片通过PCIE配置各种类型的外围器件,通过可编程逻辑器件实现不同外围器件的接口协议IP核,减少了芯片器件等使用,简化了系统设计的复杂度,使得系统移植性好、且具有电路结构简单、成本低廉、易于接口拓展、稳定性高的特点,极大满足了系统的多应用需求,适用于军用、工业等特殊领域。
  • 一种多功能主板-202321025450.7
  • 刘浩;金龙女 - 合肥市卓怡恒通信息安全有限公司
  • 2023-04-28 - 2023-10-24 - G06F13/40
  • 本实用新型提供一种多功能主板,包括处理器以及连接至所述处理器的内存模块、网络芯片、音频芯片。所述多功能主板还包括超级输入输出芯片,所述超级输入输出芯片通过LPC总线连接至所述处理器且设有LPT并行接口和多个COM串行接口。所述处理器内集成有图像处理单元并设有第一显示接口和第二显示接口,其中,所述第一显示接口和所述第二显示接口均为DP显示接口,且第一显示接口还经第一显示转换芯片连接LVDS连接器,第二显示接口还经第二显示转换芯片连接VGA连接器,第一显示转换芯片将DP信号转换为LVDS信号,第二显示转换芯片将DP信号转换为VGA信号。本实用新型能够适用于多种类型的计算机产品,以符合多种使用场景下的用户需求。
  • 通用序列总线装置-202321014328.X
  • 苏政敏;陈建彰 - 淮安达方电子有限公司;达方电子股份有限公司
  • 2023-04-28 - 2023-10-24 - G06F13/40
  • 本实用新型公开一种通用序列总线装置包含底座、电路板、上盖、多个焊接点、开关及按钮套件。电路板设置于底座上且具有前按钮端部、后插接端部及接地线,后插接端部用来插接于计算机端的连接埠。上盖盖设于前按钮端部且具有按钮开口。多个焊接点形成于前按钮端部上且电连接于接地线。开关具有金属盖件且焊接于多个焊接点以用来控制计算机端与外接装置之间的无线连接。按钮套件可活动地穿设于按钮开口中且套设于前按钮端部以用来按压触发开关。从按钮开口进入的静电放电可通过按钮套件上对应开关的第一导引孔且经由金属盖件及焊接点以传导至接地线。
  • 服务器转接卡-202321253204.7
  • 程佶;刘建媛 - 深圳市云海麒麟计算机系统有限公司
  • 2023-05-22 - 2023-10-24 - G06F13/40
  • 本实用新型涉及服务器转接卡领域,具体为一种服务器转接卡,包括固定板,活动板。固定板呈“L”型,在固定板的拐角位置和活动板的端部设有轴孔,用于连接固定板和活动板,固定板下端设有PCIE×16的金手指,活动板的侧边对称位置设有子接口,子接口可以为×8的PCIE接口,也可以设为插槽,与对应元件接口相适配。该技术方案能够利用空间并利于散热。
  • 具有Type-C接口的移动终端和拓展坞-202310854877.6
  • 周亮;林喆 - 上海商米科技集团股份有限公司;深圳米开朗基罗科技有限公司
  • 2023-07-12 - 2023-10-20 - G06F13/40
  • 本发明提供了一种具有Type‑C接口的移动终端和拓展坞。移动终端包括接入设备确定模块,用于根据第一Type‑C接口的CC1引脚和CC2引脚的电压来识别接入设备的类型,并将接入设备的类型发送给中央处理模块;中央处理模块,与所述接入设备确定模块连接,用于根据所述接入设备的类型发出第一控制信号和第二控制信号;第一模拟开关,用于根据所述第一控制信号选择性地与所述接入设备确定模块或所述中央处理模块连接;第二模拟开关,用于根据所述第二控制信号选择性地与所述接入设备确定模块或所述中央处理模块连接;充电模块,与第一Type‑C接口的VBUS引脚连接。本发明的具有Type‑C接口的移动终端通过电路改进,使得移动终端能够与定制的扩展坞进行搭配使用。
  • 桥接电路及电子设备-202310730935.4
  • 杨围;汤岐;王鑫鑫;严华宁 - 无锡美科微电子技术有限公司
  • 2023-06-16 - 2023-10-20 - G06F13/40
  • 本申请涉及一种桥接电路及电子设备。该桥接电路包括互为镜像连接的第一转换器及第二转换器,第一转换器及第二转换器均包括延时单元、逻辑控制单元、触发器及输入输出单元。其中,各延时单元分别用于根据第一信号及第二信号对应生成第一延迟信号、第二延迟信号、第三延迟信号及第四延迟信号;各逻辑控制单元用于对应生成各触发器的第一置位信号、第一复位信号、第二置位信号及第二复位信号;各触发器用于分别生成第一控制信号及第二控制信号;各输入输出单元用于分别生成第一信号及第二信号。本申请提供的桥接电路及电子设备可以实现于不同电信号传输线路间的桥接,从而可以提高电信号传输的稳定性以及便捷性。
  • USB带宽扩展方法、装置及可读存储介质-202310803288.5
  • 丛庆;陈培德;林志伟;何珏 - 福建升腾资讯有限公司
  • 2023-07-03 - 2023-10-20 - G06F13/40
  • 本发明提供的一种USB带宽扩展方法、装置及可读存储介质,通过增设扩展端,使得主机与外设之间不直接进行数据传输,而是通过第一USB总线与第二USB总线在主机与扩展端进行数据传输,则在主机需要连接多个外设时,只需要通过增加扩展端的USB总线数量,即可实现主机的USB带宽扩展,从而避免对主机的主板或内部空间进行整改,提高主机USB带宽使用的灵活性。同时,在主机内根据外设的设备信息在USB虚拟总线上生成对应的设备节点,使得外设虽然连接于扩展端,但通过USB虚拟总线能够转换主机的操作请求以及扩展端的应答信息,让主机与外设之间能够实现信息传输,从而实现对外设的控制。这种带宽扩展方式无需多主机协同连接外设,减少了硬件成本和空间占用。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top