[发明专利]半导体工艺所用的方法在审

专利信息
申请号: 201910501892.6 申请日: 2019-06-11
公开(公告)号: CN110600368A 公开(公告)日: 2019-12-20
发明(设计)人: 李溢芸;赵晟博;于雄飞;张哲豪;黄才育;张惠政;陈弘耀 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: H01L21/28 分类号: H01L21/28;H01L21/336
代理公司: 72003 隆天知识产权代理有限公司 代理人: 王宇航;黄艳
地址: 中国台*** 国省代码: 中国台湾;TW
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明所述的实施例涉及半导体工艺所用的方法,具体涉及形成装置的栅极结构,比如置换栅极工艺与其形成的装置。在一些例子中,沉积界面介电层与栅极介电层之后,可在控制下的含氮环境中进行快速退火工艺如激光退火或闪光灯退火工艺,以形成氮化部分于栅极介电层中。氮化部分可钝化栅极介电层表面的缺陷,并可作为阻障以避免蚀刻化学剂与来自后续栅极堆叠层的缺陷/掺质影响或扩散穿过栅极介电层。具体而言,毫秒等级的快速热退火工艺可限制氮原子在栅极介电层中,而不会扩散至下方的界面介电层及/或任何相邻的结构如鳍状物。
搜索关键词: 栅极介电层 界面介电层 氮化 半导体工艺 快速热退火 蚀刻化学剂 栅极堆叠层 扩散 激光退火 快速退火 退火工艺 形成装置 栅极工艺 栅极结构 氮环境 氮原子 闪光灯 鳍状物 掺质 钝化 沉积 置换 穿过
【主权项】:
1.一种半导体工艺所用的方法,包括:/n顺应性地形成一栅极介电层于自一基板延伸的一鳍状物上,且该栅极介电层顺应性地沿着该鳍状物上的多个栅极间隔物的多个侧壁;/n在一含氨环境中采用一激光退火工艺或一闪光灯退火工艺以氮化该栅极介电层;以及/n形成一或多个含金属层于该栅极介电层上。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910501892.6/,转载请声明来源钻瓜专利网。

同类专利
  • 形成半导体器件的方法-201610720818.X
  • 俞东洙;金元洪;宋文均;李民主;崔戍侦 - 三星电子株式会社
  • 2016-08-24 - 2020-02-14 - H01L21/28
  • 本公开涉及形成半导体器件的方法。一种形成半导体器件的方法,包括:在有源图案上形成牺牲栅图案;在牺牲栅图案的彼此对立的侧壁上形成间隔物;在有源图案和间隔物上形成层间绝缘层;去除牺牲栅图案以形成暴露有源图案的区域的栅沟槽;在有源图案的由栅沟槽暴露的区域上形成栅电介质层;在小于1atm的压强执行第一热处理以去除层间绝缘层中的杂质;在比第一热处理的温度高的温度对栅电介质层执行第二热处理;以及在栅沟槽中形成栅电极。
  • 用于线路中段(MOL)应用的金属有机钨的形成方法-201580018220.X
  • 吴立其;柳尚澔;大东和也;朴基振;吴凯;戴维·汤普森 - 应用材料公司
  • 2015-03-13 - 2020-02-14 - H01L21/28
  • 本发明提供用于线路中段(MOL)应用的形成金属有机钨的方法。一些实施方式中,一种处理基板的方法包括下述步骤:提供基板至处理腔室,其中所述基板包括一特征,所述特征形成于所述基板的介电层的第一表面中;将所述基板暴露于等离子体,以在所述介电层顶上与所述特征内形成钨阻挡层,所述等离子体由包括金属有机钨前驱物的第一气体形成,其中形成所述钨阻挡层期间的所述处理腔室的温度低于约225摄氏度;以及于所述钨阻挡层上沉积钨填充层,以填充所述特征至所述第一表面。
  • 薄膜晶体管、其制作方法及装置-201911021297.9
  • 卢珂鑫;刘兆平 - 宁波石墨烯创新中心有限公司
  • 2019-10-24 - 2020-01-24 - H01L21/28
  • 本申请提供一种薄膜晶体管、其制作方法及装置,属于电子和光电子显示技术领域。薄膜晶体管的制作方法包括如下步骤:提供第一基板,第一基板包括载体源极和载体漏极。在第一基板上形成有源层。在有源层上形成栅绝缘层。在栅绝缘层上形成栅极层。在栅极层的表面形成第二基板得到前体。翻转前体,使第一基板的底面外露于有源层上。图案化第一基板,使第一基板包括分离的载体源极和载体漏极,且有源层局部显露于载体源极和载体漏极之间。此制作方法得到的薄膜晶体管使用第一基板制备载体源极和载体漏极,使用第二基板承载栅极层,使制备更加简单,得到的薄膜晶体管的电学性能更佳。
  • 制造半导体器件的方法-201510640606.6
  • 山部和治;阿部真一郎;吉田省史;山越英明;工藤敏生;村中诚志;大和田福夫;冈田大介 - 瑞萨电子株式会社
  • 2015-09-30 - 2020-01-24 - H01L21/28
  • 本发明涉及一种制造半导体器件的方法。为了提供具有改善的性能的半导体器件同时改善半导体器件的制造步骤中的吞吐量。在半导体衬底上形成由第一绝缘膜、第二绝缘膜、第三绝缘膜、第四绝缘膜和第五绝缘膜构成的绝缘膜部。所述第二绝缘膜是第一电荷存储膜并且所述第四绝缘膜是第二电荷存储膜。所述第一电荷存储膜含有硅和氮;所述第三绝缘膜含有硅和氧;并且所述第二电荷存储膜含有硅和氮。所述第三绝缘膜的厚度小于所述第一电荷存储膜的厚度并且所述第二电荷存储膜的厚度大于所述第一电荷存储膜的厚度。通过用含水的处理液对所述第一电荷存储膜的上表面进行处理来形成所述第三绝缘膜。
  • 一种电极制作方法-201711377311.X
  • 李兵;刘亲壮;张永兴;俞娟 - 淮北师范大学
  • 2017-12-19 - 2020-01-21 - H01L21/28
  • 本发明公开了一种电极制作方法,步骤如下:将球状铟粒压扁成鼓形,鼓形铟粒的厚度由所需电极的大小决定;将鼓形铟粒的凸起边缘切去,而后切出电极粗品;将电极粗品修剪成所需电极的尺寸,并保证裁剪过程铟片的一面不要接触其它任何物体;将裁剪好的铟片转移到样品表面,铟片干净面与样品相对,而后轻压即可使两者牢固粘在一起;重复步骤二至四,依次做好四个电极;而后将四根导线一端分别压入电极。本发明操作简单,制作成本低廉,制作快速且连接可靠,电极大小可方便控制,按上述步骤制作即可,对操作人员的要求较低。
  • 半导体结构的形成方法-201910456037.8
  • 王培宇;林志昌;蔡庆威;程冠伦 - 台湾积体电路制造股份有限公司
  • 2019-05-29 - 2020-01-07 - H01L21/28
  • 半导体结构的形成方法包括提供结构,其具有基板、自基板延伸的第一半导体鳍状物与第二半导体鳍状物、以及第一半导体鳍状物与第二半导体鳍状物之间的介电鳍状物;形成暂时栅极于第一半导体鳍状物、第二半导体鳍状物、与介电鳍状物的顶部及侧壁上;形成多个栅极间隔物于暂时栅极的侧壁上;移除栅极间隔物之间的介电鳍状物的第一部分与暂时栅极;形成栅极于栅极间隔物之间及第一半导体鳍状物及第二半导体鳍状物的顶部与侧壁上,其中介电鳍状物物理接触栅极的侧壁;移除介电鳍状物的第二部分,以露出栅极的侧壁;以及经由栅极的露出侧壁对栅极进行蚀刻制程,以将该栅极分成第一栅极部件与第二栅极部件。
  • 一种栅极及其制作方法-201910935209.X
  • 罗清威;李赟;周俊 - 武汉新芯集成电路制造有限公司
  • 2019-09-29 - 2020-01-03 - H01L21/28
  • 本发明提供了一种栅极及其制作方法,对N型区域内的所述栅极多晶硅层进行N型掺杂之后,对所述N型区域与P型区域内的所述栅极多晶硅层进行离子掺杂,使所述栅极多晶硅层非晶化,使得所述N型区域与所述P型区域内的所述栅极多晶硅层在刻蚀之前的表面晶体结构一致,从而改善所述N型区域与所述P型区域内的所述栅极多晶硅层在刻蚀过程中的形貌差异,以此改善多晶硅蚀刻负载效应,提高器件性能。
  • 三维半导体集成电路器件及其制造方法-201510208365.8
  • 金镇河;崔康植;蔡洙振;李泳昊;金俊官 - 爱思开海力士有限公司
  • 2015-04-28 - 2020-01-03 - H01L21/28
  • 提供一种三维半导体集成电路器件及其制造方法。有源柱被形成在半导体衬底上,并且层间绝缘层被形成,使得有源柱被掩埋在层间绝缘层中。层间绝缘层被刻蚀以形成孔,使得有源柱和有源柱的外围区域被暴露。对透过孔而被暴露的有源柱的外围区域执行刻蚀工艺特定深度,而具有该深度的空间被提供在有源柱与层间绝缘层之间。硅材料层被形成为被掩埋在具有该深度的空间中,并且欧姆接触层被形成在硅材料层和有源柱上。
  • 双重栅极氧化层生长方法及半导体器件的制造方法-201910914960.1
  • 勾鹏;张真;刘巍 - 上海华力集成电路制造有限公司
  • 2019-09-26 - 2019-12-31 - H01L21/28
  • 本发明涉及双重栅极氧化层生长方法及半导体器件的制造方法,涉及半导体集成电路制造工艺,在包括核心器件和输入输出器件的半导体衬底上生长厚氧氧化层过程中增加温度峰值950度的退火工艺,使得厚氧氧化层SiO2更加致密,氧化层与半导体衬底(如硅)之间的拉应力被提高,当核心器件区域去除厚氧氧化层后,应力已经被记忆下来,提高了沟道中的电子迁移率,同时由于此工艺过程是在器件浅掺杂、源漏离子注入之前,对于器件的总体电性性能不会产生很大的影响,而电子迁移率的提高使得器件在相同的工作电压下,可以实现更高的饱和电流。
  • 一种半导体器件及其制造方法、电子装置-201510086621.0
  • 张城龙;张海洋 - 中芯国际集成电路制造(上海)有限公司
  • 2015-02-17 - 2019-12-31 - H01L21/28
  • 本发明提供一种半导体器件及其制造方法、电子装置,所述方法包括:提供半导体衬底,在其上形成有栅极结构和位于栅极结构两侧的侧壁结构,在侧壁结构外侧的半导体衬底中形成有源/漏区,在源/漏区的顶部形成有自对准硅化物;在半导体衬底上依次形成接触孔蚀刻停止层和层间介电层,并依次蚀刻层间介电层和接触孔蚀刻停止层,以形成接触孔;在接触孔的侧壁和底部形成阻挡层,并在接触孔中形成接触塞;回蚀刻接触塞和阻挡层,使接触塞的顶部低于层间介电层的顶部;平坦化层间介电层,使层间介电层的顶部与接触塞的顶部平齐或者低于接触塞的顶部。根据本发明,形成接触塞时,可以避免在层间介电层的上部出现凹坑缺陷,提高器件良率。
  • 一种半导体器件及其制造方法-201510618421.5
  • 徐建华;邓浩 - 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司
  • 2015-09-25 - 2019-12-24 - H01L21/28
  • 本发明提供一种半导体器件及其制造方法,涉及半导体技术领域。所述方法包括:提供半导体衬底,所述半导体衬底包括预定形成金属栅极结构的区域;在所述预定金属栅极结构的区域内的所述半导体衬底的表面上依次沉积形成高k介电层、覆盖层、功函数层、阻挡层和金属栅电极层,其中,所述覆盖层由底层的富非金属的膜层逐渐转变为顶层的富金属的膜层。根据本发明的方法,在高k介电层上形成由底层的富N的TiN层逐渐转变为富Ti的TiN层的覆盖层,该覆盖层与高k介电层之间具有良好的粘附力,同时还可调制整个金属栅极的功函数,可提高器件的性能和良率。
  • 一种三栅极结构的形成方法-201610985906.2
  • 刘英明 - 上海华力微电子有限公司
  • 2016-11-09 - 2019-12-24 - H01L21/28
  • 本发明提供了一种三栅极结构的形成方法,包括:第一步骤:在衬底上依次形成介质层、第一功函数金属层和硬掩膜层;第二步骤:形成硬掩膜层的图案;第三步骤:采用形成图案的硬掩膜层刻蚀第一功函数金属层,以形成第一功函数金属凸块;第四步骤:沉积第二功函数金属层,其中第二功函数金属层与第一功函数金属层为不同材料;第五步骤:对第二功函数金属层进行化学机械研磨,直到露出第一功函数金属凸块;第六步骤:刻蚀第二功函数金属层和介质层,从而形成在第一功函数金属凸块侧壁包围第二功函数金属侧壁的结构。
  • 一种SiC高温欧姆接触电极及其制作方法-201710547437.0
  • 张景文;谢倩;陈旭东;王明海;卜忍安;王宏兴;侯洵 - 西安交通大学
  • 2017-07-06 - 2019-12-24 - H01L21/28
  • 本发明公开了一种SiC高温欧姆接触电极及其制作方法,首先对SiC衬底表面进行抛光处理,然后在SiC衬底表面进行光刻得到电极图像层,然后采用磁控溅射在SiC衬底电极图像层表面上依次沉积Ti层和W层,在W层上利用真空蒸发镀膜依次蒸镀NiCr层和Au层,然后通过退火处理得到欧姆接触电极,采用多层难熔金属Ti/W/NiCr/Au来制作光导开关的多层难熔金属电极,采用的金属熔点高,能够耐受更高的工作温度,金属电极退火后会和SiC基底形成Ti
  • 碳化硅半导体装置的制造方法以及碳化硅半导体装置-201580007867.2
  • 福田祐介;渡部善之;中村俊一 - 新电元工业株式会社
  • 2015-08-12 - 2019-12-24 - H01L21/28
  • 一种碳化硅半导体装置的制造方法,依次包含:研磨工序,通过从第二主面114侧对碳化硅半导体基体110进行研磨,从而在所第二主面形成凹凸;金属薄膜形成工序,在碳化硅半导体基体的第二主面上,形成由可形成金属碳化物的金属构成的金属薄膜118;激光照射工序,通过对金属薄膜进行可见区域或红外区域的激光照射将金属薄膜加热,从而在碳化硅半导体基体与金属薄膜的境界面形成金属碳化物120;蚀刻工序,将有可能形成在所述金属碳化物的表面侧的含金属副生成物层122利用非氧化性药液蚀刻去除,从而使所述金属碳化物露出于表面;以及电极形成工序,在金属碳化物上形成阴电极126。本发明的碳化硅半导体装置的制造方法,是一种不存在碳析出问题,并且能够以低成本制造具有良好电阻特性以及粘着特性的欧姆电极的碳化硅半导体装置的制造方法。
  • 半导体工艺所用的方法-201910501892.6
  • 李溢芸;赵晟博;于雄飞;张哲豪;黄才育;张惠政;陈弘耀 - 台湾积体电路制造股份有限公司
  • 2019-06-11 - 2019-12-20 - H01L21/28
  • 本发明所述的实施例涉及半导体工艺所用的方法,具体涉及形成装置的栅极结构,比如置换栅极工艺与其形成的装置。在一些例子中,沉积界面介电层与栅极介电层之后,可在控制下的含氮环境中进行快速退火工艺如激光退火或闪光灯退火工艺,以形成氮化部分于栅极介电层中。氮化部分可钝化栅极介电层表面的缺陷,并可作为阻障以避免蚀刻化学剂与来自后续栅极堆叠层的缺陷/掺质影响或扩散穿过栅极介电层。具体而言,毫秒等级的快速热退火工艺可限制氮原子在栅极介电层中,而不会扩散至下方的界面介电层及/或任何相邻的结构如鳍状物。
  • 半导体器件的制备方法及半导体器件-201910737594.7
  • 许文山 - 长江存储科技有限责任公司
  • 2019-08-09 - 2019-12-20 - H01L21/28
  • 本申请提供了一种半导体器件的制备方法及半导体器件,所述制备方法包括:提供一衬底,所述衬底包括导电层;在所述导电层表面形成阻隔层;蚀刻所述阻隔层露出部分所述导电层;对露出的部分所述导电层进行掺杂形成第一电极,其中,所述第一电极为源极或者漏极。本申请的技术方案有效缩小了源漏极的尺寸,进而缩小所述半导体器件的尺寸,有利于提高所述半导体器件的集成度。
  • 一种肖特基二极管T型阳极接触空气桥电极制作方法-201611157185.2
  • 牛斌;吴少兵;范道雨 - 中国电子科技集团公司第五十五研究所
  • 2016-12-15 - 2019-12-17 - H01L21/28
  • 本发明是一种肖特基二极管T型阳极接触空气桥电极制作方法:包括在轻掺杂半导体材料上光刻出A直径的阳极接触孔;在A直径阳极接触孔上套刻出B直径阳极接触孔;采用蒸发剥离工艺形成T型阳极接触金属;光刻形成空气桥下层胶;光刻形成空气桥上层胶;采用蒸发剥离工艺形成空气桥金属,连接T型阳极接触金属与阳极电极板,完成肖特基二极管T型阳极接触空气桥电极制作;优点:采用T型阳极空气桥电极制作方法,可有效降低阳极电极寄生电容,提升肖特基二极管截止频率。
  • 半导体器件和制造半导体器件的方法-201910401527.8
  • 堰和彦 - 瑞萨电子株式会社
  • 2019-05-15 - 2019-12-10 - H01L21/28
  • 本公开的实施例涉及半导体器件和制造半导体器件的方法。首先,包括绝缘膜的堆叠膜的偏移间隔物形成在半导体层的上表面、栅电极的侧表面和盖膜的侧表面上。接下来,绝缘膜的部分被去除以暴露半导体层的上表面。接下来,在栅电极的侧表面被绝缘膜覆盖的状态下,外延层形成在半导体层的暴露的上表面上。此时,在偏移间隔物当中,作为氮化硅膜的绝缘膜形成在最接近栅电极的位置,并且绝缘膜的上端形成在栅电极的侧表面上的位置比栅电极的上表面的位置高。
  • 用于半导体制程的方法-201910005108.2
  • 梁品筑;余德伟;李益诚;陈建豪 - 台湾积体电路制造股份有限公司
  • 2019-01-03 - 2019-12-06 - H01L21/28
  • 此处所述的实施例一般关于采用循环的沉积‑蚀刻制程,以形成栅极层于高深宽比的沟槽中。在一实施例中,提供用于半导体制程的方法。方法包括进行循环的沉积‑蚀刻制程,以形成顺应膜于基板上的结构的下表面上,且顺应膜沿着结构的侧壁表面。方法包括再流动顺应膜。方法包括形成盖层于再流动的顺应膜上。方法包括沉积结晶膜于盖层上。方法包括在沉积结晶膜之后,使再流动的顺应膜与盖层结晶。
  • 沟槽栅极金氧半场效晶体管及其制造方法-201810685612.7
  • 白井伸幸;张浚绪;周明弘 - 力智电子股份有限公司
  • 2018-06-28 - 2019-11-26 - H01L21/28
  • 本发明提供一种沟槽栅极金氧半场效晶体管及其制造方法。在衬底上形成硬掩模层。以硬掩模层为掩模,移除部分衬底,以于衬底中形成沟槽。在沟槽的下部形成第一绝缘层以及第一导体层。在沟槽的上部侧壁形成牺牲层,牺牲层连接硬掩模层。在牺牲层及硬掩模层存在的情况下,利用热氧化工艺于第一导体层上形成层间绝缘层。在沟槽的上部形成第二绝缘层以及第二导体层。
  • 半导体结构的形成方法-201710008770.4
  • 曹子贵;孙艳;苏步春;孔蔚然;张博;张凌越 - 上海华虹宏力半导体制造有限公司
  • 2017-01-05 - 2019-11-26 - H01L21/28
  • 一种半导体结构的形成方法,包括:提供衬底;在所述衬底上形成浮栅;在所述浮栅表面上形成阻挡层;在所述浮栅侧壁上形成隧穿氧化层。本发明技术方案在形成浮栅之后,在露出的浮栅表面上形成阻挡层。所述阻挡层能够有效的防止浮栅内掺杂原子的气化扩散,从而能够降低扩散原子污染所述衬底上其他的半导体结构的几率,减少所述衬底上其他半导体结构受到污染的可能,有利于改善所述半导体结构的电学性能,有利于提高良率。
  • 三维(3D)铁电偶极金属氧化物半导体铁电场效应晶体管(MOSFEFET)系统及相关方法和系统-201880024956.1
  • 李夏;康相赫;杨斌;陶耿名 - 高通股份有限公司
  • 2018-03-09 - 2019-11-26 - H01L21/28
  • 公开了一种三维(3D)铁电偶极金属氧化物半导体铁电场效应晶体管(MOSFeFET)系统及相关方法和系统。该3D铁电偶极MOSFeFET系统包括底部电介质层(328);栅极层(332),其设置在底部电介质层上方;以及顶部电介质层(334),其设置在栅极层上方。该3D铁电偶极MOSFeFET系统还包括至少一个源极线(SL)线和至少一个位线(BL)。包括沟道(508)的至少一个互连(362,382,384,508,380,364,366)在底部电介质层(328)和顶部电介质层(334)之间延伸,并将至少一个源极线(SL)与至少一个位线(BL)互连。铁电偶极MOSFeFET(506)被形成在至少一个互连和栅极层的交叉区域处。铁电环(370,340)将栅极与沟道分离。沟道可以是硅柱形半导体,并且可以具有电介质芯(504)。该3D铁电偶极MOSFeFET系统可以提高部件密度,并且减少覆盖区。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top