[发明专利]一种时间数字转换器系统及包含该系统的倍数延迟锁相环有效
申请号: | 201910355579.6 | 申请日: | 2019-04-29 |
公开(公告)号: | CN110069008B | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 屠于婷;叶大蔚;史传进 | 申请(专利权)人: | 复旦大学 |
主分类号: | H03M1/50 | 分类号: | H03M1/50 |
代理公司: | 上海元好知识产权代理有限公司 31323 | 代理人: | 张妍;刘琰 |
地址: | 200433 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种时间数字转换器系统及包含该系统的倍数延迟锁相环,该系统包括:第一级时间数字转换器、第一级数字时间转换器、第一级时间放大器、第二级时间数字转换器、第二级数字时间转换器、第二级时间放大器、第三级逐次逼近寄存器型的模拟数字转换器及数字模拟转换器。本发明所提供的时间数字转换器系统及具有降低带内量化噪声的倍数延迟锁相环,使用类似于Delta‑Sigma的联级算法,有效提高应用于倍数延迟锁相环中的时间数字转换器精度,从而降低量化噪声的大小,并改善倍数延迟锁相环杂散的产生。 | ||
搜索关键词: | 一种 时间 数字 转换器 系统 包含 倍数 延迟 锁相环 | ||
【主权项】:
1.一种时间数字转换器系统,该系统应用于倍数延迟锁相环,其特征在于,该系统包括:第一级时间数字转换器、第一级数字时间转换器、第一级时间放大器、第二级时间数字转换器、第二级数字时间转换器、第二级时间放大器、第三级逐次逼近寄存器型的模拟数字转换器及数字模拟转换器;参考时钟信号和倍数延迟锁相环的输出信号同时输入至第一级时间数字转换器中,以将参考时钟信号和倍数延迟锁相环的输出信号的时间差转换成第一级数字输出信号;然后由第一级数字时间转换器将第一级数字输出信号还原成第一级时域信号;之后将第一级时域信号与参考时钟信号相减得到第一级时间数字转换器的量化噪声,进而使用第一级时间放大器放大后输入至第二级时间数字转换器,以将经第一级时间放大器放大后的信号和倍数延迟锁相环的输出信号的时间差转换成第二级数字输出信号;然后由第二级数字时间转换器将第二级数字输出信号还原成第二级时域信号;之后将第二级时域信号与第一级时间放大器放大后的信号相减得到第二级时间数字转换器的量化噪声,进而使用第二级时间放大器放大后输入至逐次逼近寄存器型的模拟数字转换器,以将经第二级时间放大器放大后的信号和倍数延迟锁相环的输出信号的时间差转换成第三级数字输出信号;将第一级数字输出信号、第二级数字输出信号以及第三级数字输出信号相加并输入至数字模拟转换器得到模拟输出信号,用以控制压控振荡器输出信号的频率,进而得到倍数延迟锁相环的输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910355579.6/,转载请声明来源钻瓜专利网。