[发明专利]用于RISC-V架构的中断系统在审
申请号: | 201910198363.3 | 申请日: | 2019-03-15 |
公开(公告)号: | CN110007964A | 公开(公告)日: | 2019-07-12 |
发明(设计)人: | 胡振波 | 申请(专利权)人: | 芯来科技(武汉)有限公司 |
主分类号: | G06F9/32 | 分类号: | G06F9/32;G06F9/30 |
代理公司: | 苏州中合知识产权代理事务所(普通合伙) 32266 | 代理人: | 赵晓芳 |
地址: | 430000 湖北省武汉市东湖新*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于RISC‑V架构的中断系统,所述系统包括:CLIC中原有的寄存器,还包括有:pushmcause寄存器、pushmepc寄存器、中断响应寄存器和mtvt2寄存器;pushmcause寄存器,用于通过指令将mcause中的值存入堆栈中;pushmepc寄存器,用于通过指令将mepc中的值存入堆栈中;中断响应寄存器,用于通过指令响应CLIC发出的非向量中断请求,获取中断子程序入口地址和修改全局中断使能;mtvt2寄存器,用于储存CLIC模式下的非向量中断的基地址,通过增加寄存器或改变部分指令,减少指令运行条数,以达到提高寄存器中的值保存的速度,缩短跳转到相应中断子程序入口的时间,提高效率的目的。 | ||
搜索关键词: | 寄存器 向量中断 中断系统 中断响应 指令 中断 堆栈 架构 子程序入口地址 子程序入口 指令响应 指令运行 基地址 使能 条数 跳转 储存 保存 全局 | ||
【主权项】:
1.一种用于RISC‑V架构的中断系统,所述系统包括:mstatus寄存器、medeleg寄存器、mideleg寄存器、mie寄存器、mtvec寄存器、mtvt寄存器、mscratch寄存器、mepc寄存器、mcause寄存器、mtval寄存器、mip寄存器、mnxti寄存器、mintstatus寄存器、mscratchcsw寄存器和mscratchcsw1寄存器,其特征在于,还包括有:pushmcause寄存器、pushmepc寄存器、中断响应寄存器和mtvt2寄存器;所述pushmcause寄存器,用于通过指令将mcause中的值存入堆栈中;所述pushmepc寄存器,用于通过指令将mepc中的值存入堆栈中;所述中断响应寄存器,用于通过指令响应CLIC发出的非向量中断请求,获取中断子程序入口地址和修改全局中断使能;所述mtvt2寄存器,用于储存CLIC模式下的非向量中断的基地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯来科技(武汉)有限公司,未经芯来科技(武汉)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910198363.3/,转载请声明来源钻瓜专利网。