[发明专利]一种基于FPGA的通信方法、设备、主机及异构加速系统在审

专利信息
申请号: 201811302945.3 申请日: 2018-11-02
公开(公告)号: CN109558250A 公开(公告)日: 2019-04-02
发明(设计)人: 陈荣惠 申请(专利权)人: 锐捷网络股份有限公司
主分类号: G06F9/52 分类号: G06F9/52
代理公司: 北京太合九思知识产权代理有限公司 11610 代理人: 刘戈
地址: 350007 福建省福州市仓*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请实施例提供一种基于FPGA的通信方法、设备、主机及异构加速系统。本申请实施例中,在异构加速系统中主机和基于FPGA的加速设备之间采用工作队列和完成队列的机制进行协同工作,简化了交互流程;且来自主机的请求命令和来自加速设备的已完成状态信息存储在不同工作队列,即不同存储区域中,避免了主机和基于FPGA的加速设备通信过程中对同一存储区域的同时读或同时写造成的读写竞争,可有效提高通信效率。
搜索关键词: 主机 加速设备 加速系统 异构 工作队列 同一存储区域 完成状态信息 存储区域 交互流程 请求命令 通信过程 通信效率 完成队列 读写 通信 申请 存储 协同
【主权项】:
1.一种基于FPGA的通信方法,适用于异构加速系统中的主机,所述异构加速系统还包括基于FPGA的加速设备,其特征在于,所述方法包括:根据应用程序的处理需求生成请求命令;将所述请求命令写入工作队列中,并将所述请求命令在所述工作队列中的位置信息提供给所述基于FPGA的加速设备,以供所述基于FPGA的加速设备对所述工作队列中的所述请求命令进行处理,并将所述请求命令的已完成状态信息写入完成队列;从所述完成队列中读取所述请求命令的已完成状态信息;基于所述请求命令的已完成状态信息获取所述请求命令对应的数据处理结果,并在所述工作队列中删除所述请求命令。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于锐捷网络股份有限公司,未经锐捷网络股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811302945.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top