[发明专利]多核系统的调试方法和终端设备在审
申请号: | 201810104527.7 | 申请日: | 2018-02-01 |
公开(公告)号: | CN110109783A | 公开(公告)日: | 2019-08-09 |
发明(设计)人: | 彭宇龙;韩杰;朱紫萱;刘蒙 | 申请(专利权)人: | 北京视联动力国际信息技术有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 北京润泽恒知识产权代理有限公司 11319 | 代理人: | 莎日娜 |
地址: | 100000 北京市东城区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 发明实施例提供了一种多核系统的调试方法和终端设备,涉及通信领域,为解决多核系统外设调试端口数量过多的问题而发明。多核系统包括两个以上核心处理器,一个FPGA和一个拨码开关,FPGA上设置一个外部调试端口,FPGA上还设置有两个以上内部调试端口,两个以上核心处理器分别通过一个内部调试端口与FPGA相连,FPGA接收用户通过拨码开关发送的编码指令;FPGA从两个以上核心处理器中选取目标核心处理器;FPGA获取目标核心处理器的调试数据,将该调试数据通过调试设备发送给用户,使用户根据调试数据对目标核心处理器进行调试。本实施例提供的技术方案可以应用对多核系统进行调试的过程中。 | ||
搜索关键词: | 多核系统 核心处理器 调试端口 调试数据 调试 拨码开关 目标核心 终端设备 处理器 编码指令 调试设备 获取目标 接收用户 通信领域 外设 发送 外部 应用 | ||
【主权项】:
1.一种多核系统的调试方法,其中,所述多核系统包括两个以上核心处理器,其特征在于,所述多核系统还包括一个现场可编程门阵列FPGA和一个与所述FPGA相连的拨码开关,所述FPGA上设置一个外部调试端口,所述外部调试端口用于连接调试设备,所述FPGA上还设置有两个以上内部调试端口,所述两个以上核心处理器分别通过一个所述内部调试端口与所述FPGA相连,所述方法包括如下步骤:所述FPGA接收用户通过所述拨码开关发送的编码指令,其中,所述拨码开关的编码指令预先分别与每个所述核心处理器进行了匹配;所述FPGA从所述两个以上核心处理器中选取与所述编码指令对应的目标核心处理器;所述FPGA获取所述目标核心处理器的调试数据,将该调试数据通过所述调试设备发送给所述用户,使所述用户根据所述调试数据对所述目标核心处理器进行调试。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京视联动力国际信息技术有限公司,未经北京视联动力国际信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810104527.7/,转载请声明来源钻瓜专利网。