[发明专利]一种基于数字校准的流水线ADC有效

专利信息
申请号: 201810034625.8 申请日: 2018-01-15
公开(公告)号: CN108134606B 公开(公告)日: 2021-03-30
发明(设计)人: 彭析竹;包晴晴;唐鹤 申请(专利权)人: 电子科技大学
主分类号: H03M1/10 分类号: H03M1/10
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 葛启函
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于数字校准的流水线ADC,属于模拟集成电路技术领域。包括数字延迟阵列、数字校准电路、依次串联的N‑1级流水线式ADC和最后一级闪存式ADC、以及串联在闪存式ADC之前的冗余级,其中冗余级包括R级串联的流水线式ADC;流水线式ADC输出的模拟信号作为其下一级ADC的输入信号,其输出的数字信号连接数字延迟阵列的输入端,第一级流水线式ADC的输入信号为外部模拟信号,最后一级流水线式ADC输出的模拟信号连接闪存式ADC的输入端;闪存式ADC输出的数字信号连接所述数字延迟阵列的输入端;数字校准电路的输入端连接数字延迟阵列的输出端,其输出端作为流水线ADC的输出端。本发明了降低量化噪声对数字校准的影响,改善了级间增益的校准精度,提高了整体性能。
搜索关键词: 一种 基于 数字 校准 流水线 adc
【主权项】:
一种基于数字校准的流水线ADC,包括依次串联的N‑1级流水线式ADC和最后一级闪存式ADC,其中N为大于1的正整数;其特征在于,还包括串联在所述闪存式ADC之前的冗余级,所述冗余级包括R级串联的流水线式ADC,其中R为正整数;所述流水线ADC还包括数字延迟阵列和数字校准电路,所述流水线式ADC输出的模拟信号作为其下一级ADC的输入信号,其输出的数字信号连接所述数字延迟阵列的输入端,第一级流水线式ADC的输入信号为外部模拟信号,最后一级流水线式ADC输出的模拟信号连接所述闪存式ADC的输入端;所述闪存式ADC输出的数字信号连接所述数字延迟阵列的输入端;所述数字校准电路的输入端连接所述数字延迟阵列的输出端,其输出端作为所述流水线ADC的输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810034625.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top