[发明专利]一种FPGA断电状态精确恢复方法有效
申请号: | 201711351397.9 | 申请日: | 2017-12-15 |
公开(公告)号: | CN108132857B | 公开(公告)日: | 2021-05-25 |
发明(设计)人: | 全浩军;张海英;所玉君;崔建飞 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | G06F11/14 | 分类号: | G06F11/14;G06F1/30 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 刘二格 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种FPGA断电状态精确恢复方法,该方法首先在FPGA外部添加储能及电压比较电路模块,然后为FPGA原数据处理功能划分状态,确定状态存储信息,之后将FPGA配置芯片分区,并在FPGA内部添加掉电检测及状态处理模块;当FPGA在数据处理过程中断电时,将当前状态存储信息写入配置芯片,在FPGA恢复供电时,从配置芯片中读取状态存储信息,恢复断电时状态。本发明方法利用储能和状态缓存来实现FPGA的断电状态恢复,与外扩非易失存储器的周期记录方式相比,可以获得更高的断电状态恢复精度,同时由于大幅减少了存储器访问次数,可有效延长芯片使用时间,增强了系统工作的可靠性。 | ||
搜索关键词: | 一种 fpga 断电 状态 精确 恢复 方法 | ||
【主权项】:
一种FPGA断电状态精确恢复系统,其特征在于,包括:储能及电压比较电路模块,设置在FPGA外部,用于判断FPGA的断电状态并为断电的FPGA短时间维持供电;掉电检测及状态处理模块,设置在FPGA内部,用于确定FPGA掉电判断结果的准确性,并将FPGA当前数据处理的阶段、子阶段和子阶段内关键状态数据进行整合缓存,在FPGA断电时将缓存数据写入外接的FPGA配置芯片,在FPGA上电时从FPGA配置芯片读取缓存数据,用于对FPGA进行状态恢复;原数据处理功能模块,用于将FPGA的关键状态数据进行整合,供掉电检测及状态处理模块读取。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711351397.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于路由设备的文件备份方法及路由设备
- 下一篇:一种容灾备份方法