[发明专利]一种自适应非易失性存储器时序的程序加载结构和方法有效
申请号: | 201711150979.0 | 申请日: | 2017-11-18 |
公开(公告)号: | CN107943540B | 公开(公告)日: | 2021-04-13 |
发明(设计)人: | 叶宏伟;王吉健 | 申请(专利权)人: | 上海华虹集成电路有限责任公司;北京中电华大电子设计有限责任公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445;G06F13/10 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种适应不同非易失性存储器快速读指令的程序加载方法,包括:一SOC内嵌高速SPI硬件或软件接口,一外部非易失性存储器通用读驱动程序,一外部非易失性存储器快速读驱动程序,一包含自身快速读驱动程序的外部非易失性存储器。本发明利用一SPI接口非易失性存储器,存有系统应用程序和自身快速读驱动程序,在嵌入式系统加载程序期间SOC芯片内的MCU首先执行内部ROM中片外非易失性存储器通用驱动程序,采用普通读时序把片外非易失性存储器内的快速读驱动程序加载到SOC芯片内的SRAM中,然后通过执行此快速读驱动程序实现从外部非易失性存储器中快速加载应用程序到SOC内存的功能,这种程序加载方法能适应各种外部非易失性存储器的快速加载时序。 | ||
搜索关键词: | 一种 自适应 非易失性存储器 时序 程序 加载 结构 方法 | ||
【主权项】:
一种适应不同外部存储器中程序加载的结构,主要包括一外部非易失性存储器、一SPI接口、一带有MCU、SRAM和ROM的SOC芯片,其特征在于SOC芯片通过SPI接口与外部存储器相连,其中外部非易失性存储器内部存有自身的快速读驱动程序和系统应用程序;SOC芯片内部ROM程序中存有外部非易失性存储器通用读驱动程序;SOC片内SRAM具有外部非易失性存储器快速读驱动程序映像区域和应用程序映像区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司;北京中电华大电子设计有限责任公司,未经上海华虹集成电路有限责任公司;北京中电华大电子设计有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711150979.0/,转载请声明来源钻瓜专利网。