[发明专利]一种针对多核处理器动态分组管理的Receive-side Scaling电路有效

专利信息
申请号: 201711058105.2 申请日: 2017-11-01
公开(公告)号: CN107832149B 公开(公告)日: 2020-05-12
发明(设计)人: 冯海强;尹堉洲;王剑峰 申请(专利权)人: 西安微电子技术研究所
主分类号: G06F9/50 分类号: G06F9/50
代理公司: 西安通大专利代理有限责任公司 61200 代理人: 徐文权
地址: 710065 陕西*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种针对多核处理器动态分组管理的Receive‑side Scaling电路,包括TCP/IP头提取模块、Hash_Function模块、Hash_Mask模块、间接表查询模块、CPU_Result计算模块和RSS寄存器模块,TCP/IP头提取模块连接有用于完成数据帧的封装、解封、发送和接收功能的MAC模块,CPU_Result计算模块连接有用于将数据帧分配到不同的接收队列的RQP模块,RSS寄存器模块分别与TCP/IP头提取模块、Hash_Function模块、Hash_Mask模块、间接表查询模块和CPU_Result计算模块连接。有效解决了多核处理器系统中CPU核的动态分组管理,从而使得负载大的CPU核能够即时关闭,动态地调节了数据接收时的处理性能,使网络吞吐达到最高状态。
搜索关键词: 一种 针对 多核 处理器 动态 分组 管理 receive side scaling 电路
【主权项】:
一种针对多核处理器动态分组管理的Receive‑side Scaling电路,其特征在于,包括TCP/IP头提取模块(1)、Hash_Function模块(2)、Hash_Mask模块(3)、间接表查询模块(4)、CPU_Result计算模块(5)和RSS寄存器模块(6),TCP/IP头提取模块(1)连接有用于完成数据帧的封装、解封、发送和接收功能的MAC模块,CPU_Result计算模块(5)连接有用于将数据帧分配到不同的接收队列的RQP模块,RSS寄存器模块(6)分别与TCP/IP头提取模块(1)、Hash_Function模块(2)、Hash_Mask模块(3)、间接表查询模块(4)和CPU_Result计算模块(5)连接;TCP/IP头提取模块(1)用于根据RSS寄存器模块(6)中的Hash类型寄存器的配置,对从MAC接收到的数据帧分别进行TCP/IP头的提取,并将提取结果发送到Hash_Function计算模块(2);Hash_Function计算模块(2)用于完成对TCP/IP头提取模块(1)提取内容的Hash结果计算,并将结果发送给Hash_Mask模块(3);Hash_Mask模块(3)用于根据寄存器模块的配置值对Hash_Function计算模块(2)的输出结果进行有效位提取,并发送给间接表查询模块(4);间接表查询模块(4)用于对接收到的Hash_Mask模块(3)输出结果进行间接表查询,得到初始配置处理报文的CPU核;CPU_Result计算模块(5)用于根据间接表查询模块(4)的结果和寄存器模块配置的Base_CPU_Number值计算出最终由哪个CPU核来对该报文进行处理;RSS寄存器模块(6)用于存储整个电路的配置信息。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711058105.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top