[发明专利]一种12G_SDI的监视器及其控制方法在审
申请号: | 201710899774.6 | 申请日: | 2017-09-28 |
公开(公告)号: | CN107566806A | 公开(公告)日: | 2018-01-09 |
发明(设计)人: | 卢宇生;陈焕洵 | 申请(专利权)人: | 漳州市利利普电子科技有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18 |
代理公司: | 福州君诚知识产权代理有限公司35211 | 代理人: | 翁志霖 |
地址: | 363000 福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种12G_SDI的监视器及其控制方法,其包括4个SDI输入接口、4个SDI输出接口、FPGA、中央处理器、内存、时钟振荡器和显示器,每个SDI输入接口通过一均衡器连接FPGA的输入端,每个SDI输出接口通过一驱动器连接FPGA的输出端,每个SDI输出接口连接一监视器,FPGA分别连接内存、时钟振荡器和中央处理器,中央处理器分别连接按键和显示器。本发明中的SDI监视器支持SD_SDI、HD_SDI、3G_SDI、6G_SDI和12G_SDI信号的多种视频格式的输入,同时也支持SD_SDI、HD_SDI、3G_SDI、6G_SDI和12G_SDI信号的多种视频格式的环出,具有强大的兼容性。 | ||
搜索关键词: | 一种 12 g_sdi 监视器 及其 控制 方法 | ||
【主权项】:
一种12G_SDI的监视器,其特征在于:其包括4个SDI输入接口、4个SDI输出接口、FPGA、中央处理器、内存、时钟振荡器和显示器,每个SDI输入接口通过一均衡器连接FPGA的输入端,每个SDI输出接口通过一驱动器连接FPGA的输出端,每个SDI输出接口连接一监视器,FPGA分别连接内存、时钟振荡器和中央处理器,中央处理器分别连接按键和显示器,4个SDI输入接口包括2个3G_SDI信号输入接口和2个12G_SDI信号输入接口,4个SDI输出接口包括2个3G_SDI信号输出接口和2个12G_SDI信号输出接口,高传输速率的SDI信号接口向下兼容传输低速率的SDI信号;均衡器用于将单端的高清SDI信号变成差分信号,驱动器用于加强线缆的驱动能力,FPGA用于将两路以上的非12G_SDI信号拼接为12G_SDI信号,内存用于存储FPGA接收或拼接的SDI信号,时钟振荡器用于提供稳定而精确的时钟,按键用于选择输入信号源以及修改显示器功能状态和参数设置,中央处理器获取按键的按键信息并输出至FPGA,显示器用于查看当前连接的监视器的工作状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于漳州市利利普电子科技有限公司,未经漳州市利利普电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710899774.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种便于安装的监控器显示屏
- 下一篇:一种具有除尘功能的道路监控器