[发明专利]一种高速时空计算平台有效
申请号: | 201710707491.7 | 申请日: | 2017-08-17 |
公开(公告)号: | CN107590380B | 公开(公告)日: | 2020-05-22 |
发明(设计)人: | 王国良;伯桂增;龙飞;招继恩 | 申请(专利权)人: | 杰创智能科技股份有限公司 |
主分类号: | G06F21/46 | 分类号: | G06F21/46 |
代理公司: | 佛山帮专知识产权代理事务所(普通合伙) 44387 | 代理人: | 颜春艳 |
地址: | 510670 广东省广州市科学*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种高速时空计算平台,其包括存储模块、FPGA并行阵列模块和对外接口计算机,存储模块、FPGA并行阵列模块均连接至对外接口计算机;存储模块用于以彩虹表的方式对预计算结果进行压缩存储,且利用SSD并行查询碰撞点;FPGA并行阵列模块用于将加密并行分配到每个单独FPGA芯片中,通过多个FPGA芯片并行运行寻找彩虹表碰撞点;对外接口计算机用于以socket的方式提供MD5、Sha1、Sha256、DES的破译。本发明通过结合多年的密码破译经验,在已有成果FPGA并行阵列模块基础上,采用彩虹表处理方案,研发高速时空计算平台,对口令破译采用时空平衡模式,在一定范围内快速破译口令明文,辅助安全部门快速取证,办案。 | ||
搜索关键词: | 一种 高速 时空 计算 平台 | ||
【主权项】:
一种高速时空计算平台,其特征在于,其包括存储模块、FPGA并行阵列模块和对外接口计算机,存储模块、FPGA并行阵列模块均连接至对外接口计算机;存储模块用于以彩虹表的方式对预计算结果进行压缩存储,且利用SSD并行查询碰撞点;FPGA并行阵列模块用于将加密并行分配到每个单独FPGA芯片中,通过多个FPGA芯片并行运行寻找彩虹表碰撞点;对外接口计算机用于以socket的方式提供MD5、Sha1、Sha256、DES的破译。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杰创智能科技股份有限公司,未经杰创智能科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710707491.7/,转载请声明来源钻瓜专利网。
- 上一篇:钢球模具模芯抛光机构的辅助抛光部
- 下一篇:具备预热功能的金属板挂式抛光机