[发明专利]一种协处理器的应用验证板在审
申请号: | 201710543072.4 | 申请日: | 2017-07-05 |
公开(公告)号: | CN107329872A | 公开(公告)日: | 2017-11-07 |
发明(设计)人: | 张群 | 申请(专利权)人: | 西安微电子技术研究所 |
主分类号: | G06F11/267 | 分类号: | G06F11/267 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 张弘 |
地址: | 710065 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种适用于协处理器应用验证实现方法,主要由多电源域单独供电设计、高速接口系统集成应用验证设计和电源功耗及高速信号可测性设计组成。利用本发明的系统实现方法解决了传统处理器应用验证板供电种类和供电能力不足、通信接口系统集成速率低和大功耗电源、高速信号不可检测等问题,不仅可以保证协处理器的多电源域、大功耗、单独供电,还可以完成协处理器多个高速接口的系统集成和应用验证,并在保证电源完整性和信号完整性的前提下实现可测性设计,保证在全面验证协处理器设计功能的前提下,完成电源功耗和高速信号的可监测,为后续的设计提供验证依据。 | ||
搜索关键词: | 一种 处理器 应用 验证 | ||
【主权项】:
一种协处理器的应用验证板,其特征在于,包括大功率电源模块、电源管理芯片和FPGA,多个大功率电源模块或电源管理芯片为协处理器提供多路单独滤波的电源;大功率电源模块通过串联大电流片式磁珠的方式对不同电源域进行隔离后分别为协处理器及相应存储器芯片供电,多片存储器的供电单独隔离开;应用验证板采取+5V电输入、FPGA先上电、由FPGA控制1.2V先上电、其余电源后上电的方式,并在1.2V电与2.5V电之间接肖特基二极管。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710543072.4/,转载请声明来源钻瓜专利网。
- 上一篇:终端控制方法、存储设备、终端控制装置及系统
- 下一篇:一种ICT测试控制系统