[发明专利]用于实现至少两类函数的处理器有效

专利信息
申请号: 201710327118.9 申请日: 2017-05-10
公开(公告)号: CN107357551B 公开(公告)日: 2021-01-26
发明(设计)人: 张国飙 申请(专利权)人: 成都海存艾匹科技有限公司
主分类号: G06F7/544 分类号: G06F7/544
代理公司: 暂无信息 代理人: 暂无信息
地址: 610041 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种用于实现至少两类函数的处理器。在第一实施例中,该处理器含有一固定查找表电路(LTC)和一可写LTC。其中,固定LTC实现常用函数,可写LTC实现非常用函数。在第二实施例中,该处理器含有一二维LTC和一三维LTC。其中,二维LTC实现高速函数,三维LTC实现非高速函数。
搜索关键词: 用于 实现 至少 函数 处理器
【主权项】:
一种用于实现至少两类函数的处理器(300),其特征在于包括:一固定查找表电路(LTC)(170A),该固定LTC (170A) 含有一印录存储阵列并存储与一第一函数相关的第一查找表(LUT),该第一LUT是在该处理器(300)生产过程中写入的;一可写LTC (170B),该可写LTC (170B) 含有一可写存储阵列并存储与一第二函数相关的第二LUT,该第二LUT是在该处理器(300)出厂后写入的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都海存艾匹科技有限公司,未经成都海存艾匹科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201710327118.9/,转载请声明来源钻瓜专利网。

同类专利
  • 一种数据处理方法、装置、设备及存储介质-202210369372.6
  • 孙炜;祝叶华 - 哲库科技(北京)有限公司
  • 2022-04-08 - 2023-10-24 - G06F7/544
  • 本申请公开一种数据处理方法、装置、设备及存储介质,该方法包括:获取按照第一维度排布的第一张量数据;将第一张量数据输入到卷积处理单元阵列中进行卷积运算,使得对第一张量数据的第一维度排布进行重新排布,得到按照第二维度排布的第二张量数据;第一维度的通道数与第二维度的通道数不相同。如此,通过卷积处理单元阵列对任意通道数的第一张量数据进行卷积运算,即对任意通道数的第一张量数据进行重组(即重新排布),完成对第一张量数据的维度变换,如实现space2depth算子功能。随着通道数量的改变,本申请这种方案无需增加或者删除硬件电路和缓存器,通过复用卷积处理单元阵列进行卷积运算即可,提高space2depth算子功能实现的灵活性。
  • 相位升采样方法及装置、计算机可读存储介质-202011021933.0
  • 栾亦夫;李开;罗丽云 - 锐迪科创微电子(北京)有限公司
  • 2020-09-25 - 2023-10-24 - G06F7/544
  • 一种相位升采样方法及装置、计算机可读存储介质,所述方法包括:计算当前采样点的相位值与前一采样点的相位值之间的第一差值;当所述第一差值大于预设第一门限值时,确定第一多项式模型及第一多项式系数;根据所述第一多项式模型及所述第一多项式系数构建第一多项式,采用所述第一多项式计算所述当前采样点与所述前一采样点之间的升采样点的相位值。上述方案能够降低对相位信号进行升采样时存在的信号失真,减少发射功率谱带外杂散,提升发射信号质量。
  • 定焦双目相机自标定方法及系统-202010713282.5
  • 王磊;李嘉茂;朱冬晨;杨冬冬;张晓林 - 中国科学院上海微系统与信息技术研究所
  • 2020-07-22 - 2023-10-20 - G06F7/544
  • 本发明提供一种定焦双目相机自标定方法及系统,包括:1)获取左右原始图像;2)校正左右原始图像;3)从左右校正图像中提取特征点并匹配;4)统计左右图像纵坐标偏差的平均值,若大于第一阈值则修正估计第一参数组,校准后再次比较,反复迭代修正,直至小于第一阈值;5)找到静态物体;6)处于移动状态时,追踪静态物体的视差及车轮运动信息;7)得到车轮运动距离与静态物体的三维距离变化值的距离偏差,若大于第二阈值则修正估计第二参数组,重新计算,反复迭代校正,直至小于第二阈值,完成自标定。本发明利用实时图像追踪和车体运动信息,对外参进行优化标定,完成图像校正工作,为车体提供准确的三维识别数据。
  • 双目相机自标定方法及系统-202010711704.5
  • 王磊;李嘉茂;朱冬晨;刘衍青;张晓林 - 中国科学院上海微系统与信息技术研究所
  • 2020-07-22 - 2023-10-20 - G06F7/544
  • 本发明提供一种双目相机自标定方法及系统,包括:1)获取左右原始图像;2)校正左右原始图像;3)从左右校正图像中提取特征点并匹配;4)统计左右图像纵坐标偏差的平均值,若大于对应阈值则修正估计第一参数组,反复迭代修正,直至小于对应阈值;5)找到静态物体;6)处于移动状态时,追踪静态物体的视差及车轮运动信息;7)得到车轮运动距离与静态物体的三维距离变化值的距离偏差,若大于对应阈值则修正估计第二参数组,反复迭代校正,直至小于对应阈值,完成自标定。本发明利用实时图像追踪和车体运动信息,对内外参进行优化标定,完成图像校正工作,为车体提供准确的三维识别数据。
  • 支持多输入多格式的低精度乘加运算器-202310920653.0
  • 请求不公布姓名 - 深存科技(无锡)有限公司
  • 2023-07-26 - 2023-10-10 - G06F7/544
  • 本申请公开支持多输入多格式的低精度乘加运算器,涉及芯片领域,包括若干组并列设计的乘加运算单元和加法树,乘加运算单元输入两组8比特位的运算数据,将运算结果输入到加法树中逐级求和运算,输出结果数据;乘加运算单元包括乘法器组、指数运算电路、数据重组电路、加法器电路以及数据归一化电路,实现浮点数和整数数据根据位宽拆分成尾数乘法和整数乘法进行分段乘积,然后对分段乘积结果进行数据重组和拼接求和输出归一化数据,实现减少电路资源,减少延迟并且统一数据通路;并行乘加运算单元之间通过加法树实现多输入多格式运算数据的并行乘加运算和求和输出,提高电路兼容性和电路运行效率。
  • 支持深度学习指令的多精度乘加单元及其应用方法-202310713032.5
  • 黄立波;谭弘兵;王永文;郭辉;郑重;雷国庆;王俊辉;郭维;邓全;隋兵才;孙彩霞;常俊胜;沈俊忠 - 中国人民解放军国防科技大学
  • 2023-06-15 - 2023-09-29 - G06F7/544
  • 本发明公开了一种支持深度学习指令的多精度乘加单元及其应用方法,本发明的多精度乘加单元包括两条路径:定点点积路径包括第一数据预处理模块、多精度乘法编码模块、多级压缩树模块、加法模块和第一输出处理模块;单精度浮点加法路径包括第二数据预处理模块、指数差值模块、对阶移位模块、加法合并模块、前导零计算模块、规格化移位模块、尾数舍入模块、指数调整模块以及第二输出处理模块。本发明旨在满足主流的深度学习指令对各类低精度数据格式的需求,以及单指令多数据流的并行计算要求,包括支持点积运算和并行乘加计算,能够同时定点计算指令和浮点加法指令,加速深度学习推理算法的执行,以充分发挥计算性能。
  • 一种面向椭圆曲线加密算法的标量乘电路-202311091415.X
  • 请求不公布姓名 - 无锡沐创集成电路设计有限公司
  • 2023-08-29 - 2023-09-29 - G06F7/544
  • 本申请公开了一种面向椭圆曲线加密算法的标量乘电路,涉及数字信息传输领域,该标量乘电路优化了标量乘控制器的时序调度过程,将传统的点加和倍点的计算过程拆分开并重新设计标量乘调度方案,使得只需使用两个乘加单元、一个模逆单元结合若干个寄存器即可完成标量乘的运算,通过优化标量乘调度方案使得该标量乘电路在具有较小的电路面积的同时高效的计算性能。该标量乘电路可以支持任意域长,任意不可约多项式和曲线参数的标量乘运算,具有较高的通用性和灵活性,可以保持高性能的需求。
  • 一种基于随机计算的增函数实现装置-202010322059.8
  • 王瑶;邱禹欧;秦子迪;董虹希;郑沐晗;王宇宣 - 南京惟心光电系统有限公司
  • 2020-04-22 - 2023-09-26 - G06F7/544
  • 本发明公开了一种基于随机计算的增函数实现装置。该装置包括截位单元、部分值λ生成单元、部分值#imgabs0#生成单元、随机序列发生单元、逻辑计算单元和计数器,其中,截位单元用于把输入数据拆分为表示分段序号的数据和表示段内位置的剩余有效数据d两部分;部分值λ生成单元用于生成目标函数值的一个部分值λ;部分值#imgabs1#生成单元用于生成目标函数值的另一个部分值#imgabs2#随机序列发生单元用于将目标函数的三个部分值λ、#imgabs3#和d转换为随机序列;逻辑计算单元用于完成随机序列的乘法等基本运算;计数器用于将统计逻辑计算单元产生的随机序列转换为计算结果的二进制表示。相较于已有的增函数实现装置,本发明不仅硬件资源消耗少且计算精度更高。
  • 一种利用AI加速器实现环上多项式乘法计算加速的方法和装置-202010498697.5
  • 郑昉昱;万立鹏;林璟锵 - 中国科学院信息工程研究所
  • 2020-06-04 - 2023-09-26 - G06F7/544
  • 本发明公开了一种利用AI加速器实现环上多项式乘法计算加速的方法和装置。本方法为:1)将维度为n的被乘数向量s变换为维度为2n的向量s*;2)将被乘数向量a、新的乘数向量s*、以及累加向量e转换成AI加速器所需要的格式;3)对多组向量a、e进行合并拼接,对向量s*进行移位填充扩展,分别得到16×n的矩阵A、E,16×2n的矩阵S;4)对矩阵划分、加载到特定格式,并进行迭代计算求和,得到16×n矩阵B;然后将矩阵B按行逆序,所得的每一个行向量即为一组(a,e)与同一s的计算结果。本发明利用了AI加速器高性能的特定,增加了吞吐量,提升了计算速度。
  • 具有一组线程束的高效矩阵乘法和加法-202211152129.5
  • J·肖凯特;M·帕特尔;M·特尔里克;R·克拉辛斯基 - 辉达公司
  • 2022-09-21 - 2023-09-19 - G06F7/544
  • 本公开涉及具有一组线程束的高效矩阵乘法和加法。本说明书描述了在图形处理单元(GPU)和其他处理器中实现矩阵乘法和加法(MMA)运算的技术。该实施方式通过使每个线程能够共享其相应的寄存器文件以供与该组线程束中的其他线程相关联的数据路径访问,为多个线程束的线程提供在生成结果矩阵中的协作。状态机电路控制在异步计算单元上执行的线程束之间的MMA执行。一组MMA(GMMA)指令提供要作为参数提供的描述符,其中该描述符可以包括关于要加载到共享存储器和/或数据路径中的输入数据的大小和格式的信息。
  • 执行矩阵值指示-202280008581.6
  • 辛哉昱;B·K·Y·阿图库里;E·H·格尼什;J·文卡塔斯 - 辉达公司
  • 2022-05-12 - 2023-09-19 - G06F7/544
  • 用于执行操作以指示一个或更多个数据矩阵内的一个或更多个非零值;执行API以压缩一个或更多个数据矩阵;对两个或更多个数据矩阵执行矩阵乘法累加(MMA)运算,其中所述两个或更多个矩阵中的至少一个矩阵包含压缩数据;和/或执行API以解压缩一个或更多个数据矩阵的装置、系统和技术。在至少一个实施例中,一个或更多个电路被配置为接收和编译一个或更多个指令以执行用于稀疏矩阵乘法的计算操作。
  • 脉动阵列中的乘法器和加法器-202280009769.2
  • 尹度铉;佴立峰 - 谷歌有限责任公司
  • 2022-06-30 - 2023-09-15 - G06F7/544
  • 本文描述的主题提供了用于设计和使用乘法和累加(MAC)单元以通过(诸如在深度神经网络(DNN)加速器中使用的那些)脉动阵列来执行矩阵乘法的系统和技术。这些MAC单元可以利用在脉动阵列内执行矩阵乘法的特定方式。例如,当矩阵A与矩阵B相乘时,矩阵A的标量值a被重复使用多次,矩阵B的标量值b可以被流传输到脉动阵列中并且被转发到脉动阵列中的一系列MAC单元,并且仅针对矩阵乘法计算的点积的最终值而不是中间值可以是正确的。本文描述了被特别化以利用这些观察的MAC单元硬件。
  • 随机矩阵向量乘加运算系统及其运算方法-202310477985.6
  • 蔡一茂;秦雅博;王宗巍 - 北京大学
  • 2023-04-28 - 2023-09-08 - G06F7/544
  • 本发明提供一种随机矩阵向量乘加运算系统及其运算方法,其中的运算系统包括输入比特流生成单元、权重比特流生成单元以及存储器阵列,输入比特流生成单元用于根据预设输入向量生成相应的输入随机比特流的脉冲序列,权重比特流生成单元用于根据预设权重矩阵生成相应的权重随机比特流的脉冲序列;输入随机比特流的脉冲序列和权重随机比特流的脉冲序列分别施加在存储器阵列的字线和位线;存储器阵列的各存储器件处的输入随机比特流与权重随机比特流的乘加结果存于对应的存储器件的电导值中。本发明提供的随机矩阵向量乘加运算系统及其运算方法能够解决随机计算中传统的乘加计算单元运算速度慢、并行程度低且硬件开销大的问题。
  • 存内矩阵向量乘加运算系统及其运算方法-202310477982.2
  • 王宗巍;秦雅博;蔡一茂;黄如 - 北京大学
  • 2023-04-28 - 2023-09-08 - G06F7/544
  • 本发明提供一种存内矩阵向量乘加运算系统及其运算方法,其中的运算系统包括半导体器件阵列、输入脉冲产生单元以及输出提取单元;半导体器件阵列中的各列半导体器件的阻变模式由预设权重值确定;输入脉冲产生单元用于根据预设输入向量中的各输入值产生不同幅值或脉宽的输入脉冲,并将各输入脉冲依次并行写入半导体器件阵列中的对应列的半导体器件中;输出提取单元用于依次提取半导体器件阵列的各列的输出比特流加和,以得到输出向量的各输出值。本发明能够解决随机计算中传统的乘加计算单元运算速度慢,而使用共享FSM和计数器实现并行MAC硬件又存在硬件开销大,导致电路功耗、延迟增大的问题。
  • 一种流水线结构的浮点融合乘加装置、方法及处理器-202310721698.5
  • 马思杰;冯春阳;李坤;刘刚 - 合芯科技有限公司;北京市合芯数字科技有限公司
  • 2023-06-16 - 2023-08-25 - G06F7/544
  • 本发明涉及数字信号处理技术领域,尤其涉及一种流水线结构的浮点融合乘加装置、方法及处理器,包括用于对乘法操作数的尾数进行编码的第一级流水段;用于对乘数尾数部分积进行两级压缩的第二流水段;包括并行的双路加法处理模块、前导零预测模块、前导零预测并行纠错模块和特殊前导零预测纠错模块的第三级流水段;用于实现规格化左移、非规格化左移移位器和右移移位的第四级流水段;用于对符号位、指数和舍入尾数并行进行不同精度数的选择,以得到浮点结果的第五级流水段。本发明通过五级流水段实现浮点融合乘加,不仅能够减少了整个结构的关键路径长度,而且可以使流水线划分均匀,避免了时序的浪费,实现了高性能计算。
  • 用于产生积项和的装置及其操作方法-201810577340.9
  • 林昱佑;李峰旻 - 旺宏电子股份有限公司
  • 2018-06-06 - 2023-08-22 - G06F7/544
  • 一种用于产生积项和的装置,包括可变电阻单元的一阵列、m个输入驱动器、n个行驱动器、以及电压感测电路。阵列中的各个可变电阻单元包括并联连接的一晶体管以及一可编程电阻器,阵列包括n个单元行,n个单元行包括串联连接的单元串以及m个单元列。m个输入驱动器耦接m个单元列中的对应单元列,m个输入驱动器选择性地施加输入Xm至m个单元列。n个行驱动器将电流In施加到n个单元行中的对应单元行。电压感测电路操作地耦接至n个单元行。
  • 一种可配置的乘法累加运算的存内计算电路-202310652122.8
  • 杨越;燕博南;范安骏逸 - 北京苹芯科技有限公司
  • 2023-06-05 - 2023-08-18 - G06F7/544
  • 本发明涉及存内计算电路领域,尤其涉及一种可配置的乘法累加运算的存内计算电路,包括PIM Array A和PIM Array B,所述PIM Array A包括加法树一,所述PIM Array B包括移位寄存器和加法树二,所述移位寄存器和加法树二之间可相互切换配置,所述PIM Array A和PIM Array B之间具有整型PIM MAC计算电路模式和浮点PIM MAC计算电路模式两种计算状态,所述整型PIM MAC计算电路模式和浮点PIM MAC计算电路模式之间能够相互切换,本发明既可利用于存内计算的外围电路提高计算能力的可扩展性,实现高精度运算,也可以实现传统存内计算加速,减少因电路结构带来的冗余数据传输,一定程度上能降低计算功耗、增加数据吞吐量。
  • 一种通用的存内矩阵-张量处理器及其操作方法-202310594138.8
  • 李祎;周志威;李健聪;贾涵;缪向水 - 华中科技大学
  • 2023-05-24 - 2023-08-15 - G06F7/544
  • 本发明提供了一种通用的存内矩阵‑张量处理器及其操作方法,属于微电子器件及电路领域,处理器具体为:全局缓冲区存储输入矢量及输出矢量;存储矩阵处理单元将存储矩阵各运算数据转换为混合进制数据;将各混合进制数据按位进行整合,按照高低位顺序存储在存储器阵列;输入拆分单元将输入矢量中的各运算数据转换为混合进制数据;将各混合进制数据按位整合,按照高低位顺序输入到存储器阵列中;存储器阵列将经过转换整合的输入矢量与存储矩阵进行乘法运算;输出缓冲区存储存储器阵列输出的乘法运算结果;移位累加单元将乘法运算结果进行移位和累加操作。本发明解决了现有存内计算单元无法针对不同的应用实现精度可调计算的技术问题。
  • 一种基于伯斯乘法的多比特有符号全数字存内计算装置-202310407340.5
  • 乔树山;曹景楠;游恒;尚德龙;周玉梅 - 中科南京智能技术研究院
  • 2023-04-17 - 2023-08-04 - G06F7/544
  • 本发明公开了一种基于伯斯乘法的多比特有符号全数字存内计算装置,包括:从上到下排布的四个基本SRAM单元,用于存储权重;伯斯乘法器包括两个伯斯乘法结构,分别为第一伯斯乘法结构和第二伯斯乘法结构;加法器结构,分别连接第一伯斯乘法结构和第二伯斯乘法结构,通过伯斯乘法器和加法器结构结合处理一个4bit有符号权重和一个4bit有符号输入激励的乘法过程,运算后得到一个7bit的有符号乘法结果,并以补码的形式作为输出结果,可以在一个时钟周期内就计算出两个4bit有符号数的乘法结果,能够显著提升运算效率。
  • 用于具有工作负载平衡的激活稀疏性的卷积的方法和系统-202180075198.8
  • 肖志斌;严恩勖;芦勇;王维 - 墨芯国际有限公司
  • 2021-11-05 - 2023-08-04 - G06F7/544
  • 描述用于具有工作负载平衡的激活稀疏性的卷积的方法、系统以及设备,所述设备包含在计算机存储媒体上编码的计算机程序。示例性方法包括:将卷积层处的输入张量和权重张量分配到多个处理器中以基于所述输入张量和所述权重张量并行地执行乘积累加(MAC)运算;基于所述MAC运算的结果获得多个输出值;基于所述多个输出值构建输出值的一或多个库;对于所述库中的每一个,对所述库中的所述一或多个输出值执行top‑K排序以获得K个输出值;通过将所述每一库中除所述所获得的K个输出值以外的所述一或多个输出值设置为零来修剪所述库中的每一个;以及基于所述所修剪的库构建所述卷积层的输出张量。
  • 电路、乘加器和电路优化方法-202111676335.1
  • 倪磊滨;吴志航;吴威;马松 - 华为技术有限公司
  • 2021-12-31 - 2023-07-11 - G06F7/544
  • 本申请公开了一种电路、乘加器和电路优化方法,涉及电子设备领域,用于实现乘加器的功耗与精度的平衡。该电路包括数字加法电路和模拟加法电路;数字加法电路,用于将多组部分积中属于第一比特位范围的比特位按位进行数字累加,多组部分积为多个第一数值与多个第二数值分别相乘得到,第一比特位范围指一个第一数值和一个第二数值的乘积值的S个比特位,S为正整数,乘积值为一组部分积进行移位后按比特位累加得到;模拟加法电路,用于将多组部分积中属于第二比特位范围的各比特位的数值对应的模拟量按位进行模拟累加,第二比特位范围指乘积值的与第一比特位范围不重合的T个比特位,T为正整数,S+T小于或等于乘积值的位数。
  • 数据处理电路及故障减轻方法-202111571037.6
  • 刘恕民;吴凯强;唐文力 - 台湾发展软体科技股份有限公司
  • 2021-12-21 - 2023-07-04 - G06F7/544
  • 本发明实施例提供一种数据处理电路及故障减轻方法,其适用于具有故障位的存储器,且存储器用于存储图像相关的数据、对图像进行特征撷取的乘积累加运算所用的权重及/或激励运算所用的数值。将序列资料写入存储器。序列数据的位数等于存储器的某一序列区块中用于存储数据的位数。自存储器存取序列数据,其包括忽略对存储器中故障位上的存取。对序列数据中对应于故障位的位上的数值使用存储器中未故障位上的数值取代,以形成新序列资料。新序列数据用于乘积累加运算。藉此,可对故障存储器改进图像辨识的准确度。
  • 具有减少1求补延迟的浮点融合乘加-202211709536.1
  • G·J·莱斯 - 德州仪器公司
  • 2022-12-29 - 2023-07-04 - G06F7/544
  • 本申请案的实施例涉及具有减少1求补延迟的浮点融合乘加。一种方法(500)包含接收对应于加法器的输入的第一部分的进位‑和值(502)及接收对应于所述加法器的输入的不与所述第一部分重叠的第二部分的第二值(504)。方法包含提供所述进位‑和值的进位与和值的中间和,其产生进位输出(Cout)(506)。方法包含:确定递增第二值的符号及非递增第二值的符号(510);响应于递增结果的符号而对所述递增结果求补或使所述递增结果通过作为第一输出(512);响应于非递增结果的符号而对所述非递增结果求补或使所述非递增结果通过作为第二输出(514)。
  • 高精度锚定隐式处理-202180071446.1
  • N·伯吉斯;C·N·海因兹;D·R·卢茨;P·O·费雷拉 - ARM有限公司
  • 2021-10-21 - 2023-06-30 - G06F7/544
  • 本公开涉及一种包括处理电路和存储设备的装置。该处理电路被配置为响应于一个或多个指令来执行一个或多个处理操作以生成锚定数据元素。该存储设备被配置为存储该锚定数据元素。该锚定数据元素的格式包括识别项、重叠项和数据项。该数据项被配置为保持该锚定数据元素的数据值。该识别项指示针对该数据值或一个或多个特殊值的锚定值。
  • 一种实时的多端口并行读写近存处理器-202211315708.7
  • 杨镒铭;李潇然;吕世东;王乾;袁易扬;张锋;王兴华 - 北京理工大学
  • 2022-10-26 - 2023-06-27 - G06F7/544
  • 本发明属于集成电路设计技术领域,涉及一种实时的多端口并行读写近存处理器。所述近存处理器,采用多核共享存储近存设计、自定义原子级指令架构及定制实时变精度乘加器,包括与共享存储器相连的多个近存计算核;所述近存计算核中又有指令存储空间,控制端口输入原子级指令,每个近存计算核中计算模块又包含实时变精度乘加器,所述乘加器采用迭代结构。所述处理器能随时刷新数据缓存器中数据并实时读写共享存储器中数据;通过控制计算模块组成各种丰富算子,以支持除乘加计算以外的神经网络运算;将不同位宽的部分积结果通过加法器组合,能自适应于不同位宽且完成多种精度向量内积,在高主频下依然能单拍内完成乘加运算,从而提供极高的实时性。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top