[发明专利]多计算核中的灵活着色器导出设计在审
申请号: | 201710297286.8 | 申请日: | 2017-04-28 |
公开(公告)号: | CN108804219A | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | 朱韵鹏;吉姆歇德·米尔扎 | 申请(专利权)人: | 超威半导体公司;ATI科技无限责任公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06T1/20 |
代理公司: | 上海胜康律师事务所 31263 | 代理人: | 樊英如;邱晓敏 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及多计算核中的灵活着色器导出设计。公开了用于产生灵活寻址的存储器请求的系统、装置和方法。在一实施方式中,系统包括处理器、控制单元和存储器子系统。处理器在多个计算单元上启动多个线程,其中每个线程在不指定目标存储器地址的情况下生成存储器请求。在多个计算单元上执行的线程向控制单元传送多个存储器请求。控制单元针对多个接收到的存储器请求生成目标存储器地址。在一实施方式中,存储器请求是写请求,并且控制单元将来自多个线程的写请求交织到存储在存储器中的单个输出缓冲器。控制单元可以位于高速缓存中、在存储器控制器中或在系统内的另一位置。 | ||
搜索关键词: | 存储器请求 线程 目标存储器地址 计算单元 写请求 着色器 处理器 导出 灵活 存储器控制器 存储器子系统 输出缓冲器 存储器 高速缓存 寻址 传送 存储 | ||
【主权项】:
1.一种系统,其包括:包括多个计算单元的处理器;控制单元;和存储器子系统;其中所述处理器被配置为:在所述多个计算单元上启动多个线程,其中每个线程在不指定目标存储器地址的情况下生成存储器请求;将多个存储器请求传送到所述控制单元;其中所述控制单元被配置为:接收不指定目标存储器地址的所述多个存储器请求;以及针对所述多个存储器请求生成目标存储器地址,其中所述目标存储器地址涉及所述存储器子系统中的位置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超威半导体公司;ATI科技无限责任公司,未经超威半导体公司;ATI科技无限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710297286.8/,转载请声明来源钻瓜专利网。
- 上一篇:硬盘的分配方法及系统
- 下一篇:一种基于并行计算的卫星任务规划算法研究的方法