[发明专利]一种高速动态比较器失调电压校准电路有效
申请号: | 201611024728.3 | 申请日: | 2016-11-16 |
公开(公告)号: | CN106533443B | 公开(公告)日: | 2019-01-22 |
发明(设计)人: | 唐鹤;陈正;何生生;彭传伟;车来晟 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03M1/10 | 分类号: | H03M1/10;H03M1/12;H03M1/46 |
代理公司: | 成都点睛专利代理事务所(普通合伙) 51232 | 代理人: | 葛启函 |
地址: | 611731 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于模拟集成电路技术领域,具体涉及一种高速动态比较器失调电压校准电路。该电路包括:脉冲调制器、数模转换器、比较器、寄存器逻辑单元以及失调电压校准电路,电路采用上级板采样,比较器输入端连接数模转换器输出端或共模电平,失调电压校准电路的输出端连接数模转换器的输入端。本发明的比较器失调电压是通过校准电路及数模转换器来补偿的。本发明为数字校准,硬件要求低、可靠性高、功耗低、校准精确。 | ||
搜索关键词: | 一种 高速 动态 比较 失调 电压 校准 电路 | ||
【主权项】:
1.一种高速动态比较器失调电压校准电路,其特征在于,包括比较器、脉冲调制器、数模转换器、寄存器逻辑单元、采样保持电路、异步时钟及寄存器和失调电压校准电路;其中:所述比较器的输入端与数模转换器的输出端连接,比较器的输入时钟与异步时钟及寄存器的输出时钟连接;所述脉冲调制器的输入端接外部输入时钟,用于调整校准模式和数据转换模式的时钟;所述数模转换器的时钟输入端接脉冲调制器的输出端,数模转换器的数据输入端接失调电压校准电路的输出端和采样保持电路的输出端,数模转换器在校准模式下用于储存比较器的失调电压;在数据转换模式下用于数据转换;所述寄存器逻辑单元的时钟输入端接脉冲调制器的输出端和异步时钟及寄存器的输出端,寄存器逻辑单元在校准模式下用于储存比较器的失调电压的失调码;在数据转换模式下用于数据输出排序;所述失调电压校准电路的时钟输入端接脉冲调制器的输出端,失调电压校准电路的数据输入端接寄存器逻辑单元的输出端,失调电压校准电路用于计算失调电压并控制数模转换器的开关。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611024728.3/,转载请声明来源钻瓜专利网。