[发明专利]一种基于FPGA的AIS基带信号处理系统及方法在审

专利信息
申请号: 201610938570.4 申请日: 2016-10-25
公开(公告)号: CN106506116A 公开(公告)日: 2017-03-15
发明(设计)人: 文必洋;赵久瑞;王思捷;田震 申请(专利权)人: 武汉大学
主分类号: H04L1/00 分类号: H04L1/00;G01S19/37
代理公司: 武汉科皓知识产权代理事务所(特殊普通合伙)42222 代理人: 魏波
地址: 430072 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的AIS基带信号处理系统及方法,系统包含CORDIC相位计算模块、频率计算模块、判决整形模块、位同步模块、HDLC解包模块。CORDIC相位计算模块与频率计算模块、判决整形模块、位同步模块、HDLC解包模块,各模块依次连接;HDLC解包模块包含有NRZI解码子模块、帧头检测子模块、去除插补零子模块、CRC校验子模块、字节反转子模块,各子模块依次连接。本发明基于FPGA的AIS基带信号处理方法可以同时完成AIS信号的解调和解码,在解调时利用CORDIC相位计算简化了鉴频方法,减少了FPGA资源的占用,结构清晰简单,可灵活的实现任意HDLC协议,特别适用于全数字的AIS接收机当中。
搜索关键词: 一种 基于 fpga ais 基带 信号 处理 系统 方法
【主权项】:
一种基于FPGA的AIS基带信号处理系统,其特征在于:包括CORDIC相位计算模块、频率计算模块、判决整形模块、位同步模块、HDLC解包模块;所述CORDIC相位计算模块与频率计算模块、判决整形模块、位同步模块、HDLC解包模块依次串联连接;所述HDLC解包模块包括NRZI解码子模块、帧头检测子模块、去除插补零子模块、CRC校验子模块,字节反转子模块,所述NRZI解码子模块、帧头检测子模块、去除插补零子模块、CRC校验子模块,字节反转子模块依次串联连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610938570.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top