[发明专利]一种开关电容式数模转换器有效

专利信息
申请号: 201610516576.2 申请日: 2016-07-04
公开(公告)号: CN106452444B 公开(公告)日: 2021-08-10
发明(设计)人: 朱昊;罗小牛 申请(专利权)人: 晶晨半导体(上海)股份有限公司
主分类号: H03M1/66 分类号: H03M1/66
代理公司: 上海申新律师事务所 31272 代理人: 董科
地址: 201203 上海市浦东新区张江*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种数模转换器,尤其涉及一种用于将数字输入码转换为模拟信号的开关电容式数模转换器(DAC),包括一个开关电容阵列以及一个具有第一端和第二端的重置开关。所述数字输入码被输入至所述开关电容阵列,所述开关电容阵列连接至一个求和节点;所述第一端被连接至所述求和节点且所述第二端被连接至一共模电压;所述重置开关在复数个采样周期后闭合;基于一求和电压,所述模拟信号被提供在所述求和节点处。
搜索关键词: 一种 开关 电容 数模转换器
【主权项】:
一种用于将一个数字输入码转换为一模拟信号的开关电容式数模转换器,其特征在于,包括:一个开关电容阵列,所述数字输入码被输入至所述开关电容阵列且所述开关电容阵列被连接至一个求和节点;以及一个具有第一端和第二端的重置开关,所述第一端连接至所述求和节点,且所述第二端连接至一共模电压;其中,在预定量的采样周期后闭合所述重置开关,以及基于一个求和电压,所述模拟信号被提供在所述求和节点处。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610516576.2/,转载请声明来源钻瓜专利网。

同类专利
  • 一种数字模拟转换器及数字功放子系统-201810889616.7
  • 杨志飞;张海军;姚炜;周佳宁;杜黎明 - 上海艾为电子技术股份有限公司
  • 2018-08-07 - 2023-10-27 - H03M1/66
  • 本申请公开了一种数字模拟转换器及数字功放子系统,该数字模拟转换器的第一开关、第二开关、第三开关和第四开关在开关过程中产生的时钟馈通效应和沟道电荷注入现象不会越过第一电流源和第二电流源加载在数字模拟转换器的输出信号中,从而避免了由于第一开关、第二开关、第三开关和第四开关在开关过程中产生的时钟馈通效应和沟道电荷注入现象对数字模拟转换器的输出信号的不良影响;进而使得第一开关、第二开关、第三开关和第四开关的尺寸不会受到限制,可以采用较大尺寸的开关管作为第一开关、第二开关、第三开关和第四开关,解决了由于第一开关、第二开关、第三开关和第四开关消耗过多的电压降而使得第一电流源和第二电流源工作在线性区的问题。
  • 用于逐次逼近型模数转换器的DAC线性度及能效增强方法-202310692572.X
  • 沈易;马彦明;李昂扬;刘术彬;丁瑞雪;朱樟明 - 西安电子科技大学重庆集成电路创新研究院
  • 2023-06-12 - 2023-10-24 - H03M1/66
  • 本发明公开了一种用于逐次逼近型模数转换器的DAC线性度及能效增强方法,包括:基于数据权重平均算法将高精度逐次逼近型模数转换器的DAC高H位电容拆分成2H‑1个容值相等的电容单元;利用辅助ADC采集输入信号,并进行H位粗量化处理,得到高H位量化数字码;基于高H位量化数字码对电容单元进行重分配,并根据分配结果对电容单元进行开关切换。该方法对DAC高H位电容进行了拆分,利用DWA技术减少了电容失配对DAC的影响,提高了DAC的线性度;同时对拆分后的电容单元进行重新分配,优化了电容单元开关切换,减少了所需切换的电容单元数量,节省了开关能量,在提高DAC线性度的基础上进一步增强了能效,降低了功耗。
  • D/R转换器并行二进制角度码-两路正交信号转换装置-201710967495.9
  • 周晶;刘嘉杰;高群;余桂周;王子元;任远杰 - 中国电子科技集团公司第四十三研究所
  • 2017-10-17 - 2023-10-24 - H03M1/66
  • 本发明涉及一种D/R转换器并行二进制角度码‑两路正交信号转换装置,包括交流信号电压减小电路,模拟开关阵列选择电路,正、余弦函数发生器电路,功率放大器电路和16位并行二进制数输入电路。交流信号电压减小电路的输入端为外部的交流信号,运算放大器将交流电压进行减小;模拟开关阵列选择电路为模拟开关阵列芯片采用扇区折线技术,进行高6位数字控制的64扇区边界电压产生;正、余弦函数发生器电路采用扇区内角线性近似法,通过低10位数字控制的DAC得到两路精密正交信号;功率放大电路通过功率放大原理将正交信号分别进行功率放大并输出所需幅值的交流信号;16位并行二进制数输入电路进行外部给定的数字接收和高6位数字、低10位数字的反馈。
  • 一种低噪声可调输出电流数模转换电路-202321462703.7
  • 王博浩;黄小伟;夏晓亮 - 杭州芯耘光电科技有限公司
  • 2023-06-09 - 2023-10-24 - H03M1/66
  • 本申请提供一种低噪声可调输出电流数模转换电路,包括电源模块、ploy电流生成模块、电流源及R‑2R ploy电阻网络模块、压流转换模块、电流可调放大模块,电源模块为ploy电流生成模块提供基准电压,ploy电流生成模块生成ploy电流输入到电流源及R‑2R ploy电阻网络模块;电流源及R‑2R ploy电阻网络模块将ploy电流转换为电压输出到压流转换模块;压流转换模块隔离噪声,并将电流源及R‑2R ploy电阻网络模块输出电压转换为电流输出到电流可调放大模块;电流可调放大模块放大并输出电流。在‑40℃~100℃范围内,实现了高线性度的电流输出、连续变换的精准电流控制,且减小了版图面积。隔离了前端噪声,实现了低噪声、低功耗。三处可修调,扩大了可输出电流范围。
  • 数模转换器、电子设备、及数模转换方法-202310639747.0
  • 郑勋;李介民;李澳雨;许海稼;包冲;李壮;张东伟;梁学锋 - 北京国科环宇科技股份有限公司
  • 2023-05-31 - 2023-10-03 - H03M1/66
  • 本公开实施例涉及一种数模转换器、电子设备、及数模转换方法,其中,分级量化模块,分级量化模块包括N级候选量化子模块,候选量化子模块包括量化单元和开关单元;N级候选量化子模块中的M级有效量化子模块,用于逐级根据对应的数字信号进行分权重处理,并在第M级有效量化子模块完成分权重处理时,输出模拟信号;在分权重处理中,有效量化子模块中的开关单元,用于根据其对应的数字信号调整开关状态,有效量化子模块中的量化单元,用于将其对应的输入信号进行量化,从而有效量化子模块产生分权重值;模拟信号为M级有效量化子模块的分权重值的加和。根据本公开实施例有利于减小数模转换器的尺寸,且有利于降低数模转换器的功耗和生产成本。
  • 一种适用于示波器快速时基挡位的傅里叶插值方法-202310725703.X
  • 赵贻玖;张春勋;王厚军;杨苏松;梅思涛;许慧雅 - 电子科技大学
  • 2023-06-19 - 2023-09-22 - H03M1/66
  • 本发明公开了一种适用于示波器快速时基挡位的傅里叶插值方法,首先采用将采样数据流x(n)分为主路径和从路径,从路径延迟N/2个有效数据启动,将主/从路径插值结果误差较小部分即中间部分所对应的插值结果进行交替拼合而将其余数据点直接丢弃,减少非周期截断导致的频谱泄露所导致的数据误差。同时,本发明按插值倍数8*2k对高频部分进行补零处理,并对主/从路径的插值结果中间部分选取和拼接处理后的拼接结果进行滑动平均抽点,得到与示波器插值倍数L对应的插值结果yL(n),从而在实现ADC实时采样率Fs小于显示采样率Fx时的波形有效显示的同时,降低非2M IFFT变换长度以及非周期截断导致的频谱泄漏而引起数据误差。
  • 数字模拟转换器-201910779743.6
  • 尼森伊根 - 联发科技(新加坡)私人有限公司
  • 2019-08-22 - 2023-09-22 - H03M1/66
  • 本发明提供一种数字模拟转换器,包括:第一开关和第二开关;电流源,配置为基于第一信号并通过第一开关将电流推向第一输出节点或从所述第一输出节点提取电流,基于第二信号并通过第二开关将电流推向第二输出节点或从所述第二输出节点提取电流;和开关驱动器,配置为接收数据信号和时钟信号,所述开关驱动器包括第一锁存器、第二锁存器和正反馈电路,其中所述第二锁存器包括用于输出所述第一信号的第一节点和用于输出所述第二信号的第二节点;其中所述第一锁存器包括用于输出第三信号的第三节点和用于输出第四信号的第四节点,所述正反馈电路配置为连接在所述第三节点和所述第四节点之间。可解决导致存储器效应及引入失真的浮动节点问题,及改善了开关驱动器的数据独立性。
  • 一种频率电压转换电路-202320304307.5
  • 王燕关 - 廊坊德基机械科技有限公司
  • 2023-02-24 - 2023-09-19 - H03M1/66
  • 本申请提供一种频率电压转换电路,包括用于输入频率信号的频率信号输入端和用于输出电压信号的电压信号输出端;频率信号输入端和电压信号输出端之间依次连接有:低通滤波电路,低通滤波电路用于从频率信号中提取有效频率信号,并抑制高频噪声的干扰;同相运放电路,同相运放电路用于增大有效频率信号的功率;单稳态多谐振荡电路,单稳态多谐振荡电路用于将有效频率信号转换为电压信号;反向滤波电路,反向滤波电路用于滤除电压信号中的杂波。本申请能够将200‑2000hz的频率信号转换为0‑5V的电压信号并输出,在转换的过程中,能够滤除干扰信号和杂波、抑制高频噪声,使得输出的电压信号具有较高的稳定性。
  • 数字至模拟转换器-201910845743.1
  • 夏柏艾曼;米迦勒阿士伯恩;派翠克·库尼;阿达尔维托·坎托尼;约书亚·M·班福德 - 联发科技(新加坡)私人有限公司
  • 2019-09-02 - 2023-09-15 - H03M1/66
  • 本发明提供的DAC具有低失真,可用于高动态范围(HDR)、极高动态范围(EHDR)和其它的合适应用。一些实施例涉及一种DAC,该DAC被配置为经由强加路径和感测路径耦接至放大器。例如,DAC经由强加路径向放大器提供输出电流,以及,DAC经由感测路径感测放大器的输入电压。因此,可以减少或消除强加路径和/或感测路径中来自寄生阻抗的诸如谐波失真和/或增益偏移的失真。一些实施例涉及一种DAC,其包括参考电压产生器,被配置为补偿DAC的阻抗变化,诸如因半导体工艺变化造成的。因此,可以减少或消除因DAC的阻抗变化造成的DAC输出中的失真。
  • 一种标准模拟量输出信号转换电路-202320485083.2
  • 陈春华;娄满园;卢桂喜;刘增辉;朱杨杨;慕田峪;李雪锋 - 河南森尼瑞电气有限公司;许昌继保测控仪表有限公司
  • 2023-03-14 - 2023-09-12 - H03M1/66
  • 本实用新型涉及一种标准模拟量输出信号转换电路,包括PAC转换芯片以及调制电路,所述调制电路包括晶体管以及运算放大器;PWM信号接入PAC转换芯片的输入端,PAC转换芯片的输出端连接晶体管放大器Q1的基极,所述晶体管放大器Q1的射极经电阻R8、电阻R9连接转换电路的输出端IOUT+;晶体管放大器Q1的射极同时经电阻R4连接运算放大器的正极输入端,该正极输入端与转换电路的GGND输出端连接有电阻R7;前述电阻R8、电阻R9的连接节点通过电阻R5连接运算放大器的负极输入端,所述运算放大器的输出端连接PAC转换芯片的IOUT2端,所述运算放大器的负极输入端与输出端之间连接有反馈电阻R6。本实用新型输出的4‑20mA信号精度可以达到0.1%,能够满足绝大多数的工业应用场景。
  • 一种无约束张弛型数模转换器-202310444128.6
  • 朱勤华;马国军;李明泽;王璐;吴俊;仲重光;张龙 - 江阴捷芯电子科技有限公司
  • 2023-04-24 - 2023-08-29 - H03M1/66
  • 本发明公开了一种无约束张弛型数模转换器包括存储模块、电压编码获取模块、移位寄存器、三态缓冲器控制模块、三态缓冲器、一阶RC网络;其中存储模块用于存储电压编码集,电压编码集为2N‑1个电压编码构成的集合;电压编码获取模块用于根据数字输入Din获取期望的输出电压对应的电压编码,并传输至移位寄存器;移位寄存器在时钟信号CLK的控制下对存储的数据进行移位,并输出至三态缓冲器;三态缓冲器控制模块根据期望输出电压对应的电压编码长度和时钟信号CLK的周期T确定三态缓冲器高阻态使能信号的电平;一阶RC网络根据三态缓冲器输出电平进行充放电。该DAC的工作时钟周期可以为任意可实现的精确时钟频率,无需为无理数。
  • 电路模块以及数模转换器-201810947833.7
  • 刘菁 - 圣邦微电子(北京)股份有限公司
  • 2018-08-20 - 2023-08-25 - H03M1/66
  • 本申请公开了一种电路模块,包括:开关网络,所述开关网络包括多级开关管,每级所述开关管在导通阶段提供待传输电压,电压生成模块,用于根据参考电压提供多个第一电压,其中,所述多个开关管的衬底相互隔开,所述第一电压用于向所述开关管提供衬底电压。既保证了所有开关的正常导通,又不会使得开关的阈值电压太大,增大开关的导通电阻;同时也不会增大开关的面积和寄生电容,在开关切换过程中不会出现大的尖刺电压。本申请同时公开了一种数模转换器。
  • 数字模拟转换解码电路及其设备-202310564225.9
  • 请求不公布姓名 - 灵动微电子(苏州)有限公司
  • 2023-05-18 - 2023-08-11 - H03M1/66
  • 本申请涉及数模转换器领域,公开了一种数字模拟转换解码电路及其设备,可以减少解码器占用面积并减少串联开关带来的电阻和每个开关节点对地寄生电容效应。该数字模拟转换解码电路包括行解码器、列解码器、M*K个电阻、M*K个解码开关以及K个选通开关。电阻在参考电压输入端到地之间串联,在芯片版图上形成M行K列电阻矩阵,每两个电阻间外接一个解码开关,以及最后一个电阻与地之间外接一个解码开关,以形成与M行K列电阻矩阵对应的M行K列解码开关矩阵,每一列的解码开关并联连接到一个选通开关,K个选通开关并联到电压输出端。行解码器控制开关矩阵的第M行开关同时闭合或断开。列解码器控制选通开关的闭合或断开。
  • 一种8通道高速数模转换器-202310686470.7
  • 刘涛;徐宏林;吴俊杰;张浩 - 中国电子科技集团公司第十四研究所
  • 2023-06-12 - 2023-08-11 - H03M1/66
  • 一种8通道高速数模转换器,包括时钟分频及相位调整模块、一级编码模块、二级编码模块、电流源管、开关模块、时钟选择模块、输出模块;时钟信号CLK_P输入时钟分频及相位调整模块,产生12路时钟信号,其中8路四分频信号输入一级编码模块、4路二分频信号输入二级编码模块;8路数字信号输入一级编码模块,产生16路采样信号,输入二级编码模块,产生16路控制信号,输入电流单元,分别控制开关模块的16个场效应管的通断,时钟信号CLK_P及其反相信号时钟信号CLK_N分别控制时钟选择模块的8个场效应管的通断,经输出模块的4个场效应管产生模拟信号。
  • 一种基于电感拓频的缓冲器及其采样前端电路-202010010489.6
  • 刘马良;魏巍;朱樟明;杨银堂 - 西安电子科技大学
  • 2020-01-06 - 2023-08-08 - H03M1/66
  • 本发明公开了一种基于电感拓频的缓冲器及其采样前端电路,基于电感拓频的缓冲器包括匹配电路、偏置电路、源跟随电路和电感拓频电路,其中,匹配电路,用于对输入信号进行阻抗匹配处理得到匹配处理信号;偏置电路,连接匹配电路,用于为源跟随电路提供偏置电压,并将匹配处理信号输入至源跟随电路;源跟随电路,连接偏置电路,用于根据偏置电压对匹配处理信号进行信号跟随处理得到跟随处理信号;电感拓频电路,连接源跟随电路,用于对跟随处理信号进行信号补偿处理得到输出信号。本发明提供的基于电感拓频的缓冲器,拥有极高的采样精度、极高的线性度,尤其经电感拓频电路处理使得缓冲器拥有可以覆盖5G、6G频段的信号带宽。
  • 一种面向复杂应用的多元DA转换控制系统及控制方法-202010568548.1
  • 唐雷雷;和攀峰;赵海婷;哈云雪 - 西安微电子技术研究所
  • 2020-06-19 - 2023-08-08 - H03M1/66
  • 本发明公开了一种面向复杂应用的多元DA转换控制系统及控制方法,控制系统包括总线接口模块,所述总线接口模块上双向连接有2~4路控制单元,每一路控制单元配合总线接口模块控制一个DA转换器,所述控制单元包括与总线接口模块双向连接的寄存器控制模块,所述寄存器控制模块和多功能控制模块双向通讯连接,所述多功能控制模块和数据存储模块以及对应DA转换器的时序控制模块双向通讯连接;满足二至四种DA转换器的控制需求;可以同时控制多片不同类型DA转换器,用户的可选择性高;通过参数配置后,可以实现利用DA输出周期性的波形,包括正弦波和三角波,幅值和频率配置,支持方波波输出,幅值、频率和占空比可配置,可以满足多种应用需求。
  • 一种数字模拟转换器及数字功放子系统-201810888590.4
  • 杨志飞;张海军;姚炜;周佳宁;杜黎明 - 上海艾为电子技术股份有限公司
  • 2018-08-07 - 2023-08-01 - H03M1/66
  • 本发明提供了一种数字模拟转换器及数字功放子系统,该数字模拟转换器的第一开关、第二开关、第三开关和第四开关在开关过程中产生的时钟馈通效应和沟道电荷注入现象不会越过第一电流源和第二电流源加载在数字模拟转换器的输出信号中,避免了由于第一开关、第二开关、第三开关和第四开关在开关过程中产生的时钟馈通效应和沟道电荷注入现象对数字模拟转换器的输出信号的不良影响;进而使得第一开关、第二开关、第三开关和第四开关的尺寸不会受到限制,可以采用较大尺寸的开关管作为所述第一开关、第二开关、第三开关和第四开关,解决了由于第一开关、第二开关、第三开关和第四开关消耗过多的电压降而使得第一电流源和第二电流源工作在线性区的问题。
  • 电源传输装置及电源传输系统-202210034466.8
  • 杨昇帆;陈耀祖 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2022-01-13 - 2023-07-25 - H03M1/66
  • 一种电源传输装置及电源传输系统,电源传输装置包括基板、第一晶片、第一凸块、第二凸块及第一电容。第一晶片用以接收第一参考电压信号及第二参考电压信号。第一凸块位于基板及第一晶片之间,并用以从基板传输第一参考电压信号至第一晶片。第二凸块位于基板及第一晶片之间,并用以从基板传输第二参考电压信号至第一晶片。第一电容位于基板之上,且位于第一晶片之下,第一电容的第一端耦接至第一凸块,第一电容的第二端耦接至第二凸块。如此一来,参考电压信号的杂讯降低。
  • 一种电流舵DAC电路-201911012308.7
  • 张识博;尤勇;刘军 - 华润微集成电路(无锡)有限公司
  • 2019-10-23 - 2023-07-25 - H03M1/66
  • 本发明提供一电流舵DAC电路,包括逻辑控制电路,用于根据电压脉冲信号产生一N位二进制码并在RESET信号的控制下进行复位操作;二进制码DAC转换电路,连接于逻辑控制电路,用于根据参考电压产生基准电流并将基准电流按比例镜像至N条电流支路,通过N位二进制码控制N条电流支路的N个开关管以产生电压输出;同时通过开关信号控制调节支路的开关管以产生调节电压加至二进制码DAC转换电路的输出端;比较电路,连接于二进制码DAC转换电路和逻辑控制电路,用于根据输出电压和预设电压的比较结果产生RESET信号和开关信号。通过本发明解决了现有电流舵DAC电路因输出电压调节范围过窄导致LED灯亮度受限,达不到满载等问题。
  • 可配置DAC通道-202180073991.4
  • F·J·唐尼;C·S·比尔克;D·A·登普西;K·法贝 - 亚德诺半导体国际无限责任公司
  • 2021-10-29 - 2023-07-14 - H03M1/66
  • 本公开涉及一种具有至少第一通道和第二通道的集成电路。每个通道包括至少DAC。集成电路还包括在通道之间互连的多个电路元件。电路元件可以在短路状态和开路状态之间改变。通常情况下,每个通道将彼此独立运行,只使用其各自通道中的电路组件。然而,电路元件被布置为允许用户将第二通道的一部分与第一通道组合,以提高第一通道的功能和性能。特别地,可以选择电路元件的状态以将第二通道的组件与第一通道组合。例如,第二通道的组件(例如子级)可以与第一通道的相应组件(例如相应子级)并联连接。这可以减少可用通道的数量,因为第二通道不能再用作独立通道。然而,第一通道的性能得到了增强。电路元件的存在允许最终用户决定是否为了性能增强而牺牲通道计数。例如,用户可以向集成电路提供用户输入以选择通道如何互连。此外,集成电路不使用额外的冗余电路来改善第一通道,而是从第二通道中取出组件。这样,集成电路可以具有减小的尺寸。
  • 具有可配置输出级的DAC-202180074084.1
  • D·A·登普西;M·C·林奇;I·B·桑托斯;F·M·利米;F·J·唐尼 - 亚德诺半导体国际无限责任公司
  • 2021-10-29 - 2023-07-14 - H03M1/66
  • 本公开涉及用于DAC通道的可配置输出级。输出级接收来自DAC的模拟输出,并将信号输出到输出端子。输出级可在电压模式和电流模式之间配置。在电压模式中,输出级将模拟信号作为电压信号提供给输出端子。在电流模式中,输出级将模拟信号作为电流信号提供给输出信号。输出级可以接收用户输入以选择期望的模式。因此,集成电路可以用多个DAC通道来实现,每个DAC通道具有可配置的输出级。用户可以根据他们的个人要求,选择他们希望在电压输出模式中操作的通道数量,以及他们希望在电流输出模式中操作的通道数量。
  • 一种基于等电容阵列的CDAC-202110520005.7
  • 郭建平;陆颢瓒;李前 - 中山大学
  • 2021-05-13 - 2023-07-11 - H03M1/66
  • 本发明公开了一种基于等电容阵列的CDAC,包括采样开关、开关电容阵列和开关电阻阵列,所述采样开关与开关电容阵列连接,所述开关电容阵列与开关电阻阵列连接,所述开关电容阵列包括至少两条支路和至少一个第一类单刀单掷开关,所述支路上设有电容和单刀双掷开关,所述电容的上极板与单刀单掷开关连接,所述电容的下极板与单刀双掷开关的第一端,所述单刀双掷开关的第二端与开关电阻阵列连接,所述单刀双掷开关的第三端接地。通过使用本发明,能够在转换速度以及SARADC精度不变的情况下,减小电路的面积。本发明可广泛应用在集成电路技术领域。
  • 一种基于电感拓频的缓冲器及其采样前端电路-202010010470.1
  • 刘马良;魏巍;朱樟明;杨银堂 - 西安电子科技大学
  • 2020-01-06 - 2023-07-07 - H03M1/66
  • 本发明公开了一种基于电感拓频的缓冲器及其采样前端电路,基于电感拓频的缓冲器包括匹配电路、偏置电路、电感拓频源跟随电路,其中,所述匹配电路,用于对输入信号进行阻抗匹配处理得到匹配处理信号;所述偏置电路,连接所述匹配电路,用于为所述电感拓频源跟随电路提供偏置电压,并将所述匹配处理信号输入至所述电感拓频源跟随电路;所述电感拓频源跟随电路,连接所述偏置电路,用于根据所述偏置电压对所述匹配处理信号进行信号跟随、补偿处理得到输出信号。本发明提供的基于电感拓频的缓冲器,拥有极高的采样精度、极高的线性度、极高的摆幅,尤其经电感拓频源跟随电路处理使得缓冲器拥有可以覆盖5G、6G频段的信号带宽。
  • 一种兼容电压/电流输出的DAC-202310376809.3
  • 汪荔;王汉卿;刘银才 - 苏州领慧立芯科技有限公司
  • 2023-04-10 - 2023-07-04 - H03M1/66
  • 本发明公开一种兼容电压/电流输出的DAC,包括:N比特电阻DAC模块,用于输出模拟电压信号;第一放大器,正向输入端连接于所述N比特电阻DAC模块的输出端;电压输出模块,连接于所述第一放大器的反向输入端和所述第一放大器的第一输出端,并通过输出引脚输出驱动电压;电流输出模块,连接于所述第一放大器的反向输入端和所述第一放大器的第二输出端;所述电流输出模块将所述第一放大器的电压转化为电流,并通过所述输出引脚输出驱动电流;所述电压输出模块和所述电流输出模块均设有开关,通过控制各所述开关的开闭,控制所述输出引脚输出驱动电压或驱动电流。本发明的DAC只需要一个PIN即可输出电压或电流,节省了芯片引脚。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top