[发明专利]半导体处理有效

专利信息
申请号: 201510695614.0 申请日: 2010-03-11
公开(公告)号: CN105304814B 公开(公告)日: 2020-08-04
发明(设计)人: 尤金·P·马什;蒂莫西·A·奎克 申请(专利权)人: 美光科技公司
主分类号: H01L45/00 分类号: H01L45/00
代理公司: 北京律盟知识产权代理有限责任公司 11287 代理人: 路勇
地址: 美国爱*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 本文中描述用于半导体处理的装置、方法及系统。若干个半导体处理方法实施例可包含:在结构上形成硅层;形成穿过所述硅层且进入到所述结构中的开口;及在所述开口中选择性地形成电阻可变材料以使得所述电阻可变材料不形成于所述硅层上。
搜索关键词: 半导体 处理
【主权项】:
一种半导体处理方法,其包括:在结构(104)上形成硅层(106);形成穿过所述硅层(106)且进入到所述结构(104)中的开口(112);在所述开口(112)中选择性地形成电阻可变材料(122)以使得所述电阻可变材料(122)不与所述硅层(106)的任何部分形成接触;及在发生所述电阻可变材料(122)的形成的同一环境中,在所述电阻可变材料(122)及硅层(106)上原位形成帽盖(124)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201510695614.0/,转载请声明来源钻瓜专利网。

同类专利
  • 一种忆阻器及其制作方法、电器件-202211508570.2
  • 姬超;张璐 - 苏州浪潮智能科技有限公司
  • 2022-11-29 - 2022-12-30 - H01L45/00
  • 本申请涉及忆阻器领域,公开了一种忆阻器及其制作方法、电器件,包括:获得忆阻器预制结构体,所述忆阻器预制结构体包括3D钙钛矿薄膜;在所述3D钙钛矿薄膜的表面制作2D钙钛矿薄膜,所述2D钙钛矿薄膜与所述3D钙钛矿薄膜形成钙钛矿异质结薄膜,得到忆阻器。本申请中的制作方法通过在3D钙钛矿薄膜的表面形成2D钙钛矿薄膜,并且2D钙钛矿薄膜与3D钙钛矿薄膜两者之间形成钙钛矿异质结薄膜,2D钙钛矿薄膜起到界面钝化层的作用,可以有效的改善钙钛矿异质结薄膜的疏水性,从而延长忆阻器的使用寿命;同时,2D钙钛矿薄膜还可以改善3D钙钛矿薄膜的表面形貌,提升覆盖均匀度,使制得忆阻器具有优异的开关性能。
  • 电子器件及其制造方法-202210252217.6
  • 林素英;金正树;张根赫 - 爱思开海力士有限公司
  • 2022-03-15 - 2022-12-30 - H01L45/00
  • 本文提供了一种电子器件及其制造方法,该电子器件包括半导体存储器,该半导体存储器包括:存储单元;保护层,其沿存储单元的轮廓来设置;缓冲层,其介于存储单元的至少一部分侧壁与保护层之间,其中,缓冲层与保护层包括氮化硅,以及其中,保护层的密度大于缓冲层的密度。
  • 一种多模式可重构的忆阻选通单元及其制备方法-202211279446.3
  • 詹学鹏;王成城;陈博;陈杰智 - 山东大学
  • 2022-10-19 - 2022-12-27 - H01L45/00
  • 本发明提供了一种用于交叉点阵列的多模式可重构的忆阻选通单元及其制备方法,该选通单元由一个数字型忆阻器和一个模拟型忆阻器串联组成,且共用同一阻变层,结构简单,具有工艺兼容性。忆阻选通单元的运行方法能够通过多工作模式切换使忆阻选通单元实现选通行为和阻变行为;通过对单一数字型的调控实现忆阻单元的调控,实现了选通功能与阻变行为的重构,对于交叉点阵列等集成电路技术发展具有重要意义。
  • 一种钛酸锶基氧化物超晶格薄膜忆阻器及其制备方法-202211359763.6
  • 岳建岭;杨泽欧;胡海龙;黄小忠 - 中南大学
  • 2022-11-02 - 2022-12-23 - H01L45/00
  • 本发明提供一种钛酸锶基氧化物超晶格薄膜忆阻器及其制备方法,其制备方法包括如下步骤:以掺铌钛酸锶单晶衬底作为底电极;在掺铌钛酸锶单晶衬底表面交替沉积钛酸锶层和另一类氧化物膜层,制备得到钛酸锶基氧化物超晶格薄膜作为存储介质层,其中,另一类氧化物膜层选用掺钇氧化锆、钴酸镧、或铁酸铋中的一种;在步骤S2得到的镀有存储介质层的基片表面再沉积金属薄膜作为顶电极,得到含有底电极∥STO基氧化物超晶格薄膜存储介质层∥顶电极的忆阻器。由该制备方法制备得到的钛酸锶基氧化物超晶格薄膜忆阻器可形成单晶或晶体完整性较高的超晶格薄膜,忆阻器具备低的操作电压和高的组态稳定性。
  • 一种用于多级存储的生物忆阻器及其制备方法-202211307983.4
  • 范苏娜;谢玉龙;刘枢滨;张耀鹏 - 东华大学
  • 2022-10-25 - 2022-12-23 - H01L45/00
  • 本发明涉及一种用于多级存储的生物忆阻器及其制备方法,生物忆阻器由电极层、忆阻功能层和导电层顺序复合而成,其中,忆阻功能层由GO层、SF层(结晶度为35~60%)和GO层顺序复合而成;各个GO层的厚度为15~25nm,SF层的厚度为30~80nm,电极层的厚度为200~300nm;电极层为Al电极层或Ag电极层;制备方法为:在导电层的上表面依次旋涂GO分散液形成GO层、旋涂SF溶液后在乙醇水溶液中浸泡并干燥形成SF层,然后继续在SF层的上表面旋涂GO分散液形成GO层、沉积电极层。本发明的产品可通过调控限制电流实现器件在双阻态电阻切换和三阻态电阻切换之间的相互转变;本发明的制备方法简单易操作。
  • 用于制造存储器装置的方法及经由所述方法所制造的存储器装置-202080098690.2
  • P·凡蒂尼;P·泰萨里欧;L·弗兰汀 - 美光科技公司
  • 2020-03-18 - 2022-12-23 - H01L45/00
  • 公开一种用于制造存储器单元的3D竖直阵列的方法。所述方法包括:在衬底上形成介电材料层的堆叠,其包括彼此交替的第一介电材料层及第二介电材料层;穿过介电材料层的所述堆叠形成孔洞,所述孔洞暴露所述衬底;经由所述孔洞选择性地移除所述第二材料层以在相邻的第一介电材料层之间形成空腔;经由所述孔洞利用导电材料填充所述空腔以形成对应导电材料层;由所述导电材料层形成第一存储器单元存取线;经由所述孔洞实施硫属化物材料的保形沉积;由所述沉积的硫属化物材料形成存储器单元存储元件;利用导电材料填充所述孔洞以形成对应第二存储器单元存取线。
  • 多层相变薄膜及制备方法和应用-201910020336.7
  • 胡益丰;郭璇;张锐;尤海鹏;朱小芹;邹华 - 江苏理工学院
  • 2019-01-09 - 2022-12-23 - H01L45/00
  • 本发明属于薄膜材料技术领域,为了解决目前的薄膜材料相变速度慢和稳定性差的问题,本发明公开了一种多层相变薄膜及制备方法和应用,其中,所述的多层相变薄膜包括交替层叠的单层(C3H3N)n薄膜层和单层Sn27Sb73薄膜层,所述的单层(C3H3N)n薄膜层的厚度为10‑200nm,所述的单层Sn27Sb73薄膜层的厚度为10‑200nm,所述的多层相变薄膜总厚度为150‑250nm。本发明的多层相变薄膜具有相变速度快,稳定性高的优点。
  • 一种环境友好型Sn-Sb-Ti纳米复合相变薄膜及其制备方法-201711295269.7
  • 吴卫华;朱小芹;薛建忠;袁丽;胡益丰;邹华 - 江苏理工学院
  • 2017-12-08 - 2022-12-23 - H01L45/00
  • 一种环境友好型Sn‑Sb‑Ti纳米复合相变薄膜,其化学组成符合化学通式(SnxSb1‑x)1‑yTiy,其中,0.05x0.25,0.01y0.4。与传统Ge2Sb2Te5及未掺杂SnxSb1‑x相变薄膜相比,本发明的钛掺杂Sn‑Sb薄膜具有较快的晶化速度,有利于提高PCRAM的存储速率;其次,(SnxSb1‑x)1‑yTiy纳米相变薄膜材料具有较高的晶化温度、结晶激活能和十年数据保持力,有益于改善PCRAM的稳定性;再次,相比未掺钛的SnxSb1‑x薄膜材料,(SnxSb1‑x)1‑yTiy纳米相变薄膜材料具有更高的非晶态和晶态电阻,有助于降低PCRAM操作功耗,提升PCRAM存储密度。
  • 一种用于相变存储器的Sb-Se-Ti系列纳米复合相变薄膜及其制备方法-201711298149.2
  • 吴卫华;朱小芹;眭永兴;郑龙;胡益丰;邹华 - 江苏理工学院
  • 2017-12-08 - 2022-12-23 - H01L45/00
  • 一种用于相变存储器的Sb‑Se‑Ti系列纳米复合相变薄膜,其化学组成符合化学通式(SbxSe1‑x)1‑yTiy,其中,0.25x0.95,0.01y0.3。本发明通过向Sb‑Se相变材料中掺入不同含量的钛元素,使Sb‑Se相变材料的晶化温度明显的提高,结晶激活能显著增强,数据保持能力大幅度提升,从而提高热稳定性,使PCRAM器件数据保持更长久,信息存储更可靠。同时,掺入不同含量的钛元素使得晶态电阻率有所提高,进而降低RESET电流,有利于降低PCRAM器件功耗;(SbxSe1‑x)1‑yTiy纳米相变薄膜材料具有较高的晶化温度、结晶激活能和十年数据保持力,有益于改善PCRAM的稳定性,具有良好的市场应用潜力。
  • 阻变存储器的制造方法-202211267778.X
  • 蒋兴宇;沈涛;蒋中伟;董云鹤 - 北京北方华创微电子装备有限公司
  • 2022-10-17 - 2022-12-20 - H01L45/00
  • 本发明提供一种阻变存储器的制造方法,包括:形成叠层结构;在该叠层结构上形成具有预定图案的掩膜层;采用第一等离子体刻蚀方法对上电极层进行刻蚀;第一等离子体刻蚀方法采用的第一工艺气体包括主刻蚀气体和能够在刻蚀形成的上电极侧壁上形成副产物的保护气体;采用第二等离子体刻蚀方法对阻变层进行刻蚀;采用第三等离子体刻蚀方法对下电极层进行刻蚀;第三等离子体刻蚀方法采用的第三工艺气体包括主刻蚀气体和保护气体。本发明提供的阻变存储器的制造方法,可以解决现有技术中存在的侧壁凹陷的问题。
  • 一种基于无铅双钙钛矿薄膜的柔性阻变存储器及其制备方法-202211347112.5
  • 王玉婵;许楠楠;袁一鸣;曾福嘉;陈光昊;冉倩;张文霞 - 重庆邮电大学
  • 2022-10-31 - 2022-12-20 - H01L45/00
  • 本发明涉及一种基于无铅双钙钛矿薄膜的柔性阻变存储器及其制备方法,属于阻变存储器的制备技术领域。本发明的柔性阻变存储器结构简单,具有以下优点:(1)采用有机聚合物材料(聚对苯二甲酸乙二醇酯(PET)或聚酰亚胺(PI))作为衬底,成本低廉且抗弯这能力强;(2)性能优异,具有双极性非易失存储的特点,且操作电压低、开关比高、循环耐受性好,同时机械可靠性强,可进行多次重复弯折。另外本发明的柔性阻变存储器再制备过程中采用的原料易得、制备工艺流程简单、对设备依赖性低、不含铅元素、绿色环保低毒;同时采用低温溶液旋涂法制备阻变层,避免了传统高温设备对柔性衬底造成的不可逆伤害。
  • 一种柔性视觉仿生系统及其制备方法-202211106727.9
  • 赵波;刘菁;顾宏涛 - 江苏师范大学
  • 2022-09-11 - 2022-12-20 - H01L45/00
  • 本发明公开了一种柔性视觉仿生系统及其制备方法,该仿生系统从下到上依次为柔性衬底、Pt底电极、Si/SiOx多孔缓冲层、聚苯胺纤维层、氧化铝薄膜层、氧化锌薄膜层、聚苯胺纤维层及PEDOT:PSS薄膜顶电极;制备时先对柔性衬底的表面进行等离子体处理,再依次在柔性衬底上形成Pt底电极、Si/SiOx多孔缓冲层、聚苯胺纤维层、氧化铝薄膜层、氧化锌薄膜层、聚苯胺纤维层及PEDOT:PSS薄膜顶电极,最后设置电极引线,制得该仿生系统。该仿生系统能够模拟神经突触的功能,通过控制计算机连接的光源设备,设置滤光片,输入不同的光信号,模拟人眼对不同光信息的提取、识别和处理,且能够提高灵敏度,降低功耗,提高稳定性。
  • 一种基于二维碲烯掺杂铜二价阳离子的忆阻器及其制备方法-202210370901.4
  • 王一休;杨青;张亮;李凌;付翔;高兴俊 - 之江实验室
  • 2022-04-11 - 2022-12-20 - H01L45/00
  • 本发明公开了一种基于二维碲烯掺杂铜二价阳离子的忆阻器及其制备方法,包括基底,所述基底上设有忆阻层,所述忆阻层为掺杂铜二价阳离子的二维碲烯;步骤S1:二维碲烯溶液;步骤S2:制备硝酸铜溶液;步骤S3:将所述硝酸铜溶液滴加到所述含有单晶二维碲烯的溶液形成混合溶液中;步骤S4:制备二维碲烯掺杂铜二价阳离子的基底;步骤S5:制备出一种基于二维碲烯掺杂铜二价阳离子的忆阻器。本发明利用小直径铜离子原位掺入二维单质碲烯晶格后,形成碲化物共价键和游离态阳离子的弛豫,过程所产生的游离态阳离子随着外电场的控制而形成导电通道,从而实现二维碲烯微纳忆阻晶体管更加稳定和均一的忆阻特征。
  • 一种物理瞬态的可重构型忆阻器及制备方法-202211038115.0
  • 孙静;马晓华;王宏;王湛;杨眉 - 西安电子科技大学
  • 2022-08-29 - 2022-12-16 - H01L45/00
  • 本发明涉及一种物理瞬态的可重构型忆阻器及制备方法,可重构型忆阻器包括:衬底、底电极、阻变功能层和若干顶电极,底电极位于衬底上,底电极的材料采用水溶性金属材料;阻变功能层包括第一水溶性介质层和第二水溶性介质层,第一水溶性介质层位于底电极上,第二水溶性介质层位于第一水溶性介质层上,第一水溶性介质层的材料包括第一水溶性介质材料,第二水溶性介质层的材料包括第二水溶性介质材料;若干顶电极阵列分布在第二水溶性介质层上。该可重构型忆阻器可溶于水溶液中,当存内计算芯片的应用环境受到威胁,只需将其暴露在水溶液的触发式环境中就可保障存储在忆阻器阵列中的信息不被泄漏,赋予其特定环境中的应变能力从而保障信息安全。
  • 一种基于磁相变逻辑信号源的运算器-202110429987.9
  • 张雪峰;任文玲;陈文潮;刘先国 - 杭州电子科技大学
  • 2021-04-21 - 2022-12-16 - H01L45/00
  • 本发明涉及信息技术逻辑器件技术领域,尤其涉及一种基于磁相变逻辑信号源的运算器。所述运算器以二维材料的磁相变作为逻辑信号源,用于执行算术运算或逻辑运算。所述二维材料选自石墨烯、第四主族石墨烯类似物和第四主族元素的蜂窝状二元化合物中的一种或几种。本发明以能发生磁相变的石墨烯等二维材料为基础,极大的缩小了器件的尺寸;原料来源广泛,成本低。
  • 一种兼容于铜互连工艺的阻变存储器工艺集成方法-202211156913.3
  • 赵伟;刘国柱;魏敬和;魏应强;魏轶聃;隋志远;刘美杰 - 中国电子科技集团公司第五十八研究所
  • 2022-09-22 - 2022-12-13 - H01L45/00
  • 本发明公开一种兼容于铜互连工艺的阻变存储器工艺集成方法,属于半导体器件及制造领域。采用大马士革工艺在衬底上制作底电极金属连接层;采用大马士革工艺在底电极金属连接层上制作底电极;在底电极上淀积固体电解质层,并在固体电解质层上制作顶电极;采用大马士革工艺在顶电极上制备浅金属孔,采用大马士革工艺在底电极金属连接层上制备深金属孔;采用大马士革工艺在浅金属孔与深金属孔上分别制备顶部金属连接层。本发明采用浅金属孔与深金属孔搭配的方式实现阻变存储器底电极与顶电极互连引出,实现阻变存储器的工艺集成,兼容于铜互连工艺,可用于实现存储阵列、可编程逻辑阵列、存内计算电路、神经形态计算等电路的大规模集成制造。
  • 具有dropout功能的忆阻器件、忆阻器件阵列及制造方法-202211295383.0
  • 张亦舒;凡雪蒙 - 浙江大学杭州国际科创中心
  • 2022-10-21 - 2022-12-13 - H01L45/00
  • 本发明涉及半导体技术领域,特别涉及一种具有dropout功能的忆阻器件、忆阻器件阵列及制造方法。本发明的具有dropout功能的忆阻器件包括逐层依次设置的第一电极、铁电材料层、二维石墨烯材料层、易失性器件电介质层和银电极所形成的垂直异质结构,其中二维石墨烯材料层充当银离子的阻挡层,在二维石墨烯材料层的帮助下,本发明实施例的忆阻器件实现易失性和非易失性动态行为的结合。易失性的银导电丝在易失性器件电介质层中的随机动态生长过程能够抑制潜行电流的同时实现dropout功能,而非易失性的铁电材料层通过铁电极化翻转能够实现高性能的突触可塑性行为。
  • 存储装置以及其制作方法-202110651873.9
  • 郭致玮;邱崇益 - 联华电子股份有限公司
  • 2021-06-11 - 2022-12-13 - H01L45/00
  • 本发明公开一种存储装置以及其制作方法,其中该存储装置包括基底、存储单元以及第一间隙壁层。存储单元设置在基底上,且存储单元包括第一电极、第二电极以及存储材料层。第二电极在垂直方向上设置在第一电极之上,且存储材料层在垂直方向上设置在第一电极与第二电极之间。第一间隙壁层设置在存储单元的侧壁上。第一间隙壁层包括第一部分与第二部分。第一部分设置在第一电极的侧壁上,第二部分设置在第二电极的侧壁上,且第二部分在水平方向上的厚度大于第一部分在水平方向上的厚度。
  • 相变存储单元、相变存储器、电子设备及制备方法-202110655982.8
  • 陈鑫;李响 - 华为技术有限公司
  • 2021-06-11 - 2022-12-13 - H01L45/00
  • 本申请公开了相变存储单元、相变存储器、电子设备及制备方法,属于半导体存储技术领域。该相变存储单元包括:相变薄膜,该相变薄膜包括:一层相变材料层和一层异质结层,所述相变材料层与所述异质结层相接触;所述相变材料层采用相变材料形成,所述异质结层采用异质结材料形成;所述异质结材料与所述相变材料的晶格失配度小于或等于20%;所述异质结材料与所述相变材料的接触晶面具有相同的晶格夹角;以及,所述异质结材料的熔点大于所述相变材料的熔点。该相变存储单元具有结构简单,操作可靠性强,稳定性强,读写速度快,使用寿命长等优点。
  • 一种缺陷可控的单层非晶氧化镓的单双极共存阻变存储器及制备方法-202211138415.6
  • 林珍华;常晶晶;崔东升;亢梦洋;苏杰;魏葳;郭兴;赵雪;胡赵胜;张进成;郝跃 - 西安电子科技大学芜湖研究院
  • 2022-09-19 - 2022-12-09 - H01L45/00
  • 一种缺陷可控的单层非晶氧化镓的单双极共存阻变存储器及制备方法,装置包括从下到上依次设置的下电极、阻变材料层和上电极;下电极、阻变材料层、上电极均为单层结构,下电极采用Pt衬底,阻变材料层采用非晶氧化镓薄膜,上电极采用活性电极Ag;其中阻变材料层采用磁控溅射的方法制备,通过改变磁控溅射过程中氩氧气流量的比例可以实现非晶氧化镓薄膜中氧缺陷浓度的调控,使得器件同时具备单极性和双极性模式,而且在单双极可逆转变中仅使用同一限流,相同的限流条件可以简化集成阻变存储器外围的电路设计,以此来减小集成电路面积并降低电路功耗。最后,使用真空蒸镀设备进行100‑200nm上电极Ag的制备。本发明简化了工艺流程,且具有结构简单、功耗低以及器件性能高等优点。
  • 光子忆阻器及其制备方法-202211139617.2
  • 张启明;栾海涛;顾敏 - 张启明;栾海涛;顾敏
  • 2022-09-19 - 2022-12-09 - H01L45/00
  • 本发明公开了光子忆阻器及其制备方法,属于半导体领域。本发明的光子忆阻器由衬底和法布里‑珀罗谐振腔构成,通过第一反射膜、氧化石墨烯非线性介质层和第二反射膜组合形成法布里‑珀罗谐振腔,能够实现光交换中的光空间并行传播和互连,从而更好的进行信息高密度存储,提高处理速度,能耗低,并且相对于现有的忆阻器而言,尺寸更小便于集成、制造,可大规模生产。
  • 可变电阻式存储器装置及其形成方法-202110641056.5
  • 王温壬;郑钧鸿;王泉富 - 联华电子股份有限公司
  • 2021-06-09 - 2022-12-09 - H01L45/00
  • 本发明公开一种可变电阻式存储器装置及其形成方法,其中该可变电阻式存储器(resistive random‑access memory,RRAM)装置,包含有一底电极、一电阻材料层、一高功函数层、一顶电极、一硬掩模以及高功函数侧壁部分。底电极、电阻材料层、高功函数层、顶电极以及硬掩模依序堆叠于一基底上。高功函数侧壁部分覆盖顶电极的侧壁,以及硬掩模的侧壁,因而构成一可变电阻式存储器单元。
  • 一种忆阻器交叉阵列-202110044218.7
  • 梁峰;张洁;李冰;张国和 - 西安交通大学
  • 2021-01-13 - 2022-12-09 - H01L45/00
  • 本发明实施例提供了一种忆阻器交叉阵列,包括:忆阻器基本单元,控制导线;所述忆阻器基本单元包括:忆阻器、MOS管;所述控制导线包括:横向的字线、纵向的位线、MOS管栅极控制线;所述字线作为所述忆阻器交叉阵列的激励电压输入端;其中,奇数行的字线输入的激励电压从所述忆阻器交叉阵列的一侧输入,偶数行的字线输入的激励电压从所述忆阻器交叉阵列的另一侧输入,在每一列忆阻器的电导相同的条件下,所述忆阻器交叉阵列每一列位线最终输出的电流相等或相近。本发明实施例提供的忆阻器交叉阵列,使每一列受到的线寄生电阻影响相似,避免了线寄生电阻影响的累加,各列位线最终输出的电流更加接近,减少了线寄生电阻对阵列的计算准确度的影响。
  • 一种高分辨率的低温柔性应变电阻开关及其制备方法-202010664699.7
  • 马春蕊;花文涛 - 西安交通大学
  • 2020-07-10 - 2022-12-09 - H01L45/00
  • 本发明涉及功能氧化物薄膜材料领域,具体涉及到一种高分辨率的低温柔性应变电阻开关及其制备方法,本发明的高分辨率的低温柔性应变电阻开关,包括基片、设置于基片表面的SrTiO3缓冲层和设置于SrTiO3缓冲层表面的La2/3Ca1/3MnO3薄膜,所述基片采用二维层状结构的基片。制备过程为:在二维层状结构的基片上表面通过激光脉冲沉积制备SrTiO3缓冲层,在SrTiO3缓冲层上表面通过激光脉冲沉积制备La2/3Ca1/3MnO3薄膜,通过机械剥离的二维层状结构的基片从下表面进行厚度减薄,使二维层状结构的基片达到预设厚度。本发明高分辨率的低温柔性应变电阻开关分辨率可达105级别,柔性化操作简单实用,适合超低温的环境,在柔性化微型化电子器件、阻变存储器和传感器领域有广阔的应用前景。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top