[发明专利]用于改善跨越相干总线的信号量管理序列的性能的方法和设备有效

专利信息
申请号: 201480020090.9 申请日: 2014-04-09
公开(公告)号: CN105103139B 公开(公告)日: 2018-04-20
发明(设计)人: 托马斯·菲利普·施派尔;埃里克·F·罗宾森;贾亚·普拉喀什·苏布拉马尼亚姆·贾纳桑;托马斯·安德鲁·萨托里乌斯;詹姆斯·诺里斯·迪芬德尔费尔 申请(专利权)人: 高通股份有限公司
主分类号: G06F15/173 分类号: G06F15/173;G06F12/0831;G06F12/0808;G06F12/0811
代理公司: 北京律盟知识产权代理有限责任公司11287 代理人: 宋献涛
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明描述用于具有两个或更多个处理器的多处理器的技术,所述多处理器增加了加载排他命令使高速缓冲存储线变成排他状态的机会,这样使得执行存储排他时性能得到提高。新的总线操作读取偏好型排他用作一个暗示,向其它高速缓冲存储器暗示发出请求的主设备很可能存储到所述高速缓冲存储线,并且,如果可能的话,其它高速缓冲存储器应当放弃所述线。在大多数情况下,这将使得其它主设备放弃所述线,而所述发出请求的主设备使所述线变成排他的。在大多数情况下,两个或更多个处理器不在同时执行对于相同地址的信号量管理序列。因此,发出请求的主设备的加载排他能够更多次使高速缓冲存储线变成所述排他状态。
搜索关键词: 用于 改善 跨越 相干 总线 信号量 管理 序列 性能 方法 设备
【主权项】:
一种用于多处理器中的跨越相干总线的信号量管理的方法,所述方法包括:响应于从第一处理器发出的加载排他指令确定在所述第一处理器本机的第一高速缓冲存储器是否在目标地址处未命中;以及响应于确定在所述第一处理器本机的所述第一高速缓冲存储器在所述目标地址处未命中:在从所述第一高速缓冲存储器到在第二处理器本机的第二高速缓冲存储器的相干总线上发布读取偏好型排他命令;响应于所述读取偏好型排他命令确定所述第二高速缓冲存储器中的保留粒度是否未被标记,所述保留粒度包括具有有效指示的程序可存取的存储位置和用于存储地址的标记字段;以及响应于确定所述第二高速缓冲存储器中的所述保留粒度未被标记,使对应于所述第二高速缓冲存储器中的所述保留粒度的高速缓冲存储线失效。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480020090.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top