[发明专利]一种基于Mars评判Verilog实现MIPS处理器正确性的自动化测试方法有效

专利信息
申请号: 201410326051.3 申请日: 2014-07-09
公开(公告)号: CN104050069A 公开(公告)日: 2014-09-17
发明(设计)人: 万寒;马凯;高小鹏;龙翔;姜博 申请(专利权)人: 北京航空航天大学
主分类号: G06F11/26 分类号: G06F11/26
代理公司: 北京永创新实专利事务所 11121 代理人: 祗志洁
地址: 100191*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种基于Mars评判Verilog实现MIPS处理器正确性的自动化测试方法,可应用在计算机组成原理及体系结构的教学中。本方法所用testbench验证文件除了实现为MISP处理器提供激励信号外,还通过检索名称对仿真过程中的状态变化进行记录,获得仿真结果;设置状态记录工具对Mars模拟器运行时的寄存器和存储器内容变化进行记录,并根据Mars模拟器运行的记录对仿真结果的正确性进行评判;MIPS处理器在编写时采用模块化和层次化设计,并依据验证文件设定某些模块与寄存器的名称。本发明对仿真结果进行粗粒度的分析,对MIPS处理器功能的正确性实现自动化的评判,避免复杂的波形分析,提高了实验效率。
搜索关键词: 一种 基于 mars 评判 verilog 实现 mips 处理器 正确性 自动化 测试 方法
【主权项】:
一种基于Mars评判Verilog实现MIPS处理器正确性的自动化测试方法,其特征在于,包括如下步骤:步骤1:用MIPS汇编语言编写测试程序,通过Mars汇编器进行汇编,得到机器代码和数据存储器初始化内容;步骤2:通过仿真软件,使用testbench验证文件,对MIPS处理器进行仿真,仿真过程中将测试用的机器代码和数据存储器初始化内容分别加载到MIPS处理器的指令存储器模块和数据存储器模块,仿真结束后,关闭仿真软件,获得仿真结果;所述的testbench验证文件用于:为MISP处理器提供激励信号,通过检索寄存器名称对仿真过程中的寄存器状态变化进行记录,作为仿真结果保存到记录文件A中;步骤3:将步骤1编写的测试程序载入Mars模拟器,打开状态记录工具Statement Recorder,并链接到Mars模拟器;所述的状态记录工具Statement Recorder对Mars模拟器运行时的寄存器和存储器内容变化进行记录,并导出记录文件B;步骤4:根据记录文件B对步骤2得到的仿真结果进行评判,并输出评判信息;其中,Mars为MIPS汇编运行模拟器,Verilog为硬件描述语言,MIPS为无内部互锁流水级的微处理器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410326051.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top