[发明专利]基于并行编码译码的循环汉明码的纠错方法无效
申请号: | 201310246833.1 | 申请日: | 2013-06-20 |
公开(公告)号: | CN103309766A | 公开(公告)日: | 2013-09-18 |
发明(设计)人: | 刘鑫;赵发展;韩郑生 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京市德权律师事务所 11302 | 代理人: | 刘丽君 |
地址: | 100029 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及纠错码技术领域,公开了一种基于并行编码译码的循环汉明码的纠错方法,包括:先分析传统的串行循环冗余校验(CRC)编码电路的结构得到串行CRC编码电路的五个寄存器中的数据之间的递推关系式;再将递推关系式展开得到并行编码中校验位和信息位之间的关系表达式;按照并行编码中校验位和信息位之间的关系表达式进行并行编码;再得到并行译码中新的校验位和新的编码字码之间的关系表达式,并进行并行译码得到码字;最后,对通过并行译码得到的码字进行纠错。本发明采用并行的方式对输入数据进行编码译码,不仅提高了输入信号的编码译码速度,而且实现了对输入信号的纠错,且添加的校验位最少。 | ||
搜索关键词: | 基于 并行 编码 译码 循环 汉明码 纠错 方法 | ||
【主权项】:
1.一种基于并行编码译码的循环汉明码的纠错方法,其特征在于,包括: 获取串行循环冗余校验码CRC编码电路的五个寄存器中的数据之间的递推关系式:
其中,s0i+1表示输入第i+1个数据后寄存器s0里面的值,s1i+1表示输入第i+1个数据后寄存器s1里面的值,s2i+1表示输入第i+1个数据后寄存器s2里面的值,s3i+1表示输入第i+1个数据后寄存器s3里面的值,s4i+1表示输入第i+1个数据后寄存器s4里面的值;s0i表示输入第i个数据后寄存器s0里面的值,s1i表示输入第i个数据后寄存器s1里面的值,s2i表示输入第i个数据后寄存器s2里面的值,s3i表示输入第i个数据后寄存器s3里面的值,s4i表示输入第i个数据后寄存器s4里面的值;ui+1表示输入的第i+1个信息位; 将所述递推关系式展开得到并行编码中校验位和信息位之间的关系表达式:
按照所述关系表达式进行并行编码; 得到并行译码中新的校验位和新的编码字码之间的关系表达式,并进行并行译码得到码字; 对通过所述并行译码得到的码字进行纠错。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310246833.1/,转载请声明来源钻瓜专利网。