[发明专利]基于远程计算机硬件实验系统的CPU设计方法及系统有效
申请号: | 201310172477.3 | 申请日: | 2013-05-10 |
公开(公告)号: | CN103268282A | 公开(公告)日: | 2013-08-28 |
发明(设计)人: | 陈永强;全成斌;李山山;赵有健 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F11/36 | 分类号: | G06F11/36;H04L29/06 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张大威 |
地址: | 100084 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种基于远程计算机硬件实验系统的CPU设计方法,包括以下步骤:实验FPGA接收待测CPU的CPU设计代码,并将CPU设计代码烧写至实验FPGA中;实验FPGA对CPU设计代码进行运行测试,并将测试结果进行存储;控制FPGA在接收到客户端发送的访问请求后,对测试结果进行压缩处理后发送至服务器;服务器将测试结果转发给客户端;客户端对测试结果进行分析以生成测试结果波形图,并根据测试结果波形图判断CPU设计代码是否满足预定要求。本发明的实施例不受时间和空间的限制,大大方便用户设计CPU的过程,提高了开发效率,同时也减少了硬件维护的开销。本发明还提出了一种基于远程计算机硬件实验系统的设计系统。 | ||
搜索关键词: | 基于 远程 计算机硬件 实验 系统 cpu 设计 方法 | ||
【主权项】:
一种基于远程计算机硬件实验系统的CPU设计方法,其特征在于,包括以下步骤:实验FPGA接收待测CPU的CPU设计代码,并将所述CPU设计代码烧写至所述实验FPGA中;所述实验FPGA对所述CPU设计代码进行运行测试,并将测试结果进行存储;控制FPGA在接收到客户端发送的访问请求后,对所述测试结果进行压缩处理后发送至服务器;所述服务器将所述测试结果转发给所述客户端;所述客户端对所述测试结果进行分析以生成测试结果波形图,并根据所述测试结果波形图判断所述CPU设计代码是否满足预定要求。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310172477.3/,转载请声明来源钻瓜专利网。