[发明专利]脉冲式正反器有效
申请号: | 201210507608.4 | 申请日: | 2012-11-30 |
公开(公告)号: | CN103856189B | 公开(公告)日: | 2016-11-09 |
发明(设计)人: | 李镇宜;宋伟豪;李明哲 | 申请(专利权)人: | 财团法人交大思源基金会 |
主分类号: | H03K3/037 | 分类号: | H03K3/037 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 施浩 |
地址: | 中国台湾*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种脉冲式正反器,响应第一及第二时脉信号,闩锁数据输入信号,以将其转换为数据输出信号,脉冲式正反器包含脉冲产生器以及闩锁器,脉冲产生器包含第一反相器及信号延迟电路,用以接收第一时脉信号并产生第二时脉信号;而闩锁器包含传递电路、闩锁电路以及控制电路。闩锁器响应第一及第二时脉信号,用以闩锁数据输入信号并输出数据输出信号,其中传递电路用以传递数据输入信号;闩锁电路电性连接于传递电路,用以接收和闩锁数据输入信号,并输出数据输出信号;而控制电路电性连接于闩锁电路,用以提供电压控制闩锁电路的开与关。 | ||
搜索关键词: | 脉冲 正反器 | ||
【主权项】:
一种脉冲式正反器,响应一第一时脉信号以及一第二时脉信号,闩锁一数据输入信号,以将该数据输入信号转换为一数据输出信号,该脉冲式正反器包含:一脉冲产生器,用以接收该第一时脉信号并产生该第二时脉信号,该脉冲产生器包含:一第一反相器,用以接收该第一时脉信号并输出该第二时脉信号;一信号延迟电路,电性连接于该第一反相器,用以接收该第二时脉信号并延迟该第二时脉信号;以及一闩锁器,响应该第一时脉信号以及该第二时脉信号,用以闩锁该数据输入信号并输出该数据输出信号,该闩锁器包含:一传递电路,用以传递该数据输入信号;一闩锁电路,电性连接于该传递电路,用以接收和闩锁该数据输入信号,并且输出该数据输出信号;以及一控制电路,电性连接于该闩锁电路,用以提供电压控制该闩锁电路的开与关,该控制电路包含:一第一PMOS晶体管,该第一PMOS晶体管的栅极用以接收反相于该数据输入信号的一反相数据输入信号,且该第一PMOS晶体管的源极电性连接于一电源供应电位;一第二PMOS晶体管,该第二PMOS晶体管的栅极用以接收该数据输入信号,且该第二PMOS晶体管的源极电性连接于该电源供应电位;一第三PMOS晶体管,该第三PMOS晶体管的栅极用以接收该第一时脉信号,且该第三PMOS晶体管的源极电性连接于该第一PMOS晶体管的漏极或该第二PMOS晶体管的漏极,当该第三PMOS晶体管的源极电性连接于该第一PMOS晶体管的漏极时,该第三PMOS晶体管的漏极电性连接于该第二PMOS晶体管的漏极,当该第三PMOS晶体管的源极电性连接于该第二PMOS晶体管的漏极时,该第三PMOS晶体管的漏极电性连接于该第一PMOS晶体管的漏极;以及一第四PMOS晶体管,该第四PMOS晶体管的栅极用以接收该第二时脉信号,且该第四PMOS晶体管的源极电性连接于该第三PMOS晶体管的源极,该第四PMOS晶体管的漏极电性连接于该第三PMOS晶体管的漏极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于财团法人交大思源基金会,未经财团法人交大思源基金会许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210507608.4/,转载请声明来源钻瓜专利网。
- 上一篇:电平转换电路和电平转换方法
- 下一篇:一种高压脉冲电路