[发明专利]一种应用于8位灰度图像匹配的高性能并行乘加电路有效

专利信息
申请号: 201210487382.6 申请日: 2012-11-26
公开(公告)号: CN103839219A 公开(公告)日: 2014-06-04
发明(设计)人: 王可;叶旭鸣;曾永红 申请(专利权)人: 中国航天科工集团第三研究院第八三五七研究所
主分类号: G06T1/00 分类号: G06T1/00
代理公司: 核工业专利中心 11007 代理人: 包海燕
地址: 300308 天津*** 国省代码: 天津;12
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于硬件设计技术领域,具体涉及一种应用于8位灰度图像匹配的高性能并行乘加电路。本发明的电路包括配对电路、数据组合电路、XtremeDSP、数据拆分电路和累加电路。解决了现有技术中积相关匹配电路使用过多DSP资源的技术问题,在占用传统电路一半DSP资源的情况下获得与传统电路相同的并行乘加运算性能。
搜索关键词: 一种 应用于 灰度 图像 匹配 性能 并行 电路
【主权项】:
一种应用于8位灰度图像匹配的高性能并行乘加电路,包括配对电路、和累加电路,其特征在于:还包括数据组合电路、XtremeDSP和数据拆分电路;配对电路形成小图和大图中与小图相同大小的相关子图的对应点对;数据组合电路对每一个对应点对,形成一个25位数据和一个18位数据,对于所述25位数据:第7位至第0位为相关子图像素点灰度值,第15位至第8位置零值,第23位至第16位为小图像素点灰度值,第24位为符号位;对于所述18位数据:第7位至第0位为相关子图像素点灰度值,第16位至第8位置零值,第17位为符号位;数据组合电路组合而成的25位数据和18位数据输入至XtremeDSP硬核的乘法输入端,输出一个42位数据;数据拆分电路将所述42位数据拆分成三个数据:1#数据为第15位到第0位数据,2#数据为第31位到第16位数据,3#数据为第41位至到第32位数据;加和累加电路分别对每一个对应点对的1#数据进行加和累加、对每一个对应点对的2#数据进行加和累加。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科工集团第三研究院第八三五七研究所,未经中国航天科工集团第三研究院第八三五七研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210487382.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top