[发明专利]一种基于DS编码的并行接收方法及其装置有效

专利信息
申请号: 201210362983.4 申请日: 2012-09-26
公开(公告)号: CN102946293A 公开(公告)日: 2013-02-27
发明(设计)人: 刘欢;王剑峰;吴龙胜 申请(专利权)人: 中国航天科技集团公司第九研究院第七七一研究所
主分类号: H04L1/00 分类号: H04L1/00
代理公司: 西北工业大学专利中心 61204 代理人: 顾潮琪
地址: 710000*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种基于DS编码的并行接收方法及其装置,数据信号经过时钟恢复电路恢复出时钟信号,将数据信号和时钟信号同时送入串并数据转换器,输出N位的数据信号和一位数据有效指示信号,经过接收装置系统工作时钟的三级寄存器同步后完成异步时钟域内数据正确交互,将同步后的数据信号和数据有效指示信号同时送入并行数据接收器进行数据解码接收。本发明在不增加系统锁相环资源的情况下用简单逻辑电路实现了用低速系统时钟接收高速发送数据的功能,减小了设计的复杂程度,同时会降低工艺的复杂度,提高成品率,采用低速时钟实现了接收较高速率的数据,提高了通讯速率。
搜索关键词: 一种 基于 ds 编码 并行 接收 方法 及其 装置
【主权项】:
一种基于DS编码的并行接收方法,其特征在于包括下述步骤:1)将一个DS码流中的Data信号和Strobe信号相异或生成时钟信号,该时钟信号作为采样数据信号的时钟;2)用时钟信号的上升沿对数据信号进行采样,每采样N位为一组数据;用时钟信号的下降沿对数据信号进行采样,每采样N位为一组数据;用一个模N的计数器做采样标识;3)将上升沿采样和下降沿采样的数据按照先后顺序位与位交替存储,存储后以2N位为一组数据;通过上述的模N计数器将这2N位的数据分为每N位一组;4)将交替存储后分解的N位数据通过接收装置的系统工作时钟和三级寄存器进行三级同步,消除异步时钟域中数据交换的亚稳态;5)在所述的计数器非零时生成一个数据有效指示信号;6)将该数据有效指示信号通过接收装置系统工作时钟经过三级寄存器进行三级同步;7)将同步后的数据信号和数据有效指示信号进行并行数据解码接收,通过一个状态机实现。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210362983.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top