[发明专利]基于FPGA的监控视频实时拼接装置及拼接方法无效

专利信息
申请号: 201210166474.4 申请日: 2012-05-25
公开(公告)号: CN102724477A 公开(公告)日: 2012-10-10
发明(设计)人: 杜西亮;张强 申请(专利权)人: 黑龙江大学
主分类号: H04N7/18 分类号: H04N7/18;H04N5/265
代理公司: 哈尔滨市松花江专利商标事务所 23109 代理人: 张宏威
地址: 150080 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于FPGA的监控视频实时拼接装置及拼接方法,涉及监控视频拼接装置及拼接方法,它是为了实现将多路摄像头输出的视频信号进行实时无缝拼接。它在视频捕获电路的控制下,视频解码电路将来自多个摄像头的多路视频信号转化为数字信号,通过图像预处理模块修正,进入图像拼接模块实现每帧图像的无缝拼接后,由视频显示控制模块控制视频数模转换电路将拼接后的视频实时输出至显示器。本发明能够将多路摄像头输出的视频信号进行实时无缝拼接,能够将多路摄像头输出的存在部分景物重叠的视频信号实时进行空间匹配对准,然后无缝拼接成一路宽场景的视频,在显示器上直接输出拼接后的低失真视频信号。本发明适用于监控视频的实时拼接。
搜索关键词: 基于 fpga 监控 视频 实时 拼接 装置 方法
【主权项】:
基于FPGA的监控视频实时拼接装置,它包括N个摄像头(1),其特征是:它还包括N个视频解码电路(2)、FPGA控制电路(3)、视频数模转换电路(4)和显示器(5),FPGA控制电路(3)包括视频捕获模块(31)、Nios II微处理器(32)、视频显示控制模块(33)、图像预处理模块(34)、图像拼接模块(35)和Avalon内部交换总线(36);视频捕获模块(31)、Nios II微处理器(32)、图像预处理模块(34)、图像拼接模块(35)均挂接在Avalon内部交换总线(36)上;N个摄像头(1)的摄像头信号输出端分别与N个视频解码电路(2)的摄像头信号输入端连接,N个视频解码电路(2)的视频信号输出端分别与视频捕获模块(31)的N路视频信号输入端连接;所述图像预处理模块(34)的图像信号输出端与图像拼接模块(35)的图像信号输入端连接;所述图像拼接模块(35)的图像信号输出端与视频显示控制模块(33)的图像信号输入端连接;视频显示控制模块(33)的视频转换信号输出端与视频数模转换电路(4)的视频转换信号输入端连接;视频数模转换电路(4)的显示信号输出端与显示器(5)的一号显示信号输入端连接;视频显示控制模块(33)的显示信号输出端与显示器(5)的二号显示信号输入端连接;N为正整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于黑龙江大学,未经黑龙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210166474.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top