[发明专利]用于提供正交输出信号的分频设备和方法有效

专利信息
申请号: 201210044571.6 申请日: 2012-01-04
公开(公告)号: CN102684682A 公开(公告)日: 2012-09-19
发明(设计)人: J·霍尔茨莱特纳;W·舍尔姆鲍尔 申请(专利权)人: 英特尔移动通信有限公司
主分类号: H03K21/00 分类号: H03K21/00
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 张涛;李家麟
地址: 德国诺*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供正交输出信号的分频设备和方法。分频设备具有用于提供具有基本信号频率的基本信号的信号源;具有第一分频比的第一整数正交分频器,用于接收基本信号和用于提供具有相应于第一整数正交分频器的第一分频比的第一正交信号频率的第一正交信号;正交混频设备,用于提供仅基于第一正交混频输入信号和第二正交混频输入信号的正交混频输出信号,其中第一正交混频输入信号相应于第一正交信号;整数正交分频设备,包括具有第二分频比的第二整数正交分频器,用于接收正交混频输出信号或者同频率的从正交混频输出信号中导出的信号以及用于提供第二正交混频输出信号和正交输出信号,其中第二正交混频输入信号从正交输出信号中导出或者相应于它。
搜索关键词: 用于 提供 正交 输出 信号 分频 设备 方法
【主权项】:
一种用于提供具有正交输出信号频率的正交输出信号的分频设备,具有下列特征:信号源(103),用于在输出侧提供具有基本信号频率(f_osc)的基本信号(105);具有第一分频比(n1)的第一整数正交分频器(107),用于在输入侧接收基本信号(105)和用于提供具有相应于第一整数正交分频器(107)的第一分频比(n1)的第一正交信号频率(f_in)的第一正交信号(109),正交混频设备(111),用于在输出侧提供仅基于第一正交混频输入信号(109)和第二正交混频输入信号(115)的正交混频输出信号(113),其中第一正交混频输入信号(109)相应于第一正交信号(109);和整数正交分频设备(117),包括具有第二分频比(n2)的第二整数正交分频器(119),用于接收正交混频输出信号(113)或者同频率的从正交混频输出信号(113)中导出的信号(113’)以及用于在输出侧提供第二正交混频输入信号(115)和正交输出信号(101),其中第二正交混频输入信号(115)从正交输出信号(101)中导出或者相应于正交输出信号(101)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔移动通信有限公司,未经英特尔移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201210044571.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种串行置数的同步置数计数器-201920030323.3
  • 谢佳明;金建辉;谢鹤龄 - 昆明理工大学
  • 2019-01-09 - 2019-09-27 - H03K21/00
  • 本实用新型涉及一种串行置数的同步置数计数器,属于数字电路中任意进制计数器领域。本实用新型包括低位计数器芯片、高位计数器芯片和控制电路,低位计数器芯片的信号输入端外接计数信号,低位计数器芯片的进位标志位端连接到控制电路输入端,用以传输低位进位信号,控制电路的进位输出端连接到高位计数器芯片的信号输入端,用以传输高位计数信号,高位计数器芯片和位计数器芯片的预设进制数端分别到控制电路的输入端,分别用以传输高位预设进制信号及低位预设进制信号,同时控制电路的置数状态输出端分别连接到高位计数器芯片和位计数器芯片的置数端,用以传输置数信号。本实用新型利用串行置数实现了同步置数计数器的多位任意进制。
  • 再生分频器以及相关的集成电路装置-201580019198.0
  • 克里斯托·C·贝汉;乔纳森·理查·思创 - 联发科技(新加坡)私人有限公司
  • 2015-11-12 - 2019-05-03 - H03K21/00
  • 本发明申请提供一种再生分频器,包括同相混频器电路以及相移混频器电路。所述相移混频器电路的至少一个切换装置的规模比所述同相混频器电路的对应切换装置的规模小。在一些实施例中,形成一部分所述相移混频器电路的所述再生分频器的输入切换级中至少一个切换装置的规模比形成一部分同相混频器电路的所述输入切换级中各对应的切换装置的规模小。在一些其他实施例中,所述相移混频器电路内所有切换装置的规模比所述同相混频器电路内各对应的切换装置的规模小。
  • 一种高脉冲切割计数发令装置-201810762953.X
  • 王占军 - 中山市小榄镇军盛数控设备厂
  • 2018-07-12 - 2019-04-23 - H03K21/00
  • 本发明公开了一种高脉冲切割计数发令装置,包括固定板,所述固定板的前侧对称设有多个与其固定连接的第一固定块,所述第一固定块之间设有与其固定连接的第一固定杆,所述第一固定杆上设有滑板,所述第一固定杆贯穿滑板并与其滑动连接,所述固定板的前侧还设有与其固定连接的挡板,所述挡板的下侧设有转动连接的螺纹杆,所述螺纹杆的另一端贯穿滑板并与其螺纹连接。本发明的优点在于首先在计数发令装置上加设固定装置,固定装置由U形架、伸缩装置、第二连接板、第三固定杆和限位环组成,通过伸缩装置推动限位环与机器上的支撑杆卡接连接,从而将计数发令装置与机器进行连接,固定装置结构简单,便于计数发令装置的安装和拆卸。
  • 一种计数器控制系统-201810630390.9
  • 王磊 - 王磊
  • 2018-06-19 - 2018-11-06 - H03K21/00
  • 本发明涉及计数器领域的一种计数器控制系统,包括减法计数器模块,斜率累加器模块,技术比较器模块,温度计算器模块,预制模块,低温度系数振荡器模块,高温度系数振荡器模块,减法计数器模块;减法计数器模块与技术比较器之间连接,技术比较器与温度计存器单向连接;温度计存器与预制模块单向连接,温度计存器与预置模块单向连接,减法计数器模块与斜率累加器之间单向连接,减法计数器与减至零模块之间单向连接;减法计数器与低温度系数振荡器模块之间单向连接;高温度系数振荡器与减法计数器模块之间相互连接;减法计数器模块与简减至零能模块之间相互连接;该发明能够快速安全的进行计数,提高计数效率,节约能耗。
  • 一种用于脉冲码型发生器的定时电路-201721700479.5
  • 何兴凤;邬雯星 - 成都前锋电子仪器有限责任公司
  • 2017-12-08 - 2018-06-08 - H03K21/00
  • 本实用新型公开了一种用于脉冲码型发生器的定时电路,其包括输入限幅电路、脉宽控制电路、锁相频率合成电路、FPGA和输出处理电路;其中,输入限幅电路通过调整输入阻抗而对外部输入信号进行限幅,脉宽控制电路通过控制比较电压而调节外部输入信号的脉冲宽度;锁相频率合成电路根据外部输入信号的触发而产生时钟信号,FPGA对时钟信号进行计数,并产生相应的输出信号,并通过输出处理电路进行电平转换后输出。因此,本实用新型的定时电路应用于脉冲码型发生器时,能够提高脉冲码型发生器的性能。
  • 脉冲计数保存电路-201721445322.2
  • 鸟山光马 - 苏州天奇安激光设备有限公司
  • 2017-11-02 - 2018-06-01 - H03K21/00
  • 本实用新型涉及一种脉冲计数保存电路,包括主电源、数据保存单元、复位单元和CPU,所述数据保存单元与所述CPU和主电源分别连接,所述CPU向所述数据保存单元提供脉冲信号;所述复位单元与所述数据保存单元和主电源分别连接;还包括电气双层电容器,与所述主电源连接,主电源接通时,所述电气双层电容器开始充电,主电源关闭时,所述电气双层电容器向所述数据保存单元提供电量。本实用新型的优点在于能够实现数据自由维护,准确保存。
  • 一种用于脉冲码型发生器的定时电路-201711296904.3
  • 何兴凤;邬雯星 - 成都前锋电子仪器有限责任公司
  • 2017-12-08 - 2018-03-23 - H03K21/00
  • 本发明公开了一种用于脉冲码型发生器的定时电路,其包括输入限幅电路、脉宽控制电路、锁相频率合成电路、FPGA和输出处理电路;其中,输入限幅电路通过调整输入阻抗而对外部输入信号进行限幅,脉宽控制电路通过控制比较电压而调节外部输入信号的脉冲宽度;锁相频率合成电路根据外部输入信号的触发而产生时钟信号,FPGA对时钟信号进行计数,并产生相应的输出信号,并通过输出处理电路进行电平转换后输出。因此,本发明的定时电路应用于脉冲码型发生器时,能够提高脉冲码型发生器的性能。
  • 一种具有正反向计数功能的脉冲计数装置-201710893893.0
  • 赵其三 - 合肥科的星测控科技有限公司
  • 2017-09-28 - 2018-02-16 - H03K21/00
  • 本发明公开了一种具有正反向计数功能的脉冲计数装置,光电码盘套固于转轴上,所述的光栅等角度的安装在光电码盘的一周,所述的光挡板安装在光电码盘一侧,光线发射器设置在光电码盘的另一侧并发出第一光线和第二光线,光电码盘与光线发射器之间安装有聚光镜,信号接收电路位于光电码盘装有光挡板的一侧,信号接收电路电性连接示波器。本发明通过光挡板对经过光栅后的两束平行光中其中一束平行光的遮挡,进而信号接收电路进行光电信号处理,最后到电信号,从而实现光电脉冲的转换,实现光电脉冲数量及速度的计算,通过对电信号波形的分析可得到转轴正反转。
  • RF逻辑分频器-201380046773.7
  • S·桑卡兰;S·查克拉博蒂;P·T·罗伊内 - 德克萨斯仪器股份有限公司
  • 2013-09-12 - 2017-12-12 - H03K21/00
  • 一种分频器(200)装置包括以环形结构彼此串联耦合的锁存器(202‑1,202‑2)。每个锁存器包括三态逆变器(Q9‑1Q12)、第一电阻电容网络(R1,C1)和第二RC网络(R2,C2)。三态逆变器具有第一时钟端子(CLKB)和第二时钟端子(CLK)。第一RC网络耦合到第一时钟端子。第二RC网络耦合到第二时钟端子。还提供一种偏置网络(206)。该偏置网络具有耦合到每个锁存器的第一RC网络的第一偏置电压发生器(Q19,210)和耦合到每个锁存器的第二RC网络的第二偏置电压发生器(Q20,208)。
  • 计数器、计数方法、AD转换器、固态成像装置和电子装置-201310232543.1
  • 久松康秋 - 索尼公司
  • 2013-06-13 - 2017-11-17 - H03K21/00
  • 提供了计数器、计数方法、AD转换器、固态成像装置和电子装置。该计数器配置为在输入时钟的两个沿进行计数以输出对前一计数值和下一计数值的加法值或减法值,包括锁存所述输入时钟的第一锁存电路;锁存来自所述第一锁存电路的输出的第二锁存电路;保持计数值的第0位的数据的保持部分;以及校正部分,在所述第二锁存电路的输出和所述保持部分的输出的基础上关于计数值的第一位及后续位的数据进行计数校正。
  • 一种月度循环计时电路-201620485110.6
  • 刘子昂 - 深圳市博为光电股份有限公司
  • 2016-05-25 - 2017-04-12 - H03K21/00
  • 本实用新型公开了一种月度循环计时电路,包括电阻R3、电阻R4、电容C5、计数器IC1和计数器IC2,所述电阻R3的一端连接电阻R4和电容C5,电阻R3的另一端连接计数器IC1的引脚11,电阻R4的另一端连接计数器IC1的引脚10,电容C5的另一端连接计数器IC1的引脚9。所述计数器IC1和计数器IC2的型号均为74HC4060。
  • 一种二分频器和高速多路复用器-201410101718.X
  • 袁俊;顾洵;高鹏 - 华为技术有限公司
  • 2014-03-18 - 2017-01-04 - H03K21/00
  • 本发明实施例提供了一种二分频器和高速多路复用器,用以解决由于现有的高速多路复用器中的二分频器的初始相位不定,导致采样错误的问题。该二分频器中的第一置位电路在置位信号有效时,向第一反相器的输入端加载第一电平信号,使得所述第一输出端为第二电平;并向第二反相器的输入端加载第二电平信号,使得所述第二输出端为第一电平;以及在置位信号由有效变为无效后,该二分频器在其接收到的时钟信号的第一个作用沿后输出、第二个作用沿之前,其第一输出端输出第一电平,其第二输出端输出第二电平,从而输出确定位相的二分频后的时钟信号。
  • 一种时间分辨单光子或极弱光多维成像光谱系统及方法-201280048647.0
  • 翟光杰;俞文凯;刘雪峰;姚旭日;王超;孙志斌 - 中国科学院空间科学与应用研究中心
  • 2012-05-14 - 2016-11-23 - H03K21/00
  • 本发明提供一种时间分辨单光子或极弱光多维成像光谱系统及方法,一方面为了实现粗略时间分辨本发明提供了一种时间分辨单光子计数二维成像系统,用于进行彩色或灰色图像的成像;此外,为了实现高精度时间分辨本发明提供的多维成像的系统主要由光源、成像光谱测量单元、电学探测单元、系统控制单元、算法单元组成,其中,携带物体信息的光成像在空间光调制器上,按压缩传感理论对其随机调制,并利用点及阵列单光子探测器收集光栅出射光,同时记录下光子数和光子到达时间,运用压缩传感算法和成像光谱相关算法进行重建,具有单光子探测灵敏度、高空时分辨率、宽光谱范围,可广泛应用于单细胞生物物理学、材料缺陷检测等众多新兴高科技产业领域。
  • 脉冲频率测量设备和方法以及控制系统-201280069759.4
  • 翟李磊;刘玮;阿克塞尔·洛贝克 - ABB技术有限公司
  • 2012-10-24 - 2016-10-19 - H03K21/00
  • 本发明公开了一种脉冲频率测量设备和方法以及控制系统,所述设备包括硬件计数器以及处理单元,所述硬件计数器被配置为对输入脉冲序列执行计数操作以输出计数结果,所述处理单元被配置为从所述硬件计数器输出的计数结果得到脉冲个数,并测量得到的脉冲个数占用的第一时间周期,其中所述处理单元包括频率计算模块,所述频率计算模块被配置为基于得到的脉冲个数和所述第一时间周期计算输入脉冲序列的频率。根据本发明,在确保测量结果准确性的同时,可用相对较低的成本实现自适应脉冲频率测量和用于多个输入脉冲序列的多通道采样。
  • 高温微型脉冲计数器-201420649931.X
  • 杨阳;张慧婷 - 轻工业钟表研究所
  • 2014-11-03 - 2015-03-04 - H03K21/00
  • 本实用新型涉及一种高温微型脉冲计数器,包括机心座和设置在机心座上的电机、用于驱动所述电机的光耦驱动电路、过渡轮、计数轮、数码轮、第一传动轴和第二传动轴;所述光耦驱动电路是用于将外部脉冲信号转换为驱动电机转动的驱动信号的光耦驱动电路;所述光耦驱动电路、电机、第一传动轴和第二传动轴在机心座上从右向左依次设置。本实用新型选择电机驱动方式,较线圈转子结构体积小,较继电器驱动结构负载随环境变化稳定,可在高温+140℃,低温-55℃的严酷环境下正常工作,且驱动方式模块化,易于维修;采用数码轮机械传动方式,对温度变化不敏感。
  • 数字分数分频器-201180074633.1
  • K·钱德拉斯舍卡;S·佩勒拉诺 - 英特尔公司
  • 2011-10-01 - 2014-08-27 - H03K21/00
  • 一种数字分数分频器,用于分数分频数字频率信号,其可以包括多个时钟分频计数器模块、多个采样模块,以及求和模块。多个时钟分频计数器模块每个都可以接收输入时钟信号,其与剩余多个输入时钟信号有相移。各时钟分频计数器模块可以从接收的输入时钟信号产生长周期脉冲。每个采样模块可以耦合到多个时钟分频计数器模块中的一个的输出,并且可以从长周期脉冲产生短周期脉冲。求和模块可以对多个短周期脉冲进行求和,以产生分数频率时钟信号。
  • 一种防水脉冲计数器-201320594981.8
  • 刘孝明 - 重庆明光燃气设备有限公司
  • 2013-09-26 - 2014-04-02 - H03K21/00
  • 本实用新型公开了一种防水脉冲计数器,所述干簧管位于字轮的外侧,所述套管位于字轮内部,所述活塞与套管连接,所述开关位于字轮上,所述磁钢与字轮连接。本实用新型打破以往计数工具的传统概念,采用新方法计数,字轮的位置安装有磁钢,在靠近字轮的地方安装受磁钢影响的干簧管。磁钢靠近干簧管的时候,干簧管闭合;远离干簧管的时候,干簧管断开。电子控制装置通过判断干簧管开闭,来判断计数一个单位,而且安装活塞,装卸非常方便。新型双干簧管脉冲计数器技术准确度非常高,操作起来比较容易,结构简单,性价比非常高。
  • 格雷码计数器装置-201320442627.3
  • 李林;仲亚东 - 上海华力创通半导体有限公司
  • 2013-07-24 - 2014-02-26 - H03K21/00
  • 本实用新型揭示一种格雷码计数器装置,至少包括累加器和计数器,其中累加器是使用组合电路实现的,其编码类型为格雷编码,而计数器是使用寄存器时序电路实现,累加器连接于计数器,并且计数器会反馈输出到累加器的输入,累加器把当前计数器的值在格雷码域作累加处理之后将处理结果输出至计数器保存,如此不需要二进制与格雷码的互换,从而解决现有技术中延时较大及结构复杂的问题。
  • 一种带选通功能的低功耗除二分频器-201310439516.1
  • 樊晓华 - 南京中科微电子有限公司
  • 2013-09-24 - 2014-01-22 - H03K21/00
  • 本发明提供一种带选通功能的低功耗除二分频器,其中,包括正交本振信号输出端、时钟信号选通控制端以及两对时钟信号输入端;所述分频器对所述时钟信号输入端输入的两个时钟信号进行选通后进行二分频并通过所述正交本振信号输出端输出正交本振信号。通过采用两个D锁存器并以主从关系连接,利用了D锁存器的选择控制功能,满足了选通的要求,使得除二分频器达到输出较大带宽频率本振信号的需求。同时相当于将二选一多路开关内嵌于除二分频器中,故消耗的电流即为除二分频本身的电流,缺少了多路开关本身消耗电流,降低了功耗。
  • 物理量测定装置、物理量测定方法-201310199133.1
  • 大岛明浩;浓野友人 - 横河电机株式会社
  • 2013-05-24 - 2013-12-04 - H03K21/00
  • 一种物理量测定装置,其在以基准时钟对连续脉冲的输入信号的脉冲间隔进行计数时,不提高基准时钟的频率而使计数精度提高。该物理量测定装置具有:同步部,其使输入信号和基准时钟同步而生成同步输入信号;计数部,其以n个周期为1个单元,对同步输入信号1个单元中所包含的基准时钟的个数的与n个单元相当的合计值〈N〉进行测定;尾数产生部,其产生尾数信号;尾数累计部,其针对2n次尾数信号,将基于前半部分的n次的尾数信号的值相加,将基于后半部分的n次的尾数信号的值相减而输出尾数累计信号;校正计数部,其将尾数累计信号变换为基准时钟的个数〈dN〉;以及运算部,其计算输入信号1个单元中所包含的基准时钟的个数。
  • 一种基于采用锁相环脉冲插值技术的计数器及实现方法-201310186803.6
  • 沈昱明;周莹莹 - 上海理工大学
  • 2013-05-20 - 2013-08-14 - H03K21/00
  • 本发明涉及一种基于采用锁相环脉冲插值技术的计数器及实现方法。门控信号经处理电路后输入到FPGA可编程门阵列电路的I/O管脚,被检流量计的脉冲信号,经处理电路后输入到FPGA可编程门阵列电路另一I/O管脚。FPGA可编程门阵列电路对流量计脉冲信号进行锁相环脉冲插值处理后,输出到液晶显示;同时通过RS-232串行通信接口输出。本计数器能在几十秒或更短标定时间内,以及在流量计脉冲频率为几十或更小时,仍能够满足0.01%的被检流量计脉冲计数精度,使在流量范围较小的标定装置上,标定较大流量的流量计成为可能。锁相环脉冲插值技术,突破了采用双计时法和四计时法要求输入脉冲频率和占空比均匀的局限性。
  • 基于FPGA的PLC高速脉冲计数实现系统及方法-201110451285.7
  • 郭福坤 - 深圳市汇川控制技术有限公司;深圳市汇川技术股份有限公司
  • 2011-12-29 - 2013-07-03 - H03K21/00
  • 本发明提供了一种基于FPGA的PLC高速脉冲计数实现系统,包括FPGA,该FPGA包括有双端口块RAM、比较控制状态机以及计数器堆;其中所述双端口块RAM中包括有多组比较寄存器,所述计数器堆中包括多个用于对输入脉冲进行计数的计数器,所述计数器堆中的每一计数器对应所述双端口块RAM中的一组比较寄存器;所述比较控制状态机循环从所述双端口块RAM中读取每一个比较寄存器的值并与所述计数器堆中对应的计数器的值进行比较。本发明还提供一种对应的方法。本发明通过将比较数据存储于FPGA内部的双端口块RAM中,并使用比较控制状态机将双端口块RAM中的比较数据与计数器循环比较,从而实现PLC对高速脉冲的计数比较。
  • 一种利用增量型编码器的圈数记录方法-201310063319.4
  • 蒋晓亮;肖海健 - 中冶连铸技术工程股份有限公司
  • 2013-02-28 - 2013-06-26 - H03K21/00
  • 本发明提供一种利用增量型编码器的圈数记录方法,1)使用变频器读取增量型编码器编码数据,通过公式1,根据编码器数据计算得到旋转圈数n;2)分别对正、负跳变进行判断;3)采用公式2对编码器旋转圈数进行修正;4)用公式2计算编码器实际旋转圈数的方法是若判断出发生正跳变则将跳变的次数乘以负的圈数范围后加上当前显示值;若发生负跳变则将跳变的次数乘以圈数范围后加上当前显示值;无跳变则当前显示值便是实际圈数值。本发明可解决利用增量型编码器记录旋转圈数时计数值发生正、负跳变导致记录数据错误的问题,实现不需要增加绝对值型编码器仅用增量型编码器便能记录旋转圈数的圈数记录方法。
  • 调制域分析仪中的多相计数电路-201220730488.X
  • 杨成;杨文举;高萍;王爱川 - 中国电子科技集团公司第五十研究所
  • 2012-12-26 - 2013-06-12 - H03K21/00
  • 本实用新型提供一种调制域分析仪中的多相计数电路,包括:移相器,与一时基信号发生器相连接,接收一定频率的时基信号并产生N个不同相位的多相信号,每个相位之间差2π/N,N为大于等于2的自然数;计数器,与移相器相连接,接收计数器发出的相位为0的时基信号并对其进行计数;第一锁存器,与计数器相连接;第二锁存器,与移相器相连接,接收移相器发出的相位为-2π/N至-2π(N-1)/N的其余N-1个时基信号并记录其相位状态;时序控制电路,分别与时基信号发生器、第一锁存器和第二锁存器相连接。本实用新型通过上述电路的改进,简化了电路的规模和复杂性,方便了工程实现和调试,性能指标与改进前等效,已在调制域分析仪中得到应用。
  • 一种脉冲中心到脉冲中心的计数方法-201210538726.1
  • 刘中海 - 中国航空工业集团公司洛阳电光设备研究所
  • 2012-12-12 - 2013-04-17 - H03K21/00
  • 本发明涉及一种脉冲中心到脉冲中心的计数方法,首先计数器清零;第一个脉冲的脉冲前沿到达时,计数器开始计数,计数时钟为二分频时钟;第一个脉冲的脉冲后沿到达时,计数器继续计数,且计数时钟为正常频率时钟;第二个脉冲的脉冲前沿到达时,计数器继续计数,计数时钟为二分频时钟;第二个脉冲的脉冲后沿到达时,计数器停止计数,当前计数器即为两个脉冲中心到中心的计数值;本方法能够方便的实现从一个脉冲中心到下一个或后续任何一个脉冲中心的宽度测量,该方法实现简单,占用资源少,有利于产品的小型化设计,提高系统集成度。
  • 一种鉴别分频器高温厚膜集成电路-201220556302.3
  • 刘军 - 青岛汉源微电子有限公司
  • 2012-10-23 - 2013-04-10 - H03K21/00
  • 本实用新型公开了一种鉴别分频器高温厚膜集成电路,包括外壳以及鉴别分频器电路,所述的外壳具有双列引脚,每列10个共20个引脚,所述的鉴别分频器的元器件集成设置在厚膜电路上,封装在外壳内,元器件和外壳引脚连接;所述的鉴别分频器电路的电源输入为±12V。本实用新型与现有技术相比,供电电源为±12V,可实现电源共享,不需额外增加电源;并且还变两路输出为一路输出,既满足的现有的需要,同时还具有电路体积小、可靠性高的优点。
  • 一种多功能可调式定时控制器-201110265948.6
  • 赵良水 - 赵良水
  • 2011-09-05 - 2013-03-20 - H03K21/00
  • 本发明公开了定时器领域内的一种多功能可调式定时控制器,包括秒时基信号发生电路,秒时基信号发生电路的输出端与分形成电路的输入端相连,分形成电路的输出端与定时控制电路的输入端相连,分形成电路的输出端还与秒形成电的输入端相连,定时控制电路的输入端还与逻辑控制电路的输出端相连,逻辑控制电路的输出端还与秒时基信号发生电路相连,逻辑控制电路的输出端还与外电路相连。本发明提高了电路的控制精度,简化了电路结构,增强了电路的稳定性。本发明适用于各类适用定时的场合。
  • 带有滤波功能的正交信号4倍频计数方法-201210325600.6
  • 高会军;吴志兵;孙一勇;孙光辉;任雨;卫作龙;卢秋刚;周世亮 - 哈尔滨工业大学
  • 2012-09-05 - 2012-11-28 - H03K21/00
  • 带有滤波功能的正交信号4倍频计数方法,涉及一种正交信号4倍频计数方法。为了解决目前的技术方法缺少滤波功能易引入毛刺的干扰,造成计数失误的问题。将计数器、A信号移位寄存器和B信号移位寄存器初始化,在每个时钟沿将A信号移位寄存器和B信号移位寄存器移一位,用A信号移位寄存器和B信号移位寄存器中存储的值分析当前是否有A信号或B信号的边沿。若有,则根据当前A信号或B信号的边沿,检测另一相信号的电平,从而可以判断出电机的转向,当电机反转时,计数器counter减1,当电机正转时,计数器counter加1,再等待下一个时钟。用于为正交信号4倍频计数。
  • 一种互补测量的时间分辨单光子计数成像系统及方法-201210265250.9
  • 翟光杰;王超;赵清;俞文凯;刘雪峰 - 中国科学院空间科学与应用研究中心
  • 2012-07-27 - 2012-11-07 - H03K21/00
  • 本发明提供一种互补测量的时间分辨单光子计数成像系统及方法,该系统由光学部分和电学部分组成,光学部分用于成像、光调制、会聚收集等,电学部分用于探测、控制、时间分辨和成像等。该方法包括以下步骤:极弱光成像在空间光调制器上,经调制后出射至双臂方向,会聚后分别由可见光单光子点探测器和近红外光单光子点探测器探测,以时幅变换或延时计数门宽的方式实现周期对象皮秒级时间分辨,以逐帧测量方式实现非周期对象秒级时间分辨,根据两臂矩阵互补,利用关联的压缩传感算法重建出可见光及近红外光灰度视频帧序列。本发明解决了常规时间分辨成像方法的可见光与近红外光无法同时探测及空时分辨精度差等问题,具有潜在实用价值和广阔应用前景。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top