[发明专利]基于长短扫描链与JTAG接口的片上调试电路无效
申请号: | 201110263179.6 | 申请日: | 2011-09-07 |
公开(公告)号: | CN102591760A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 毕卓;匡旭晖;徐美华 | 申请(专利权)人: | 上海大学 |
主分类号: | G06F11/267 | 分类号: | G06F11/267 |
代理公司: | 上海上大专利事务所(普通合伙) 31205 | 代理人: | 何文欣 |
地址: | 200444*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于长短扫描链与JTAG接口的片上调试电路。其目的是对微处理器内核提供一种功能强大的,且灵活多样的调试功能。所述的片上调试电路包括调试接口模块、调试异常控制模块、调试暂存模块和长短扫描链模块。片上调试电路将调试主机上发出的调试命令和数据,通过JTAG接口传输给调试接口模块,然后由测试访问控制器进行命令译码,再通过长短两条扫描链模块传输给微处理器核和调试异常控制模块,由所述的调试异常控制模块完成调试异常功能设置;所述的调试功能包括对程序设置断点,单步控制;读取和修改微处理器核的通用寄存器,控制程序在处理器上的运行,处理各类异常。调试暂存模块则是在调试功能触发时,保存微处理器核的运行状态,用当微处理器核退出调试时,恢复原来的运行状态。 | ||
搜索关键词: | 基于 长短 扫描 jtag 接口 调试 电路 | ||
【主权项】:
一种基于长短扫描链与JTAG接口的片上调试电路,包括调试接口模块(1)、调试异常控制模块(2)、调试暂存模块(3)和长短扫描链模块(4),其特征在调试主机(5)连接调试接口模块(1),调试接口模块(1)的另一端连接长短扫描链模块(4),长短扫描链模块(4)分别连接微处理器核(6)和调试异常控制模块(2),调试异常控制模块(2)接收长短扫描链模块(4)发送而来的数据,设置数据断点和指令断点,触发调试异常,然后将中断信号发送给微处理器,进行调试;调试暂存模块(3)与微处理器核(6)相连,用于保存当前的微处理器运行状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201110263179.6/,转载请声明来源钻瓜专利网。
- 上一篇:一种封闭式结构的钠硫电池
- 下一篇:蓝牙芯片快速检测系统