[发明专利]非易失性存储器的多电平单元编程方法有效

专利信息
申请号: 200610136035.3 申请日: 2006-10-20
公开(公告)号: CN101071635A 公开(公告)日: 2007-11-14
发明(设计)人: 何文乔;张钦鸿;张坤龙;洪俊雄 申请(专利权)人: 旺宏电子股份有限公司
主分类号: G11C11/56 分类号: G11C11/56
代理公司: 永新专利商标代理有限公司 代理人: 覃鸣燕
地址: 中国台湾新竹*** 国省代码: 中国台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明披露了一种改变氮化物存储器单元中多位单元内多电平单元编程顺序的方法,该方法可降低或消除编程步骤之间起始电压移动,且同时避免因互补位扰乱所引起读取窗持续时间的抑制。在第一实施例中,本发明依下列顺序编程具四位的多位单元内的多电平单元:编程一第三编程电平(电平Ⅲ),编程一第一编程电平(电平Ⅰ)与一第二编程电平(电平Ⅱ)至电平Ⅰ,以及自第一编程电平对第二编程电平进行编程。在第二实施例中,本发明依下列顺序编程具四个位的多位单元内的多电平单元:编程一第三编程电平(电平Ⅲ),编程一第二编程电平(电平Ⅱ)及编程一第一编程电平(电平Ⅰ)。
搜索关键词: 非易失性存储器 电平 单元 编程 方法
【主权项】:
1.一种编程一四位氮化物捕获存储器单元中的一多位单元内的一多电平单元的方法,该方法包括:进行该氮化物存储器单元内的电平三的编程,其中该电平三的编程具有一第三起始电压电平;在该电平三编程后,进行该氮化物捕获存储器单元内的电平二的编程,其中该电平二的编程具有第二起始电压电平;及在该电平二编程后,进行该氮化物捕获存储器单元内的电平一的编程,其中该电平一的编程具有第一起始电压电平;其中该第三起始电压电平高于该第二起始电压电平,且其中该第二起始电压电平高于该第一起始电压电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于旺宏电子股份有限公司,未经旺宏电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610136035.3/,转载请声明来源钻瓜专利网。

同类专利
  • 电阻式存储器设备-201880062128.7
  • W·科尔曼斯;A·塞巴斯蒂安;V·约纳拉加达;M·萨林加;B·克斯汀 - 国际商业机器公司;亚琛工业大学
  • 2018-09-13 - 2023-10-27 - G11C11/56
  • 本发明特别地涉及一种电阻式存储器设备,其包括用于控制该电阻式存储器设备的控制单元和多个存储器单元。该多个存储器单元包括第一端子、第二端子和相变段,该相变段包括用于以多个电阻状态存储信息的相变材料。该相变段被布置在第一端子与第二端子之间。相变材料包括锑。此外,相变段的尺寸中的至少一个尺寸小于15纳米。电阻式存储器设备的附加实现方式包括相关方法、相关控制单元、相关存储器单元和相关计算机程序产品。
  • 用于读取闪存存储器设备的方法和装置-202180092032.7
  • L·佐罗;R·米歇罗尼 - 微芯片技术股份有限公司
  • 2021-04-30 - 2023-09-29 - G11C11/56
  • 一种用于读取闪存存储器设备的方法包括存储可靠性状态分类神经网络(CNN)模型的配置文件和回归神经网络(RNN)推理模型的配置文件,以及存储对应于可靠性状态的可靠性状态标签。识别当前P/E循环次数,并且选择对应于该当前P/E循环次数的可靠性状态CNN模型。执行所选择的可靠性状态CNN模型的神经网络操作以识别预测的可靠性状态。识别对应的可靠性状态标签,并且选择对应的RNN推理模型。使用该可靠性状态标签作为输入,执行所选择的RNN推理模型的神经网络操作,以生成指示阈值电压偏移读取误差(TVS‑RE)曲线的形状的输出。识别对应于该TVS‑RE曲线的最小值的阈值电压偏移补偿(TVSO)值,并且使用所识别的TVSO值处的阈值电压偏移读取来执行读取。
  • 在非易失性存储器中存储和检索多位数据的系统和方法-201880084428.5
  • V·蒂瓦里;H·V·特兰;N·多 - 硅存储技术股份有限公司
  • 2018-12-11 - 2023-09-29 - G11C11/56
  • 存储器设备包括存储器单元,每个存储器单元被配置为在读取操作期间产生输出电流。电路被配置为针对存储器单元中的每一个基于存储器单元的输出电流来生成读取值。电路被配置为针对存储器单元中的每一个,将存储器单元的读取值乘以倍增器以生成倍增的读取值,其中用于存储器单元中的每一个的倍增器不同于用于存储器单元中的任何其他存储器单元的倍增器。电路被配置为对倍增的读取值求和。读取值可以是电流、电压或数值。另选地,可使用相加的常数值来代替倍增器。可将倍增器或者常数施加于来自各个单元的读取电流,或者整个位线上的读取电流。
  • 多层自选择存储器装置-201880079654.4
  • A·雷达埃利;I·托尔托雷利;A·皮罗瓦诺;F·佩里兹 - 美光科技公司
  • 2018-11-30 - 2023-09-26 - G11C11/56
  • 本申请案涉及一种多层自选择存储器装置。描述与多层自选择存储器装置有关的方法、系统及装置。自选择存储器单元可存储由所述自选择存储器单元的不同阈值电压表示的一或多个数据位。可改变编程脉冲以通过修改于其期间跨所述自选择存储器单元维持固定电压电平或固定电流电平的一或多个持续时间而建立所述不同阈值电压。所述自选择存储器单元可包含硫属化物合金。所述硫属化物合金中的元素的非均匀分布可确定所述自选择存储器单元的特定阈值电压。所述编程脉冲的形状可经配置以基于所述自选择存储器单元的所要逻辑状态修改所述硫属化物合金中的所述元素的分布。
  • 感测放大装置-201811591518.1
  • 吴瑞仁 - 北京时代全芯存储技术股份有限公司
  • 2018-12-25 - 2023-09-22 - G11C11/56
  • 一种感测放大装置包含第一输入端、第二输入端、参考单元、开关单元及感测放大器。第一输入端耦接于第一记忆体单元。第二输入端耦接于第二记忆体单元。参考单元用以提供参考信号。开关单元选择性地耦接于第一输入端、第二输入端及参考单元。感测放大器包含两端点,通过开关单元的切换以使感测放大器的两端点分别耦接于第一输入端及第二输入端,以工作于双记忆体单元模式,或通过开关单元的切换以使感测放大器的两端点其中一者耦接于第一输入端或第二输入端,并使感测放大器的两端点其中另一者耦接于参考单元,以工作于单记忆体单元模式。
  • 非易失性存储器及控制方法-201910129555.9
  • 原德正;柴田升 - 铠侠股份有限公司
  • 2015-03-05 - 2023-08-25 - G11C11/56
  • 本发明是一种可降低页面间的错误产生概率的偏倚的非易失性存储器及控制方法。在非易失性存储器中,存储单元所存储的三比特对应于三页,根据比特值设定阈值电压,即在第一页的写入中,根据比特值将阈值电压设定在第一或二阈值区域,在第二页的写入中,根据比特值当为第一阈值区域时将阈值电压设定在第一或四阈值区域、当为第二阈值区域时将阈值电压设定在第二或三阈值区域,在第三页的写入中,根据比特值当为第一阈值区域内时将阈值电压设定在第一或六阈值区域、当为第二阈值区域内时将阈值电压设定在第二或七阈值区域、当为第三阈值区域内时将阈值电压设定在第三或八阈值区域、当为第四阈值区域内时将阈值电压设定在第四或五阈值区域。
  • 非易失性存储装置和操作非易失性存储装置的方法-201880041134.4
  • 卢景煌;董颖达 - 桑迪士克科技有限责任公司
  • 2018-05-14 - 2023-08-25 - G11C11/56
  • 本发明公开了非易失性存储系统以及操作非易失性存储系统的方法。阻止、减小与选择栅极相邻的虚设存储器单元控制栅极上的爬升电压和/或使其放电。在一些方面中,在感测操作之后,不允许在所述选择栅极旁边的虚设存储器单元上发生所述爬升电压。在一些方面中,在感测操作之后,电压可以在所述虚设存储器单元控制栅极上爬升,但是其被放电。减小和/或阻止所述爬升电压可以减小所述虚设存储器单元与选择栅极晶体管之间的电场。这可以阻止或至少减小所述选择栅极晶体管的阈值电压的变化。还可以通过减小所述虚设存储器单元控制栅极上的所述爬升电压来解决附加问题。
  • 相变存储器单元-202180081316.6
  • 玉仁祚;鲍如强;A·H·西蒙;K·布里;N·索尔尼尔;I·R·萨拉夫;M·桑卡拉潘迪恩;S·麦合塔 - 国际商业机器公司
  • 2021-11-18 - 2023-08-22 - G11C11/56
  • 一种半导体结构(100),包括:由电介质层(114)包围的加热器(116);在加热器(116)的顶部部分上的投射衬垫(124);在投射衬垫(124)上方的相变材料层(126);以及包围相变材料层(126)的顶部的顶部电极触点(136)。投射衬垫可覆盖加热器(116)的顶表面。投射衬垫(124)可以将相变材料层(126)与第二电介质层和加热器(116)分隔开。投射衬垫(124)可以在相变材料层(126)的结晶相(126a)和无定形相(126b)中提供平行的传导路径。顶部电极触点(136)可以通过金属衬垫(134)与相变材料层(126)分隔开。半导体结构(100)可包括在加热器(116)下方并与加热器(116)电接触的底部电极(110)和在相变材料层(126)上方并与相变材料层(126)电接触的顶部电极(128)。
  • 一种对检测到的信号进行处理的方法及电路-202010656891.1
  • 卢年端;李泠;吴全潭;王嘉玮;耿玓;刘明 - 中国科学院微电子研究所
  • 2020-07-09 - 2023-08-11 - G11C11/56
  • 本发明涉及一种对检测到的信号进行处理的方法及电路,该电路包括:阻变存储器、负载电阻、电容器、外加电源,阻变存储器与电容器并联,阻变存储器与负载电阻串联,该外加电源施加外加电压于阻变存储器和负载电阻串联形成的电路两端,将检测到的信号作为外加电压,经过该电路的处理后,输出振荡信号,在该外加电压超出第一阈值电压时,该阻变存储器从高阻态转变为低阻态,且电容器开始放电;外加电压降至第二阈值电压以下时,阻态存储器从低阻态转变为高阻态,且该电容器开始放电;基于该电容器的充电时长、放电时长、以及经过充电和放电得到的振荡频率,获得振荡信号的波形,进而用于模拟神经元系统中对采集到的信号进行处理的过程。
  • 增强状态双存储器单元-202180083346.0
  • B·赫克马特肖尔塔巴里;A·雷兹尼克 - 国际商业机器公司
  • 2021-11-23 - 2023-08-08 - G11C11/56
  • 一种电路包括存储器单元。该存储器单元包括第一存储器元件、第二存储器元件、第一晶体管和第二晶体管。第一存储器元件连接到位线。第二存储器元件连接到选择线。第一晶体管连接到第一字线。第二晶体管连接到第二字线。通过将第一写入电压施加到位线、将第二写入电压施加到第二字线、将第一中间电压施加到选择线以及将第二中间电压施加到第一字线来对第一存储器元件进行编程。选择线连接到高阻抗。第一写入电压可以是正电源电压,第二写入电压可以是负电源电压。
  • 二位磁阻随机存取存储器单元-202180076101.5
  • K·约詹德拉;E·R·埃瓦茨 - 国际商业机器公司
  • 2021-11-10 - 2023-07-14 - G11C11/56
  • 提供了一种磁阻随机存取存储器(MRAM)单元。MRAM单元包括第一重金属层和耦合到第一重金属层的第一磁隧道结(MTJ)。第一MTJ具有第一面积。MRAM单元还包括第二MTJ。第二MTJ与第一MTJ串联连接,并且第二MTJ具有与第一面积不同的第二面积。第二MTJ与第一MTJ共享参考层。MRAM单元还包括耦合到第二MTJ的第二重金属层。
  • 多层级存储器单元中增强的数据可靠性-202180065556.7
  • 何德平;D·A·帕尔默 - 美光科技公司
  • 2021-08-10 - 2023-06-23 - G11C11/56
  • 描述了用于在多层级存储器单元中增强的数据可靠性的方法、系统和装置。对于写入操作,主机装置可识别将由存储器装置处的存储器单元集合存储的第一数据集合。基于所述第一数据集合内的位的数量小于所述存储器单元集合的存储容量,所述主机装置可生成第二数据集合且将包含所述第一和第二数据集合的写入命令发送到所述存储器装置。对于读取操作,所述主机装置可响应于发送读取命令而从所述存储器装置接收所述第一数据集合。所述存储器装置可从所述第一数据集合提取第二数据集合且使用所述第二数据集合验证所述第一数据集合的一部分。
  • 具有改善的保存特性的相变存储器器件及其相关方法-202211513757.1
  • E·彼得罗尼;A·雷达埃利 - 意法半导体股份有限公司
  • 2022-11-29 - 2023-06-02 - G11C11/56
  • 本公开的实施例涉及具有改善的保存特性的相变存储器器件及其相关方法。相变存储器元件具有存储器区域,第一电极和第二电极。存储器区域布置在第一和第二电极之间,并具有体区和有源区。存储器区域由基于锗、锑和碲的合金制成,其中在存储器区域的体区中锗的百分比高于锑和碲。所述有源区被配置为在与第一存储器逻辑电平相关联的第一稳定状态和与第二存储器逻辑电平相关联的第二稳定状态之间切换。有源区在第一下,有源区具有均匀的非晶结构,在第二稳定状态中,有源区具有不同的多晶结构,包括具有第一化学计量的第一部分和具有不同于第一化学计量的第二化学计量的第二部分。
  • 在不同读取模式之间切换的设备和读取存储器的方法-201910019299.8
  • F·E·C·迪塞格尼;C·托尔蒂;D·曼弗雷 - 意法半导体股份有限公司
  • 2019-01-09 - 2023-05-12 - G11C11/56
  • 本申请涉及在不同读取模式之间切换的设备和读取存储器的方法。存储器器件包括第一存储器扇区和第二存储器扇区,每个存储器扇区包括相应的多个局部位线,局部位线可以选择性地耦合到多个主位线。存储器器件还包括第一放大器和第二放大器以及布置在主位线与第一和第二放大器之间的路由电路。路由电路包括:布置在第一下部主位线和第一放大器的第一输入之间的第一下部开关;布置在第一下部主位线和第二放大器的第一输入之间的第二下部开关;布置在第一上部主位线和第一放大器的第一输入之间的第一上部开关;布置在第一上部主位线和第二放大器的第一输入之间的第二上部开关。第一和第二放大器的第二输入分别耦合到第二下部主位线和第二上部主位线。
  • 多路选择器-202211171080.8
  • 安贤雅;俞昌植;朴珍宽;尹声雨 - 三星电子株式会社
  • 2022-09-23 - 2023-05-09 - G11C11/56
  • 一种多路选择器包括:第一反相器,所述第一反相器用于接收第一数据并使所述第一数据反相;第二反相器,所述第二反相器用于接收第二数据并使所述第二数据反相;以及第一驱动器,所述第一驱动器连接到所述第一反相器的输出端并且连接到所述第二反相器的输出端。所述第一驱动器被配置为输出所述第一数据或所述第二数据作为输出数据。
  • 读取多层级存储器单元-202180049074.2
  • M·罗布斯泰利;F·佩里兹;I·托尔托雷利;A·皮罗瓦诺 - 美光科技公司
  • 2021-06-29 - 2023-04-28 - G11C11/56
  • 描述用于读取多层级存储器单元的方法、系统及装置。所述存储器单元可经配置以存储三个或更多个逻辑状态。所述存储器装置可将第一读取电压施加到存储器单元以确定通过所述存储器单元存储的逻辑状态。所述存储器装置可基于施加所述第一读取电压而确定是否发生第一突返事件且基于确定未能发生所述第一突返事件而施加第二读取电压。所述存储器装置可确定是否发生第二突返事件且基于是否发生所述第一突返事件或所述第二突返事件而确定所述逻辑状态。
  • 半导体装置的驱动方法-202180047447.2
  • 山崎舜平;木村肇;国武宽司 - 株式会社半导体能源研究所
  • 2021-07-20 - 2023-03-28 - G11C11/56
  • 提供一种能够长期间保持数据的半导体装置。该半导体装置包括设置有电容、第一晶体管以及第二晶体管的单元,电容包括第一电极、第二电极及铁电层,铁电层设置在第一电极与第二电极之间,通过施加第一饱和极化电压或其极性与第一饱和极化电压不同的第二饱和极化电压发生极化转换,第一电极、第一晶体管的源极和漏极中的一个及第二晶体管的栅极彼此电连接。在第一期间,对铁电层施加第一饱和极化电压。在第二期间,对铁电层施加第一饱和极化电压与第二饱和极化电压之间的值的电压作为数据电压。
  • 一种延长相变存储器寿命的数据编码方法及系统-202211551731.6
  • 董小社;米珏;惠祖明;王龙翔;陈维多 - 西安交通大学
  • 2022-12-05 - 2023-03-17 - G11C11/56
  • 本发明公开了一种延长相变存储器寿命的数据编码方法及系统,设计重复法与统计法两种方法计算得到数据特点的相似单元,通过相似单元表示缓存块内数据,实现数据编码;当统计法与重复法的计算结果相同时,设置一个相似单元通过异或操作进行数据编码;当统计法与重复法的计算结果不同时,考虑同时采用两个相似单元进行数据编码。判断编码后的数据是否超长,最终选择一种对存储单元按位更新数目最少的形式作为最终的数据形式写入相变存储器中。通过充分利用缓存块内数据相似的特点,采用相似单元作为数据特点表示缓存块内其他数据,减少了写入操作中需要对存储单元更新的数目,能够显著克服由于写操作导致的相变存储器寿命较短、使用能耗较高的不足。
  • 用于固态驱动器的可划分神经网络-202180037107.1
  • L·佐罗;R·米歇罗尼 - 微芯片技术股份有限公司
  • 2021-01-15 - 2023-02-24 - G11C11/56
  • 本发明公开了一种方法,该方法包括:存储具有独立分类核心部分(ICCP)的多核心神经网络推断(MCNNI)模型的配置文件。每个ICCP对应于针对每个参数的多个类别中的一个类别。该MCNNI模型的加权矩阵的每行上的第一多个加权值具有非零值,并且每行上的第二多个加权值具有零值。该配置文件被加载到神经网络引擎中。监测集成电路设备的操作以识别对应于参数中的每个参数的使用值。使用该使用值作为输入来执行单个神经网络操作,以在每个ICCP的输出神经元处生成指示对一个或多个变量的估计的输出值。识别对应于输入使用值的该ICCP的该输出值并将其作为输出进行发送。
  • 在存储装置上每单元实施可变数目的位-202180037116.0
  • M·A·赫尔姆 - 美光科技公司
  • 2021-05-06 - 2023-02-03 - G11C11/56
  • 公开了包含存储器组件和耦合到所述存储器组件的处理装置的系统和方法。所述处理装置可使用每存储器单元存储第一数目的位的第一类型存储器单元对所述存储器组件的块进行编程。然后,所述处理装置可确定所述存储器组件的已使用的内存量大于容量阈值。响应于确定对所述块的存取频率满足准则,处理装置可接着使用每存储器单元存储第二数目的位的第二类型存储器单元对所述块进行编程,其中所述第二数目的位超过所述第一数目的位。
  • 用于相变存储器单元的驱动器电路和对应的方法-202210877148.8
  • A·M·马卡罗内;A·康特;F·托马约洛;M·彼萨萨勒;M·鲁塔 - 意法半导体股份有限公司
  • 2022-07-25 - 2023-02-03 - G11C11/56
  • 本公开的实施例涉及用于相变存储器单元的驱动器电路和对应的方法。一种电路包括多个存储器单元,其中每个存储器单元包括:相变存储器存储元件,与供应电压节点与参考电压节点之间的相应电流调制晶体管串联耦合,电流调制晶体管被配置为在控制端子处接收驱动信号且根据驱动信号将相应编程电流注入到相应相变存储器存储元件中;驱动器电路,其被配置为在共用控制节点处产生驱动信号,其中共用控制节点耦合到电流调制晶体管的控制端子。驱动信号调制编程电流以产生SET编程电流脉冲和RESET编程电流脉冲,以及至少一个电流生成器电路,其被配置为响应于电流调制晶体管将编程电流注入到相应相变存储器存储元件中而将补偿电流注入到共用控制节点中。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top