[发明专利]时钟信号发生装置无效
申请号: | 00123480.3 | 申请日: | 2000-08-17 |
公开(公告)号: | CN1156084C | 公开(公告)日: | 2004-06-30 |
发明(设计)人: | 须山明昇 | 申请(专利权)人: | 日本胜利株式会社 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;G11B20/10 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 谢丽娜;余朦 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种时钟信号发生装置。由相位比较器(13)、差动放大器(14)、低通滤波器(15)和电压控制振荡电路(VCO16)构成锁相环电路,使检测电路(12)的输出信号(SPB)和时钟信号(CLK)用相位锁定来控制。误差量积分电路(21)对误差校正电路(17)中的误差量积分,微机(22)按照被积分的误差量(ERR)设定基准电压数据(DVREF)。基准电压数据(DVREF)被转换成基准电压(VREF),用来控制振荡电路(VCO 16)的工作点。 | ||
搜索关键词: | 时钟 信号 发生 装置 | ||
【主权项】:
1.一种时钟信号发生装置,产生在对输入数字信号的误差进行检测和校正的误差校正电路和在配置于该误差校正电路前级的电路中使用的时钟信号,并且,具有锁相环电路,其包括相位比较电路和电压控制振荡电路,相位比较电路对输入到所述误差校正电路中的数字信号和所述时钟信号的相位进行比较,而电压控制振荡电路根据该相位比较电路的输出信号来驱动,输出所述时钟信号,锁相环电路锁定所述数字信号和时钟信号的相位,其特征在于,该装置包括:误差量积分电路,对所述误差校正电路检测的误差发生量在一段预定时间上积分,和基准信号发生电路,输出基准信号,以及由所述误差校正电路的输出信号控制该基准信号的输出电平,并由所述基准信号控制所述电压控制振荡电路的工作点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本胜利株式会社,未经日本胜利株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/00123480.3/,转载请声明来源钻瓜专利网。
- 上一篇:电荷激励电路及锁相环路频率合成器
- 下一篇:数字处理锁相环的相位补偿电路