专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果84个,建议您升级VIP下载更多相关专利
  • [发明专利]一种腌菜盐水回收装置-CN202311126659.7在审
  • 李荣宽 - 李荣宽
  • 2023-09-01 - 2023-10-27 - B01D33/04
  • 本发明涉及盐水回收装置技术领域,具体的说是一种腌菜盐水回收装置,包括倾斜设置的支撑板,所述支撑板的下部一侧固定连接有第一支腿,所述支撑板下部另一侧固定连接有第二支腿,所述第一支腿的长度大于第二支腿的长度;当储水箱下移到极限后,过滤网处于展开状态,此时储水箱内的水体依靠排水管排出,并落在过滤网上,依靠过滤网对水体进行杂质过滤;储水箱下移到极限的同时,储水箱不再与挤压结构挤压接触,依靠发条弹簧的复位效果带动过滤网进行复位移动,从而使过滤网在复位移动的过程中,排水管持续性的将储水箱内的水体排出,并通过过滤网进行过滤,以此提高对水体的过滤效率以及过滤便捷性。
  • 一种腌菜盐水回收装置
  • [发明专利]一种Pipeline SAR-ADC电路结构-CN201711225630.9有效
  • 李荣宽;周骏;沈泓翔 - 四川知微传感技术有限公司
  • 2017-11-29 - 2023-10-27 - H03M1/38
  • 本发明公开了一种Pipeline SAR‑ADC电路结构,包括前级采样比较电路、后级采样比较电路、数字逻辑控制模块及两个寄存器模块,其中,前级采样比较电路包括第一比较器、第一开关、第二开关、m条前级正端比较支路及m条前级负端比较支路。后级采样比较电路包括第二比较器、第三开关、第四开关、n条后级正端比较支路及n条后级负端比较支路。第一比较器的输出端连接数字逻辑控制模块的前m位输入接口,第二比较器的输出端连接数字逻辑控制模块的后n位输入接口。一个寄存器模块的输入接口与数字逻辑控制模块的前m位数字接口连接,另一个寄存器模块的输入接口与数字逻辑控制模块的后n位数字接口连接。本发明使用元器件少,便于实现,能提升输出速率和分辨率。
  • 一种pipelinesaradc电路结构
  • [发明专利]一种基于等离子基团接枝的管镜消毒装置-CN202310209249.2在审
  • 赵方程;聂振汪;郑春红;孙涛;尹惠敏;肖丛书;李荣宽 - 大连医科大学附属第二医院
  • 2023-03-07 - 2023-10-03 - A61L2/14
  • 本发明公开了一种基于等离子基团接枝的管镜消毒装置,包括在关闭状态下呈密闭的壳体组件;所述壳体组件的内侧壁设有第一驱动机构;所述第一驱动机构输出对称的第一线性自由度,同时输出对称的第二线性自由度,所述第一线性自由度及所述第二线性自由度为交错轴向;所述第一线性自由度;本发明通过第一驱动机构5、第二驱动机构6和接枝生成机构7之间的机械联动及其相互配合,基于对管镜表面不作机械应力式的直接配合,通过无应力消毒的形式直接作用于管镜,以拓扑状输出极性基团,以投影的形式覆盖管镜相对视角下的拓扑面的进行全方位高效灭菌,有效解决上述背景技术中所归类的传统技术的缺陷,有效保证实际应用及其实用性需求。
  • 一种基于等离子基团接枝消毒装置
  • [发明专利]乘时钟倍数跟随的高线性度正弦波发生器-CN201610675501.9有效
  • 李荣宽 - 嘉兴市纳杰微电子技术有限公司
  • 2016-08-16 - 2023-08-18 - H03B28/00
  • 本发明涉及一种乘时钟倍数跟随的高线性度正弦波发生器,包括基准电压输入端、接地端、全差分放大器及多个串联的分压电阻;还包括与外部时钟信号连接的除M锁相环,与所述除M锁相环连接的不门及计数器,与所述计数器连接的种子逻辑发生器,与所述种子逻辑发生器连接的移位寄存器,所述移位寄存器的时钟信号输入端与所述不门的输出端连接;所述移位寄存器通过逻辑开关依次控制第1+H正开关及第N+1‑H负开关打开,H为小于等于N且大于等于0的整数,以使所述全差分放大器输出正弦波。采用本发明,可解决频率稳定性低和线性度差的问题。
  • 时钟倍数跟随线性正弦波发生器
  • [发明专利]除时钟倍数跟随的高线性度正弦波发生器-CN201610675504.2有效
  • 李荣宽 - 嘉兴市纳杰微电子技术有限公司
  • 2016-08-16 - 2023-08-18 - H03B28/00
  • 本发明涉及一种除时钟倍数跟随的高线性度正弦波发生器,包括基准电压输入端、接地端、全差分放大器及多个串联的分压电阻;还包括与外部时钟信号连接的不门及计数器,与所述计数器连接的种子逻辑发生器,与所述种子逻辑发生器连接的移位寄存器,所述移位寄存器的时钟信号输入端与所述不门的输出端连接;所述移位寄存器通过逻辑开关依次控制第1+H正开关及第N+1‑H负开关打开,H为小于等于N且大于等于0的整数,以使所述全差分放大器输出正弦波。采用本发明,可解决频率稳定性低和线性度差的问题。
  • 时钟倍数跟随线性正弦波发生器
  • [发明专利]一种过采样式Pipeline SAR-ADC系统-CN201711225615.4有效
  • 李荣宽;周骏;沈泓翔 - 四川知微传感技术有限公司
  • 2017-11-29 - 2023-07-28 - H03M1/12
  • 本发明公开了一种过采样式Pipeline SAR‑ADC系统,包括顺次连接的过采样开关、模数转换系统及数字扩位系统,其中,模数转换系统包括逐次逼近型模数转换模块和寄存器,逐次逼近型模数转换模块的数量为N块,N为大于或等于2的正整数,N块逐次逼近型模数转换模块顺次连接形成N阶,每块逐次逼近型模数转换模块的阶数与其在所有逐次逼近型模数转换模块中输入信号的次序对应,每块逐次逼近型模数转换模块的数字输出端均与寄存器的输入端连接。数字扩位系统包括数字位增加模块和时钟控制模块,数字位增加模块包括级联积分梳状滤波器及与级联积分梳状滤波器连接的移动平均滤波器。本发明使用元器件少,便于实现,成本低,应用时能提升输出速率和分辨率。
  • 一种样式pipelinesaradc系统
  • [发明专利]一种加速度计电容检测电路-CN201710581214.6有效
  • 李荣宽;薛晓东;赵路坦 - 四川知微传感技术有限公司
  • 2017-07-17 - 2023-05-26 - G01P15/125
  • 本发明公开了一种加速度计电容检测电路,所述电路包括:调制器结构模块;电容补偿阵列模块;数模转换电路模块;输入共模补偿电路模块,其中,电容补偿阵列连接在调制器模块第一级开关电容积分器的前端,数模转换电路在一位数字输出的控制下连接到第一级开关电容积分器,输入共模补偿电路采样第一级开关电容积分器的输出,求得共模电压后反馈到第一级开关电容积分器的输入消除其输入共模电压偏差,解决了现有的加速度计电容检测电路存在容易受到环境和自身因素影响,且功耗较高,不便于加工的技术问题,实现了电路设计合理,不易受到环境和自身的影响,检测结果准确,且功耗较低的技术效果。
  • 一种加速度计电容检测电路
  • [外观设计]显示屏幕面板的穿梭框内定制操作图形用户界面-CN202230698026.3有效
  • 王钰;李晨;许小勇;蒋明鹏;张广庆;李荣宽 - 电科云(北京)科技有限公司
  • 2022-10-21 - 2023-05-16 - 14-04
  • 1.本外观设计产品的名称:显示屏幕面板的穿梭框内定制操作图形用户界面。2.本外观设计产品的用途:用于显示及人机交互。3.本外观设计产品的设计要点:在于图形用户界面。4.最能表明设计要点的图片或照片:主视图。5.图形用户界面的用途:用于在穿梭框左列表新建数据源以及为右列表中选中的数据源赋值。6.图形用户界面的人机交互方式:主视图为定制操作的主界面;点击主视图中的“新建”,界面演变为变化状态图1;在变化状态图1中输入“新建的OS Distro”,界面演变为变化状态图2;在变化状态图2中点击“保存”界面演变为变化状态图3;在变化状态图3中选中“新建的OS Distro”,界面演变为变化状态图4;在变化状态图4中点击右穿梭箭头,界面演变为变化状态图5;在变化状态图5中点击“value”,界面演变为变化状态图6;在变化状态图6中输入“新建的OS Distro的value ”,界面演变为变化状态图7;在变化状态图7中点击“保存”界面演变为变化状态图8。7.显示屏幕面板可用于平板电脑、笔记本电脑、台式机。
  • 显示屏幕面板穿梭定制操作图形用户界面
  • [发明专利]一种分时复用三轴加速度计及其控制方法-CN202010259468.8有效
  • 魏全;李荣宽;周骏 - 四川知微传感技术有限公司
  • 2020-04-03 - 2022-10-18 - G05D13/62
  • 本发明公开了一种分时复用三轴加速度计及其控制方法,本发明包括X、Y、Z三个轴向的敏感结构、电容/数字转换前端电路、ΔΣ调制器后级电路、高压驱动反馈电路和比例积分控制电路;其中,X、Y、Z三个轴向的敏感结构的上下极板均接入2相时钟信号。本发明分时复用三轴数字加速度计结构简单,三个轴向的传感器仅使用一个电路芯片加上相应的时序控制就可完成三轴加速度计的功能。本发明采用直接电容到数字量的转换结构不用电容到电压、电压到数字量的转换过程,节省了电路功耗、降低了电路复杂度及电路易受环境影响的因素如温度及工艺偏差等方面的影响。
  • 一种分时复用三轴加速度计及其控制方法
  • [发明专利]一种三次样条插值DAC数字前端系统-CN202011445311.0有效
  • 李荣宽;朱国良 - 电子科技大学
  • 2020-12-08 - 2022-10-14 - H03M3/00
  • 本发明公开了一种三次样条插值DAC数字前端系统,涉及数模转换器(DAC)领域。该系统结构包含数据集划分模块、三次样条插值器模块和Sigma‑Delta调制器模块。系统设计简单,运算量较小,易于在FPGA或ASIC中实现。并且本发明仅需三次样条插值器即可得到插值信号直接形成最终的过采样信号,不需要多级高阶低通滤波器,从而减小Sigma‑Delta DAC的面积和功耗。同时本发明使用的三次样条插值法是根据整体的样本信号来准确地预测出每段相邻点之间曲线的变化趋势,从而使三次样条插值后的过采样信号可以复现出完整的原始信号。
  • 一种三次样条插值dac数字前端系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top