专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果14个,建议您升级VIP下载更多相关专利
  • [发明专利]SPI从机接口电路和芯片-CN202310800565.7在审
  • 朱国钟;杨一聪 - 珠海市凌珑宇芯科技有限公司
  • 2023-06-30 - 2023-10-03 - G06F13/40
  • 本发明提供一种SPI从机接口电路和芯片,该电路包括时钟控制电路、命令执行器、数据管理器、输入移位器、输出移位器、数据输入端和数据输出端;时钟控制电路包括非门、异或门、片选信号端、时钟信号端、反相时钟端和正相时钟端,与非门的输出端与复位信号端电连接,非门的输出端与异或门的第一输入端电连接,异或门的第二输入端与时钟信号端电连接,异或门的输出端与反相时钟端电连接,正相时钟端与时钟信号端电连接。该芯片应用该电路。应用本发明可支持SPI所有时序模式且可避免高频时钟源问题。
  • spi接口电路芯片
  • [发明专利]一种芯片休眠管理系统和方法-CN202111092560.0在审
  • 朱国钟;苏龙健 - 珠海市凌珑宇芯科技有限公司
  • 2021-09-17 - 2023-03-21 - G06F9/4401
  • 本发明公开了一种芯片休眠管理系统和方法,系统包括唤醒源控制单元、唤醒逻辑控制单元、定时唤醒单元、低功耗时钟源、至少两个外部电源接入控制单元、内核电源控制单元以及工作电路逻辑内核。本发明的唤醒源支持逻辑唤醒信号和电源连接事件,使用更加灵活,本发明的逻辑唤醒信号支持逻辑运算,能够减少误唤醒事件,本发明的定时唤醒自动检查系统状态,及时处理一些变化缓慢但应该自动处理的状态,本发明能简化外部唤醒电路需求,降低方案成本,可广泛应用于芯片控制技术领域。
  • 一种芯片休眠管理系统方法
  • [发明专利]DDR频率的切换方法及装置-CN202011278272.X在审
  • 张盛仕;朱国钟 - 珠海全志科技股份有限公司
  • 2020-11-16 - 2022-05-17 - G11C7/10
  • 本发明公开了一种DDR频率的切换方法及装置,包括:DDR频率切换设备根据DDR的运行情况,确定所述DDR的需求工作频率;所述DDR频率切换设备判断所述DDR的当前工作频率与所述需求工作频率是否匹配;当判断出所述DDR的当前工作频率与所述需求工作频率不相匹配时,所述DDR频率切换设备将所述DDR的当前工作频率切换为所述需求工作频率。可见,本发明能够实现根据实际应用场景灵活地切换DDR工作频率,从而同时兼顾对DDR的功耗控制以及DDR的工作性能。
  • ddr频率切换方法装置
  • [发明专利]数据采样点的确定方法及装置-CN202010933980.6在审
  • 徐寅飞;匡双鸽;朱国钟 - 珠海全志科技股份有限公司
  • 2020-09-08 - 2022-03-08 - G06F13/40
  • 本发明公开了一种数据采样点的确定方法及装置,该方法包括基于采样时钟的上升沿和采样时钟的下降沿对采样时钟执行相位沿划分操作,得到预设数量的采样相位沿;根据所有采样相位沿采集外接设备发送的目标数据,得到该目标数据对应的传输起始标识,根据该传输起始标识以及所有采样相位沿确定目标数据的采样点。可见,本发明通过结合采样时钟的上升沿以及下降沿对采样时钟进行划分,并基于划分后的采样时钟的多个相位沿同时对应数据进行采样,能够简化数据的采样点的确定操作,有利于提高数据采样点的确定效率以及准确性;以及通过结合采样时钟的上升沿以及下降沿对数据进行采样,能够降低时钟的采样频率,有利于降低硬件的实现难度以及功耗。
  • 数据采样确定方法装置
  • [发明专利]闪速存储器及其复位信号输出方法-CN201410214734.X有效
  • 朱国钟 - 建荣集成电路科技(珠海)有限公司
  • 2014-05-20 - 2017-04-05 - G11C16/20
  • 本发明提供一种闪速存储器及其复位信号输出方法,该闪速存储器具有控制器以及被控制器访问的存储器,其中,闪速存储器还设有复位信号输出引脚,控制器的复位引脚与复位信号输出引脚连接,复位引脚内设有复位电路,复位电路包括依次串联的第一电阻、第一开关、第二开关以及第二电阻,第一开关与第二开关由控制器控制开闭,复位信号输出引脚连接至第一开关与第二开关之间。该方法是闪速存储器初始化结束前,控制器控制第一开关断开,且控制第二开关闭合,复位信号输出引脚输出低电平信号,闪速存储器初始化结束后,控制器控制第一开关闭合,且控制第二开关断开,复位信号输出引脚输出高电平信号。本发明能确保嵌入式控制器与闪速存储器的同步通信。
  • 存储器及其复位信号输出方法
  • [实用新型]闪速存储器-CN201420260030.1有效
  • 朱国钟 - 建荣集成电路科技(珠海)有限公司
  • 2014-05-20 - 2014-10-08 - G11C16/20
  • 本实用新型提供一种闪速存储器,具有控制器以及被控制器访问的存储器,其中,闪速存储器还设有复位信号输出引脚,控制器的复位引脚与复位信号输出引脚连接,复位引脚内设有复位电路,复位电路包括依次串联的第一电阻、第一开关、第二开关以及第二电阻,第一开关与第二开关由控制器控制开闭,复位信号输出引脚连接至第一开关与第二开关之间。本实用新型能确保嵌入式控制器与闪速存储器的同步通信。
  • 存储器
  • [实用新型]USB和SD接口复用电路-CN201420005605.5有效
  • 谭兴良;苏龙健;朱国钟;郑灼荣 - 建荣集成电路科技(珠海)有限公司
  • 2014-01-06 - 2014-10-01 - G06F13/38
  • 本实用新型提供了一种能减少通用输入输出引脚数且能实现USB和SD通信切换功能的USB和SD接口复用电路。本实用新型包括MCU、USB接口、SD接口,所述MCU包括4个IO,所述USB接口和所述SD接口通过复用MCU的IO与所述MCU主控芯片连接,MCU通过嵌入的复用控制模块对IO的功能组合进行分时复用,实现SD卡通信和USB通信两个功能;本实用新型在丰富了MCU应用功能的同时,还可以减少USB和SD连接总线对MCU主控芯片的IO资源的占用,降低了生产成本。本实用新型可应用于通信切换领域。    
  • usbsd接口用电

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top