专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果19个,建议您升级VIP下载更多相关专利
  • [发明专利]一种GPIO防抖动控制方法、装置、设备及介质-CN202310639349.9在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-05-30 - 2023-08-18 - G06F13/42
  • 本发明涉及信号处理领域,尤其涉及一种GPIO防抖动控制方法、装置、设备及介质。所述方法包括按照外部数据进入先后顺序进行边沿检测;基于检测到的边沿和预设写入规则将外部数据分段缓存到多个RAM,预设写入规则包括将首个边沿之前的一段数据写入一个RAM,以及将任意三个相邻边沿之间的两段数据写入两个不同RAM;按照数据段写入多个RAM的先后顺序读出RAM中的数据,并依次对每段数据进行计数统计以得到持续时长;基于持续时长和预设防抖值判断每段数据是否为抖动数据并进行恢复;将恢复数据和非抖动数据段按照先后顺序写入第一寄存器以得到去抖动外部数据。本发明的方案能准确滤波防抖,具有较高的处理效率。
  • 一种gpio抖动控制方法装置设备介质
  • [发明专利]一种信号处理装置、芯片、方法及设备-CN202310402262.X有效
  • 丁月;庄戌堃;周玉龙 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-04-17 - 2023-07-14 - H03H21/00
  • 本发明提出一种信号处理装置、芯片、方法及设备。装置包括:比较器,配置用于接收滤波系数的写入值和当前存储值,以及将二者进行比较并将比较结果输出;边沿检测器,配置用于接收输入信号,以及判断其是否发生边沿跳变并将判断结果输出;状态机,分别与比较器和边沿检测器的输出端连接,配置用于根据比较结果和判断结果确认是否输出包含滤波系数的写入值的信号;计数器,分别与状态机的输出端和边沿检测器的输出端连接,配置用于根据状态机输入的信号和边沿检测器输入的判断结果确认是否基于滤波系数的写入值进行计数并相应输出对输入信号进行采样的控制信号。本发明公开的方案避免滤波系数发生变化而无法还原出真实输入信号的问题。
  • 一种信号处理装置芯片方法设备
  • [发明专利]一种链路层错误数据重传方法、系统及存储介质-CN202310036918.0在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-01-10 - 2023-06-06 - H04L1/1829
  • 本发明提供了一种链路层错误数据重传方法,包括以下步骤:选取N帧数据帧,N为大于等于1的自然数,并在每个数据帧的帧头中加入表示顺序的顺序编码;将N帧数据帧作为一组数据,依次发送;对接收的一组数据中的N帧数据帧分别进行CRC校验,针对校验无误的数据帧返回包含该校验无误的数据帧的顺序编码的确认指令,且针对校验到错误的特定数据帧返回包含该特定数据帧的顺序编码的重传指令;根据接收的重传指令中的顺序编码,重新发送该顺序编码指向的特定数据帧;对重新发送的特定数据帧再次进行CRC校验,在该特定数据帧校验无误时返回确认指令;以及在接收到一组数据中所有数据帧的确认指令后,完成该一组数据的传输并进行下一组数据的传输。
  • 一种链路层错误数据方法系统存储介质
  • [发明专利]数据处理方法、装置及计算机可读存储介质-CN202011271639.5有效
  • 王骞;庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2020-11-13 - 2022-12-23 - G06F9/30
  • 本申请公开了一种数据处理方法、装置及计算机可读存储介质。其中,方法包括预先为总线上设备的可访问内部寄存器设置相应的镜像寄存器。当接收到有效的总线写请求,将待写入数据锁存至写请求的寄存器对应的镜像寄存器中,并发送在延迟时间段内该镜像寄存器值不变的指令,同时生成FIFO处理请求;延迟时间段从当前时刻开始、时长为数据延迟时间,数据延迟时间大于数据从写入FIFO到写出FIFO、写入内部寄存器及数据同步所需时间之和。根据单深度的FIFO的状态将数据写入目标寄存器,并在延迟时间段之外调用数据同步程序将目标寄存器的变化数据写入至相应的镜像寄存器,可有效解决总线写后立即读这种应用场景下出现的读写不一致的问题,且不会降低整体系统性能。
  • 数据处理方法装置计算机可读存储介质
  • [发明专利]一种检测PCB阻抗值的方法、系统、设备和存储介质-CN202210736200.8在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2022-06-27 - 2022-09-27 - G01R31/28
  • 本发明提供一种检测PCB阻抗值的方法、系统、设备和存储介质,方法包括:测试PCB板卡各种阻抗数据以获得阻抗值,并根据获得的阻抗值的种类来设置对应数量的簇中心;计算每个阻抗值到不同的簇中心的距离,并将每个阻抗值划分到其距离最小的一个簇中心所处的簇;重新计算每个簇的平均值作为新的簇中心,并根据新的簇中心对每个阻抗值进行重新划分,重复本步骤直到达到预设迭代次数;以及计算每个数据到当前簇中心的距离,将本簇内大于平均值的数据标记为异常值,并根据所述异常值追踪对应的PCB板卡。本发明采用K‑meas聚类算法,利用K‑means算法对异常值敏感的特点,根据PCB板卡阻抗值特点选取K值,迭代次数少。
  • 一种检测pcb阻抗方法系统设备存储介质
  • [发明专利]一种GPIO防抖功能测试方法、系统、装置及芯片-CN202210164709.X有效
  • 庄戌堃 - 苏州浪潮智能科技有限公司
  • 2022-02-23 - 2022-05-24 - G06F11/22
  • 本发明公开了一种GPIO防抖功能测试方法、系统、装置及芯片,该方法应用于芯片,先确定芯片中待检测的GPIO和辅助检测的GPIO,然后根据芯片自身内部的时钟,可以在芯片内部产生任意时间宽度的干扰信号,并将干扰信号通过辅助检测的GPIO发送至待检测的GPIO,再接收待检测的GPIO经过防抖处理后接受到的干扰信号,通过判断待检测GPIO经过防抖功能后接受到的全部干扰信号的数量是否等于第一预设数量来判断待检测的GPIO的防抖功能是否正常,可见通过这种方式不需要增加外接的信号发生器,同时也可以产生测试需要的任意时间长度的干扰信号。
  • 一种gpio功能测试方法系统装置芯片
  • [发明专利]一种芯片架构及信号完整性测试方法-CN202111447237.0在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2021-11-30 - 2022-04-08 - G06F15/78
  • 本申请公开了一种芯片架构及信号完整性测试方法,该芯片架构包括多个待测模块和测试模块,所述测试模块包括功能寄存器、数据寄存器和状态寄存器,当所述测试模块收到任一所述待测模块的通信链路的测试指令,根据所述测试指令配置所述功能寄存器和所述测试指令对应的所述数据寄存器,以使所述状态寄存器和/或所述待测模块的引脚输出测试结果。本申请不需要将芯片安装于主板上,直接根据芯片架构内部的测试模块,就能够得到每个待测模块的通信链路的信号测试结果,过程简单快捷,测试成本低,测试范围明确,能够准确快速地确定不同待测模块的测试效果,确保了芯片的信号完整性。
  • 一种芯片架构信号完整性测试方法
  • [发明专利]整理PCB的S参数测试文件的方法及系统-CN201910580933.5有效
  • 庄戌堃 - 苏州浪潮智能科技有限公司
  • 2019-06-29 - 2022-02-18 - G06F16/16
  • 本发明实施例公开了整理PCB的S参数测试文件的方法及系统,包括获取测试文件,读取测试文件名,按照测试次数,对测试文件进行分类;提取当前分类下测试文件的文件名,根据文件名中的关键字,对测试文件进行排序;按照所述排序,分别提取测试文件中对应setup文件每列表头信息的数据,形成Excel。通过编写matlab脚本,对测试文件按照测试次数进行分类,按照不同的关键字进行排序,根据setup文件每列的表头信息,逐列写入对应数据,快速整理setup文件,整个过程不需要人工干预,且将该脚本进行封装,生成可执行文建,使用方便,提高测试文件的整理效率,且避免整理出错。
  • 整理pcb参数测试文件方法系统
  • [发明专利]一种DC综合时序优化方法、装置、设备及存储介质-CN202110682191.4在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2021-06-20 - 2021-11-05 - G06F30/3312
  • 本发明公开了一种DC综合时序优化方法、装置、设备及存储介质。所述方法包括:初始化DC综合参数和时序分析参数;执行DC综合操作以生成综合结果及综合报告;响应于执行完DC综合操作,则基于所述综合报告、以及所述时序分析参数以确定是否存在重大时序违反;响应于存在重大时序违反,则基于预设调整规则对DC综合进行参数调整并重新执行DC综合操作,其中,所述预设调整规则为基于多个预设调整项目的预设优先级排序每次调整优先级最高的预设调整项目;响应于不存在重大时序违反,则输出本次DC综合操作对应的综合结果。本发明的方案实现DC综合时自动时序优化,无需工程师干预或者人工调整,能够自动输出最优结果,极大节省了时间,提高工作效率。
  • 一种dc综合时序优化方法装置设备存储介质
  • [发明专利]一种GPIO验证方法、装置、电子设备和介质-CN202011181148.1在审
  • 王骞;庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2020-10-29 - 2021-01-29 - G06F11/26
  • 本申请提供一种GPIO验证方法、装置、电子设备和介质,方法包括:获取用于验证当前功能的第一信息,并读取GPIO模块的待检测的第二信息;将第一信息与第二信息进行比较,得到当前功能的验证结果;当验证结果是验证成功时,则对下一功能进行验证;当验证结果是验证失败时,则停止验证并输出对应的验证信息。本申请将验证的当前功能的第一信息和待检测的第二信息进行比较,得到验证结果,自动分析验证结果提高了验证效率,并且验证成功后执行下一功能的验证,覆盖所有功能的检测,当验证失败时停止验证,防止由于前级错误导致后续连续错误的出现,提高了验证的效率,通过输出的验证信息使设计人员能够快速定位错误位置,提高定位错误的精度。
  • 一种gpio验证方法装置电子设备介质
  • [发明专利]一种信号采样方法、电路及设备-CN202010821281.2在审
  • 庄戌堃 - 山东云海国创云计算装备产业创新中心有限公司
  • 2020-08-14 - 2020-11-20 - G05B19/042
  • 本发明公开了一种信号采样方法、电路及设备,预先配置被采样信号的信号周期T和采样信号的采样周期Ts=T+Δt;在根据信号周期触发被采样信号生成的同时,控制AD芯片按照采样周期对被采样信号进行采样,得到采样信号xsn=x(nT+nΔt)=x(nΔt);根据按照时间顺序组合的采样信号[xs1,xs2,xs3,...,xsn],得到以Δt为采样间隔的采样信号。可见,本申请基于被采样信号的周期性变化特性,将第nT+nΔt时刻采样的信号可等效作为第nΔt时刻采样的信号,从而通过等效采样的方法实现以低频采样信号采集高频信号的目的,此情况下无需使用高频AD芯片,普通的低频AD芯片便可满足采样要求,从而节省了信号采样成本。
  • 一种信号采样方法电路设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top