[发明专利]一种基于SCA的北斗导航接收装置及其信号处理方法在审

专利信息
申请号: 201510932388.3 申请日: 2015-12-10
公开(公告)号: CN105445768A 公开(公告)日: 2016-03-30
发明(设计)人: 张文旭;吴亚桐;周成群;窦峥;崔炜煜;史方明;阮帅 申请(专利权)人: 哈尔滨工程大学
主分类号: G01S19/37 分类号: G01S19/37;G01S19/13
代理公司: 暂无信息 代理人: 暂无信息
地址: 150001 黑龙江省哈尔滨市南岗区*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 sca 北斗 导航 接收 装置 及其 信号 处理 方法
【说明书】:

技术领域

本发明属于北斗卫星导航应用领域,尤其涉及一种基于SCA(Softwarecommunicationarchitecture,软件通信体系结构)的北斗导航接收装置及其信号处理方法。

背景技术

北斗卫星导航定位系统作为我国具有自主知识产权的全球卫星导航系统已经正式对亚太地区提供无源定位、导航、授时服务。北斗卫星导航系统的投入使用,极大地促进了北斗导航接收终端的应用与开发。

目前国内许多研究机构自主开发了多种多样的北斗导航接收终端产品,这类产品主要以集成电路为主的北斗导航接收终端芯片为代表。北斗导航接收终端芯片将导航接收的基带信号处理算法集成固化到专有芯片中,具有体积小、集成性好、专用性强的特点,被广泛推广及应用到众多民用市场中。但是此类专用芯片的基带信号处理算法无法升级更新,在某些应用层面上限制了其性能。针对这一问题,一些具有通用性特点的基于软件无线电(SoftwareDefinedRadio,SDR)的北斗导航接收平台成为了该领域中研究的热点。北斗导航接收通用性平台可以满足研发人员在不改变硬件平台的情况下,完成基带信号处理算法的改进与性能提升。其中,基于SCA的SDR通用平台实现北斗导航接收终端及其基带信号处理器,具有灵活的可重构配置优势和广泛的应用价值。

在北斗导航接收机研究方面,文献《北斗二代导航接收机技术研究与实现》(2015年)主要针对北斗导航接收机技术展开研究,《GPS/北斗导航接收机捕获器的可配置硬件设计》(2013年)主要围绕北斗导航接收机硬件设计展开研究,上述文献均未采用基于SCA的北斗导航接收方案,与本发明有别。专利《提高卫星导航终端接收机基带信号处理能力的装置与方法》、《用于高动态卫星导航接收机基带信号处理的方法及装置》、《卫星导航系统基带信号处理系统及方法》也未涉及基于SCA的软件无线电设计方案,不具有灵活的可重构配置的特点,与本发明专利有别。

发明内容

本发明的目的是提供一种具有灵活的可重构配置特点的,基于SCA的北斗导航接收装置。本发明的目的还包括一种基于SCA的北斗导航接收装置的信号处理方法。

一种基于SCA的北斗导航接收装置,包括天线101、射频接收前端板卡102、中频信号采集板卡103、基带处理板卡104、PowerPC板卡105和X86单板机106,天线101的覆盖频率范围是2MHz~3GHz,将接收的北斗卫星信号输入到射频接收前端板卡102;射频接收前端板卡102将射频信号变换到中频后送到中频信号采集板卡103中;中频信号采集板卡103将中频信号转换成数字信号后送入到基带处理板卡104中;基带处理板卡104将输入的数字信号进行捕获、跟踪、伪距测量和导航解算后输出导航定位信息到PowerPC板卡105;PowerPC板卡105将全部数据信息上传到X86单板机106;X86单板机106向下传送指令到PowerPC板卡105;PowerPC板卡105将对应的上位机指令信息传送给基带处理板卡104。

本发明一种基于SCA的北斗导航接收装置,还可以包括:

1、中频信号采集板卡103包括一个晶振、一个锁相环PLL、差分转换器1、差分转换器2、高速ADC1、高速ADC2和FMC接口;晶振为锁相环PLL提供一个20MHz的参考时钟;锁相环PLL输出1GHz采样时钟分别提供给高速ADC1和高速ADC2;差分转换器1将中频信号单端转换成差分输出送到高速ADC1中;差分转换器2将中频信号单端转换成差分输出送到高速ADC2中;高速ADC1和高速ADC2将输出数字量送到FMC接口。

2、基带处理板卡104包括一个FMC接口、FPGA、DSP1和DSP2、PCISwitch交换芯片、PCIE/PCIBridge桥接芯片和标准CPCI接口;FMC接口将中频信号采集板卡103输出的数字量送到FPGA中;FPGA分别和DSP1与DSP2之间采用Rapid-IO通信;DSP1和DSP2之间通过HyperLink接口互联;通过PCIE/PCIBridge桥接芯片305和PCISwitch交换芯片实现上位机通过PCI总线分别与DSP1和DSP2的数据交互。

3、基带信号处理板卡104中的FPGA包括采样率变换模块、12个BD通道、SRIO接口模块,;采样率变换模块将接收到的数字信号进行采样率变换,得到数字量输出;输出的数字量并行地输入到L个BD通道中完成北斗信号捕获、跟踪、伪距测量,4≤L≤12,通过SRIO接口模块输出数据到DSP1和DSP2中完成导航解算,得到最终的导航定位信息。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工程大学,未经哈尔滨工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510932388.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top