专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3602202个,建议您升级VIP下载更多相关专利
  • [发明专利]译码方法与译码设备-CN02122061.1有效
  • 冈田茂之 - 三洋电机株式会社
  • 2002-05-31 - 2003-01-08 - H04N7/00
  • 分层编码的编码图像数据通过逆小波变换被连续译码译码处理期间,将中间分层图像存入帧缓冲器。在对译码处理可应用的存储容量或功率容量施加限制或输出终端的分辨度受限制的情况下,中断处理器在中途中止译码处理。然后,中断处理器从帧缓冲器里取出此时得到的中间分层图像,并对其作适当地扩缩等图像处理而将它用作最后译码图像。由此明显降低了处理成本。
  • 图象译码方法设备
  • [发明专利]译码装置-CN01139353.X无效
  • 角野真也 - 松下电器产业株式会社
  • 1997-10-29 - 2004-06-16 - H04N7/32
  • 本发明提供一种象编码装置及方法、译码装置及方法及数据记录媒体,它备有:将与一个象显示区对应的由多个象素值构成的象信号分成与由规定数量的象素构成的块对应的块,以块为单元输出构成各块的象信号的规定数的象素值的分块器;将位于周围象素中的未编码象素的象素值置换成根据规定的规则从上述周围象素中的已编码象素的象素值获得的模拟象素值的象素值置换装置;以及接收由与上述各块对应的多个象素值构成的象信号,对每个块进行根据上述已编码象素的象素值及未编码象素的模拟象素值依次对该各象素值进行编码的编码处理,并输出象编码信号的编码器。
  • 图象译码装置
  • [发明专利]处理输入比特流的方法与信号处理装置-CN201110158679.3有效
  • 林建良;谢芳易 - 联发科技股份有限公司
  • 2011-06-14 - 2011-12-28 - H04N7/24
  • 一种处理具有多个帧的输入比特流的方法与信号处理装置,其中该方法包含以下步骤:由目前帧的译码来得到指示数据;以及至少参照指示数据以及视频译码器的视频译码能力,来控制视频译码译码或略过下一帧。一种处理具有多个帧的输入比特流的信号处理装置,包含:视频译码器、指示数据估测单元以及控制器。视频译码器用以译码目前帧。指示数据估测单元用以自目前帧的译码来得到指示数据。控制器用以至少参照指示数据以及视频译码器的视频译码能力,来控制视频译码译码或略过下一帧。本发明能够参照指示数据以及视频译码器的视频译码能力,来适应性控制视频译码译码,获取更好的显示性能。
  • 处理输入比特流方法信号装置
  • [发明专利]基于域填充的处理器指令编码自动生成方法及装置-CN201910670455.7有效
  • 孟丹;李丹萍;朱子元;史岗 - 中国科学院信息工程研究所
  • 2019-07-24 - 2021-08-17 - G06F9/30
  • 本发明实施例提供一种基于域填充的处理器指令编码自动生成方法及装置,所述方法包括:获取目标处理器指令集手册中所有的译码译码表对,对所有的译码译码表对进行预处理,将所有经过预处理的译码译码表对存储至一个文件中,获得预处理文件;对预处理文件中的任一译码译码表对,根据该译码译码表对中包含的信息进行固定域和变化域的填充,生成该译码译码表对的所有已定义和未定义指令编码,将该译码译码表对从预处理文件中删除,并判断预处理文件是否为空,若预处理文件不为空,则对预处理文件中的下一译码译码表对执行所有已定义和未定义指令编码的生成操作。
  • 基于填充处理器指令编码自动生成方法装置
  • [发明专利]一种原模LDPC码的自学习快速收敛译码方法及装置-CN202110014150.8在审
  • 戴金晟;牛凯;谭凯林 - 北京邮电大学
  • 2021-01-06 - 2021-04-30 - H03M13/11
  • 本说明书一个或多个实施例提供一种原模LDPC码的自学习快速收敛译码方法及装置,包括基于原模LDPC码生成训练样本,对原模LDPC码的校验节点进行分组,得到至少一组校验节点,根据至少一组校验节点,构建自学习神经网络译码模型,输入训练样本对自学习神经网络译码模型进行训练,得到用于对原模LDPC码进行译码译码模型,利用译码模型对原模LDPC码进行译码。本实施例的译码方法,基于分组后的校验节点构建译码模型,利用译码模型进行原模LDPC码的译码,结合并行计算与串行计算,能够保证译码速度,同时加快译码收敛速度,提高译码性能。
  • 一种原模图ldpc自学习快速收敛译码方法装置
  • [发明专利]极化码译码方法、装置及系统-CN202111589848.9有效
  • 江涛;曹涵枫;冯中秀;陈达 - 华中科技大学
  • 2021-12-23 - 2022-11-11 - H03M13/13
  • 本发明公开了一种极化码译码方法、装置及系统,属于纠错编译码领域,方法包括:接收待译码信号;生成L个因子,L>1,L个因子由极化码原始因子和L‑1个极化码因子组成,极化码因子的可靠度高于由极化码原始因子的可靠度确定的可靠度阈值;利用各因子对校验级联极化码进行置信传播译码,每次迭代译码后更新因子图中未通过校验的校验节点的信息,直至对因子图左、右两侧节点进行硬判决得到的序列满足提前停止条件或达到最大迭代次数时停止迭代译码,输出L个相应的候选译码字;分别计算各候选译码字与待译码信号之间的欧氏距离,选取最小欧氏距离对应的候选译码字输出。有效提升译码性能,同时降低平均迭代次数。
  • 极化译码方法装置系统
  • [发明专利]纠正同步与替代错误的级联码的迭代译码方法-CN201711363594.2有效
  • 陈为刚;刘元松 - 天津大学
  • 2017-12-18 - 2021-08-13 - H03M13/11
  • 本发明公开了一种纠正同步与替代错误的级联码的迭代译码方法,首先,生成可描述同步错误的扩展网格,基于扩展网格,利用双向维特比译码算法,对接收到的每帧数据译码,然后进行RS码译码;进一步使用译码正确的RS码符号重新初始化卷积码考虑同步错误以后的扩展网格,进一步执行维特比译码与RS码的译码。本发明可以采用正确译码的RS码符号实现扩展的网格的有效的剪辑,从而降低了网格的复杂度,降低了整体的迭代译码的复杂度,且具有优越的纠错能力。
  • 纠正同步替代错误级联译码方法
  • [发明专利]基于译码端网格的量子Viterbi译码算法-CN201310660779.5有效
  • 李卓;邢莉娟;侯军奎;金香文 - 西安电子科技大学
  • 2013-11-28 - 2014-06-18 - H03M13/41
  • 本发明属于量子纠错编译码领域,具体公开了一种针对量子卷积码的Viterbi译码算法,该算法是基于译码端的网格之上的。实现该算法所需的关键技术可以概括为:在译码端每个译码时间单元内,根据指错子构造译码端的状态转移并画出对应的网格,将每个译码时间单元的网格加以连接得到整个译码端的网格,与传统网格不同的是,译码端的网格在每个时间单元内都是变化的在网格的每一段,保留进入节点的具有最小部分度量的边并存储该度量值,删除其余边,如此循环迭代直到最后一段,找到具有最小部分度量的节点及其到初始节点的所有幸存路径,该路径上的输入算子即为最有可能发生的错误算子该算法是一种最优的译码算法,具有线性复杂度。
  • 基于译码网格量子viterbi算法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top