专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果12246785个,建议您升级VIP下载更多相关专利
  • [发明专利]数据处理-CN202210191779.4在审
  • N·谢尔比纳;S·M·布拉休斯;J·T·彭纳拉;A·维杰亚舍卡 - ARM有限公司
  • 2022-02-28 - 2022-08-30 - G06F12/0866
  • 本发明题为“数据处理”。在其中能够配置用于访问存储的通道的变化的数量的数据处理系统中,用于对该存储的访问的该通信通道通过以下操作来确定:将与该存储访问相关联的存储地址映射451到中间地址空间内的中间地址;基于被配置用于访问该存储的通道的该数量,选择452映射操作用于根据该中间地址确定哪个通道要用于该存储访问;以及使用452所选择的映射操作根据该中间地址来确定哪个通道要用于该存储访问。
  • 数据处理器
  • [发明专利]数据处理-CN202210311589.1在审
  • T·K·伊加德;O·H·乌伦霍尔特;A·D·恩格-哈尔斯特韦德 - ARM有限公司
  • 2022-03-28 - 2022-10-04 - G06F11/30
  • 本发明题为“数据处理”。本发明公开了一种数据处理,所述数据处理包括执行引擎51和一个或多个高速缓存48、49,所述执行引擎用于执行用于执行线程的程序,所述一个或多个高速缓存能够操作以存储数据值以用于在执行程序指令以为执行线程执行处理操作时使用所述数据处理还包括线程节流控制单元54,所述线程节流控制单元被配置为:在用于执行线程的程序的执行期间监测所述高速缓存48、49的所述操作,并且基于在程序的执行期间对所述高速缓存的所述操作的所述监测,控制用于执行线程的指令向用于执行所述程序的所述执行引擎的发布
  • 数据处理器
  • [发明专利]数据处理-CN200910005794.X有效
  • 荒川文男 - 株式会社瑞萨科技
  • 2009-02-12 - 2009-08-26 - G06F9/30
  • 本发明提供一种数据处理。在标志生成指令数量较多的情况下,通过增加1条指令生成的标志数量,而使标志生成指令数量的减少超过标志使用指令数量的增加,由此实现指令数量的削减,根据以上观点,定义生成与操作数的数据尺寸对应的多个标志的指令例如,在缩小指令集计算机型的数据处理中,在指令集中添加可对多个数据尺寸的操作数进行运算处理的、不拘泥于如下操作数的数据尺寸而生成与各个数据尺寸对应的标志(newU、newT)的指令,其中,该如下操作数为对较大数据尺寸的操作数的低位一侧进行与对较小数据尺寸的操作数的运算处理相等的处理而被进行运算处理的操作数
  • 数据处理器
  • [发明专利]数据处理-CN201810842529.6有效
  • 崔晓夏;刘畅;王洁 - 杭州中天微系统有限公司
  • 2018-07-27 - 2020-12-04 - G06F21/74
  • 本发明提供一种数据处理,所述数据处理包括可信内核和非可信内核,所述可信内核包括非可信内核上下文内存、非可信内核堆栈和内核切换管理模块;所述非可信内核上下文内存,用于存放非可信内核上下文;所述非可信内核堆栈本发明能够灵活处理在非可信内核响应可信中断或者在可信内核响应非可信中断时的上下文切换,从而能够提高基于可信处理架构下中断处理机制的灵活性。
  • 数据处理器
  • [发明专利]数据处理-CN201810845189.2有效
  • 崔晓夏;刘畅;王洁 - 杭州中天微系统有限公司
  • 2018-07-27 - 2020-10-16 - G06F21/57
  • 本发明提供一种数据处理,包括可信内核和非可信内核,所述可信内核包括非可信内核上下文内存、可信内核上下文内存、内核切换管理模块和可信中断服务模块,所述非可信内核包括非可信中断服务模块;所述非可信内核上下文内存本发明能够灵活处理可信内核上下文与非可信内核上下文的切换,以满足系统实时性的要求,从而提高基于可信处理架构下中断处理机制的灵活性。
  • 数据处理器
  • [发明专利]数据处理-CN201810845255.6有效
  • 崔晓夏;刘畅;王洁 - 杭州中天微系统有限公司
  • 2018-07-27 - 2020-10-13 - G06F21/62
  • 本发明提供一种数据处理,所述数据处理包括可信内核和非可信内核,其特征在于,所述可信内核包括中断处理控制模块和可信内核中断处理模块,所述非可信内核包括非可信内核中断处理模块。本发明通过对可信内核响应非可信中断提供一种软件响应处理机制,能够满足系统实时性要求,同时能够提高基于可信处理架构下中断处理机制的灵活性。
  • 数据处理器
  • [发明专利]数据处理-CN201810953673.7有效
  • 崔晓夏;李春强;童琪杰 - 杭州中天微系统有限公司
  • 2018-08-21 - 2020-11-06 - H04L29/06
  • 本发明提供一种数据处理,包括:客户端发送模块,用于发送携带空会话令牌和设备标识符的问候消息至服务;服务接收模块,用于接收问候消息并保存设备标识符;服务会话令牌管理模块,用于根据设备标识符生成包括会话令牌有效期、加密算法信息、会话信息密文和会话令牌MAC值的会话令牌;服务发送模块,用于发送携带有会话令牌的会话令牌握手消息至客户端;客户端接收模块,用于接收所述服务发送的会话令牌握手消息;客户端会话令牌管理模块
  • 数据处理器
  • [发明专利]数据处理-CN201310187146.7有效
  • 荒川文男 - 瑞萨电子株式会社
  • 2009-02-12 - 2017-04-12 - G06F9/30
  • 本发明提供一种数据处理。在标志生成指令数量较多的情况下,通过增加1条指令生成的标志数量,而使标志生成指令数量的减少超过标志使用指令数量的增加,由此实现指令数量的削减,根据以上观点,定义生成与操作数的数据尺寸对应的多个标志的指令例如,在缩小指令集计算机型的数据处理中,在指令集中添加可对多个数据尺寸的操作数进行运算处理的、不拘泥于如下操作数的数据尺寸而生成与各个数据尺寸对应的标志(newU、newT)的指令,其中,该如下操作数为对较大数据尺寸的操作数的低位一侧进行与对较小数据尺寸的操作数的运算处理相等的处理而被进行运算处理的操作数
  • 数据处理器
  • [发明专利]数据处理-CN201611092415.1有效
  • 江鹏 - 杭州中天微系统有限公司
  • 2016-12-01 - 2019-09-06 - G06F21/62
  • 本发明提供一种数据处理,所述数据处理包括可信内核和非可信内核,所述可信内核包括可信内核普通用户堆栈、可信内核超级用户堆栈和可信内核控制寄存;所述非可信内核包括非可信内核普通用户堆栈、非可信内核超级用户堆栈和非可信内核控制寄存本发明通过虚拟内核的设计为数据安全提供了底层硬件保护机制,而且内核切换时通过将当前现场统一保存至当前内核超级用户堆栈的机制使得返回当前内核时无需考虑当前内核的用户模式,使得堆栈操作简化高效。
  • 数据处理器
  • [发明专利]数据处理-CN200710180980.8有效
  • 近藤雄树;松本贵士;十山圭介;野尻彻 - 株式会社瑞萨科技
  • 2007-10-10 - 2008-04-16 - G06F12/14
  • 本发明提供一种数据处理,能够减少伴随着系统规格变更的重新设计,有助于防止因资源竞争引起的误动作和提高安全性。该数据处理具有根据模式寄存(140、150、151)内所设定的信息有选择地构成在不同的操作系统的控制下执行用户程序的多个虚拟机(101)和进行上述虚拟机的控制的虚拟机管理(190)的中央运算处理单元资源访问管理模块,输入从所设定的模式寄存得到的信息和中央运算处理单元的对上述硬件资源的访问控制信息,并将该输入信息和控制寄存内所设定的信息进行比较,从而控制能否进行响应访问控制信息的对上述硬件资源的访问
  • 数据处理器
  • [发明专利]数据处理-CN201710376291.8有效
  • 丹尼尔·麦克纳;杰弗里·托马斯·勒利格;尤安·詹姆斯·哈伍德 - 恩智浦美国有限公司
  • 2017-05-24 - 2023-09-05 - G06F9/50
  • 一种数据处理包括用于从CPU中接收外部操作数据的存储管理单元。所述存储管理单元基于外部操作数据设置外部操作数据的确定性数量值。所述确定性数量值可以是活跃值或非活跃值。所述数据处理具有用于从存储管理单元中接收存储信号的非确定性处理块,并且具有控制块,所述控制块被配置成进行以下操作:(i)如果确定性数量值是活跃值,那么将存储信号发送到NDP输出端,由此绕过性能增强块;或者(ii)如果确定性数量值是非活跃值,那么将表示响应数据的请求的存储信号的至少一部分发送到性能增强块。
  • 数据处理器
  • [发明专利]数据处理-CN200410032946.2无效
  • 千叶胜一郎;奥村浩司;田中利广 - 株式会社瑞萨科技
  • 2004-04-16 - 2004-11-03 - G11C11/407
  • 本发明提供一种数据处理,其实现在片非易失性存储的高速读取和改进缺陷修复效率。对于一个非易失性存储,采用这样的非易失性存储单元,其分别具有包括ONO结构的存储晶体管部分和用于选择该存储晶体管部分的选择晶体管部分的分离栅极结构。该选择晶体管部分的栅极耐压值可以低于该存储晶体管部分的栅极耐压值,使得它能够方便地增加读取速度。可以由该数据处理的复位结构所读取的特定存储区域被分配到该非易失性存储中的存储区域,并且修复信息等等被存储在该特定存储区域中。
  • 数据处理器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top