专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2232347个,建议您升级VIP下载更多相关专利
  • [发明专利]平面读出电路像素单元电路-CN200510011535.X无效
  • 高峻;陈中建;贾嵩;鲁文高;吉利久 - 北京大学
  • 2005-04-07 - 2006-10-11 - H04N5/33
  • 本发明提供了一种焦平面读出电路像素单元电路,属于微电子及光电子成像技术领域。该电路包括:一MOS注入管和一差分运算放大器,MOS注入管源端与探测器相连接,MOS注入管漏端作为电流输出端口,差分运算放大器的正输入端接固定电压,差分运算放大器的输出接MOS注入管的栅端,在MOS注入管漏端和差分运算放大器负输入端之间串联一自校正用电容本发明通过在BDI电路的基础上加入自校正步骤,尽可能消除工艺偏差引入的探测器偏置电压改变,从而减小了固定模式噪声。
  • 平面读出电路像素单元
  • [发明专利]平面存储器装置中并行平面存取期间的降噪-CN202180048498.7在审
  • T·皮耶克尼 - 美光科技公司
  • 2021-07-09 - 2023-03-14 - G11C7/02
  • 一种存储器装置包含存储器阵列,其包括多个平面;和多个独立平面驱动电路。所述存储器装置另外包含控制逻辑以跟踪所述多个独立平面驱动电路的状态,并且检测与所述多个独立平面驱动电路中的第一独立平面驱动电路相关联的安静事件的发生。所述控制逻辑另外确定与所述多个独立平面驱动电路中的第二独立平面驱动电路相关联的高噪声事件是否正在并发地发生。响应于确定与所述第二独立平面驱动电路相关联的所述高噪声事件正在并发地发生,所述控制逻辑确定所述第一独立平面驱动电路是否具有高于所述第二独立平面驱动电路的优先级的优先级。响应于确定所述第一独立平面驱动电路具有高于所述第二独立平面驱动电路的优先级的优先级,所述控制逻辑暂停与所述第二独立平面驱动电路相关联的所述高噪声事件并且准许与所述第一独立平面驱动电路相关联的所述安静事件发生
  • 平面存储器装置并行存取期间
  • [发明专利]红外焦平面读出电路-CN200710019476.X有效
  • 孙伟锋;夏晓娟;徐申;李海松;谢亮;时龙兴 - 东南大学
  • 2007-01-26 - 2007-08-01 - H04N3/15
  • 为了解决现有技术中红外焦平面读出电路只有一种读出顺序、且像素单元电路中的积分电容固定的问题,本发明提供一种红外焦平面读出电路,包含行读出顺序选择及行选择信号产生电路(1)、列读出顺序选择及列选择信号产生电路(2)、积分电容可选的像素单元电路(3)、列读出级电路(4)和输出缓冲级(5)。其中行读出顺序控制信号(LS)、行选择输入信号(Lin)接行读出顺序选择及行选择信号产生电路(1),列读出顺序控制信号(CS)、列选择输入信号(Cin)接列读出顺序选择及列选择信号产生电路(2)。
  • 红外平面读出电路
  • [发明专利]平面介质集成电路-CN98105409.9无效
  • 石川容平;坂本孝一;山下贞夫;梶川武久 - 株式会社村田制作所
  • 1998-02-27 - 2004-01-14 - H01L23/66
  • 提供了一种平面介质集成电路,从而平面介质线与电子元件之间的能量转换损耗较小且在它们之间容易获得阻抗匹配。通过设置与电路衬底的两个主表面都相对的槽,构成了两个平面介质线。在包括槽的第一平面介质线的端部设置有槽线和第一线转换导体图案,该第一线转换导体图案连到槽线与第一平面介质线的电磁场以进行线转换。在包括槽的第二平面介质线的末端部分处设置使第二线转换导体图案沿与第二平面介质线垂直的方向伸出的共面线。以在共面线和槽线上延伸的方式放置的半导体器件。
  • 平面介质集成电路
  • [发明专利]平面电路接插件-CN03110538.6无效
  • 国师信介;山口富三郎 - 莫列斯公司
  • 2003-02-19 - 2003-09-10 - H01R12/24
  • 本发明提供一种电接插件,用来端接一个具有一底面和一顶面的平面电路。该接插件包括一个绝缘壳体,该绝缘壳体具有一个开口,该开口可以容纳平面电路的端部。至少某些接线柱具有用于与平面电路底面接合的第一挠性接触臂和用于与平面电路顶面接合的第二挠性接触臂。一个致动器被可移动地安装在该绝缘壳体上,该致动器可以在一打开位置和一关闭位置之间移动,在所述打开位置处,平面电路可以被插入到开口中,在所述关闭位置处,致动器与平面电路的顶面接合,并将电路底面偏置到第一挠性接触臂上第一和第二接触臂彼此连接,以便于当致动器移向其关闭位置时,第一接触臂牵引第二接触臂与平面电路的顶面接合。
  • 平面电路插件
  • [实用新型]印制电路-CN202223234272.7有效
  • 李印鹏 - 北京罗克维尔斯科技有限公司
  • 2022-12-01 - 2023-06-02 - H05K1/11
  • 本实用新型涉及电路板技术领域,尤其涉及一种印制电路板。其中,该印制电路板,包括:多个层组,层组包括第一印制电路板层和第二印制电路板层,第一印制电路板层包括传输线,第二印制电路板层包括参考平面区域,参考平面区域为电源平面区域或地平面区域;其中,第一印制电路板层设置在第二印制电路板层的一侧;传输线在第二印制电路板层的正投影位于参考平面区域中;部分层组的参考平面区域为电源平面区域,部分层组的参考平面区域为地平面区域。采用上述方案的本实用新型可以降低印制电路板的板层需求和成本。
  • 印制电路板
  • [发明专利]电路结构-CN200710167418.1有效
  • 欧阳正一 - 联发科技股份有限公司
  • 2007-10-24 - 2008-07-23 - H05K1/02
  • 本发明提供了一种电路结构,该电路结构包括:电路板,安装在电路板上的第一电路元件,以及安装在电路板上的第二电路元件。电路板具有包括至少一个接地平面的第一接地平面布局,以及包括至少一个接地平面的第二接地平面布局,其中电路板的第一接地平面布局与第二接地平面之间没有电性连接。第一电路元件电性连接于第一接地平面布局,且第二电路元件电性连接于第二接地平面布局。本发明提供的电路结构,通过将共同接地平面所建立的热传导路径完全切断,来阻止电路板的接地平面上其它电路元件产生的热量扩散到参考时钟源,因此可以减少其它电路元件产生的热量对参考时钟源造成的影响,可以使参考时钟源的频率漂移达到最小
  • 电路结构
  • [发明专利]用于神经处理器的多模平面引擎-CN202080083486.3在审
  • C·L·米尔斯;K·W·沃特斯;Y·金 - 苹果公司
  • 2020-09-23 - 2022-07-15 - G06N3/04
  • 实施方案涉及一种神经处理器,该神经处理器包括多个神经引擎电路和一个或多个平面引擎电路。该多个神经引擎电路能够执行神经引擎电路的输入数据与一个或多个内核的卷积操作以生成输出。该平面引擎电路耦接到该多个神经引擎电路。该平面引擎电路从对应于神经引擎电路的输出或神经处理器的输入数据的版本的输入数据生成输出。平面引擎电路可被配置到多种模式。在池化模式下,平面引擎电路缩减输入数据的版本的空间尺寸。在逐元素模式下,平面引擎电路对输入数据执行逐元素操作。在缩减模式下,平面引擎电路缩减张量的秩。
  • 用于神经处理器平面引擎
  • [发明专利]用于神经处理器电路的异步任务执行-CN202080097881.7在审
  • C·米尔斯;K·W·沃特斯 - 苹果公司
  • 2020-12-10 - 2022-10-25 - G06N3/04
  • 实施方案涉及一种神经处理器电路,该神经处理器电路包括一个或多个平面引擎电路,该一个或多个平面引擎电路与由一个或多个神经引擎电路执行的卷积操作并行地执行非卷积操作。该神经引擎电路对与一个或多个神经引擎任务对应的神经输入数据执行卷积操作以生成神经输出数据。该平面引擎电路对与一个或多个平面引擎任务对应的平面输入数据执行非卷积操作以生成平面输出数据。该神经处理器电路中的数据处理器电路通过控制由该平面引擎电路将该神经输出数据读取为该平面输入数据或由该神经引擎电路将该平面输出数据读取为该神经输入数据来解决该一个或多个神经引擎任务与该一个或多个平面引擎任务之间的数据依赖性
  • 用于神经处理器电路异步任务执行

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top