专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果861738个,建议您升级VIP下载更多相关专利
  • [发明专利]一种串行外设接口闪存的数据写入方法及装置-CN202210102970.7在审
  • 韦明丁 - 深圳拓邦股份有限公司
  • 2022-01-27 - 2022-05-13 - G06F12/02
  • 本发明适用于数据处理技术领域,提供一种串行外设接口闪存的数据写入方法,包括如下步骤:获取待写入串行外设接口闪存的数据;将数据存储到预设链表中,数据包括待写入串行外设接口闪存地址;当判断预设链表满足数据写入串行外设接口闪存的条件时,将预设链表中的数据写入串行外设接口闪存。本发明还提供一种串行外设接口闪存的数据写入装置、计算机设备及计算机可读存储介质。本发明实施例提供的串行外设接口闪存的数据写入方法,将需要多次写入串行外设接口闪存的数据保存到链表,待保存到一定数量或需要时再统一写入串行外设接口闪存,减少了串行外设接口闪存的擦除次数和写入时间,提高了系统的运行效率和串行外设接口闪存的使用寿命
  • 一种串行外设接口闪存数据写入方法装置
  • [发明专利]一种加热逻辑控制热敏打印头的系统-CN201911225974.9有效
  • 辛树安 - 深圳君正时代集成电路有限公司
  • 2019-12-04 - 2021-12-31 - B41J2/32
  • 本发明提供一种加热逻辑控制热敏打印头的系统,包括:单片机:其中包括,串行外设接口0的数据输出引脚,串行外设接口0的时钟输出引脚,串行外设接口1的数据输出引脚,串行外设接口2的数据输出引脚;热敏打印头加热模块:其中包括,由所述的串行外设接口0的数据输出引脚连接控制的数据引脚,由所述的串行外设接口0的时钟输出引脚连接控制的数据时钟引脚,由所述的串行外设接口1的数据输出引脚连接控制的数据锁存引脚,由所述的串行外设接口2的数据输出引脚连接控制的加热使能引脚;片上外设控制模块:实现加热时间的控制,使用片上外设的直接内存存取功能,自动把数据加载到串行外设接口,并最终判断加热流程完成。
  • 一种加热逻辑控制热敏打印头系统
  • [发明专利]快闪存储器装置以及执行同步操作的方法-CN201410365975.4有效
  • 陈晖;苏腾 - 华邦电子股份有限公司
  • 2014-07-29 - 2019-04-05 - G11C16/06
  • 本发明提供了一种快闪存储器装置以及执行同步操作的方法,其中,快闪存储器装置包括:第一串行外设接口(SPI)快闪存储器晶粒,具有第一晶粒辨识符以及第一串行外设接口接脚组;第二串行外设接口快闪存储器晶粒,具有第二晶粒辨识符以及第二串行外设接口接脚组;封装,具有以堆叠配置排列的上述第一串行外设接口快闪存储器晶粒以及上述第二串行外设接口快闪存储器晶粒,以及具有串行外设接口封装接脚组;其中,上述串行外设接口封装接脚组分别平行耦接至上述第一串行外设接口接脚组以及上述第二串行外设接口接脚组本发明具有串行外设接口快闪存储器的优点,以及较高的数据储存容量,并且可相容于本地执行以及代码映射的应用。
  • 闪存装置以及执行同步操作方法
  • [发明专利]集成电路芯片中串行外设从器件接口结构及数据读写方法-CN200910196260.X有效
  • 王冬佳 - 上海摩波彼克半导体有限公司
  • 2009-09-23 - 2011-04-20 - G06F13/40
  • 本发明涉及一种集成电路芯片中串行外设从器件接口结构,其中包括寄存器模块、存储模块、状态机逻辑控制模块,串行外设从器件接口结构通过芯片内部总线与芯片的中央处理器连接,串行外设从器件接口结构还通过数据传输线与外部串行外设主器件连接本发明还涉及一种利用该接口结构实现集成电路芯片中串行外设接口数据高速读写的方法,包括串行外设主器件读取数据处理和串行外设主器件写入数据处理。采用该种集成电路芯片中串行外设从器件接口结构及数据读写方法,保证了数据传输速率远远高于普通SPI接口,结构简单,操作方式方便快捷,开发成本低廉,工作性能稳定可靠,适用范围较为广泛,拓宽了集成电路高速数据传输接口方案
  • 集成电路芯片串行外设器件接口结构数据读写方法
  • [发明专利]总线仿真设备-CN01111394.4无效
  • 隈田一郎 - 索尼公司
  • 2001-02-10 - 2001-08-15 - G06F13/00
  • 总线仿真设备包括串行传送通道,用于将来自外设电路的并行数据变换为串行数据并提供给串行传送通道的并-串行变换电路和用于将来自外设电路的串行数据变换成并行数据并提供给外设电路的串行并行电路的串行接口电路,用于将来自串行接口电路的串行数据提供给在串行接口电路中连接到作为上述并行数据的传送目的的外设电路的串行接口电路的网络集线器电路
  • 总线仿真设备
  • [实用新型]一种芯片及电子设备-CN201922145240.1有效
  • 罗前 - 江苏芯盛智能科技有限公司
  • 2019-12-04 - 2020-07-03 - G06F13/40
  • 芯片包括串行外设接口串行外设控制器以及至少一个寄存器。串行外设控制器分别与串行外设接口和至少一个寄存器电连接;串行外设接口用于获取第一读写指令,并将第一读写指令传输给串行外设控制器,第一读写指令包含第一目标寄存器的地址信息;串行外设控制器用于执行第一读写指令当需要访问任意一个寄存器时,均可以通过串行外设接口获取第一读写指令,不需要开设其他的信号选择IO,节省了IO资源,并且能访问更多的寄存器。
  • 一种芯片电子设备
  • [发明专利]并行写操作、读操作控制系统及方法-CN202010102222.X在审
  • 凌献忠;董亚明 - 苏州华兴源创科技股份有限公司
  • 2020-02-19 - 2020-06-19 - G06F13/42
  • 本发明实施例公开了一种并行写操作、读操作控制系统及方法,该并行写操作控制系统包括:现场可编辑逻辑门阵列包括控制寄存器以及串行外设接口模块,其中,串行外设接口模块包括M个串行外设接口,每一串行外设接口包括N个通道;控制寄存器从工控机获取第一通道使能信号、写操作控制信号、第一目标地址位以及写操作目标数据;串行外设接口模块与控制寄存器通信连接,读取与每一串行外设接口通信连接的外设设备,将第一通道使能信号对应通道的第一目标地址位的第一数据,更新为第二数据写入外设设备,第二数据包括写操作目标数据。本发明实施例提供的技术方案可以并行完成多通道串行外设接口模块快速读写操作。
  • 并行操作控制系统方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top