[发明专利]一种具有电力监控系统运维审计功能的KVM模块在审

专利信息
申请号: 202211187422.5 申请日: 2022-09-28
公开(公告)号: CN115563044A 公开(公告)日: 2023-01-03
发明(设计)人: 王伟;高渊;颜环宇;吉钰源 申请(专利权)人: 江苏云涌电子科技股份有限公司
主分类号: G06F13/42 分类号: G06F13/42;G06F13/38;H04N5/268;H04N5/765
代理公司: 暂无信息 代理人: 暂无信息
地址: 225300 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种具有电力监控系统运维审计功能的KVM模块,用于对被运维设备实施运维工作,包括HDMI信号输出模块、HDMI信号转换模块、USB转串口通讯控制模块、数据处理单元;所述HDMI信号输出模块包括至少实现输入一路HDMI信号并输出两路HDMI信号,所述HDMI信号转换模块用于将接收到的所述HDMI信号转换成CSI‑2信号后输出给所述数据处理单元进行处理;键盘和/或鼠标将其运维操作信号传输到所述USB转串口通讯控制模块,所述USB转串口通讯控制模块将所述运维操作信号传输给所述数据处理单元和被运维设备。本发明硬件结构设计新颖,且成本低,所记录的审计信息详细,可溯源性强,具有很强的推广应用价值。
搜索关键词: 一种 具有 电力 监控 系统 审计 功能 kvm 模块
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏云涌电子科技股份有限公司,未经江苏云涌电子科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202211187422.5/,转载请声明来源钻瓜专利网。

同类专利
  • 一种基于FPGA的8B/10B编解码的IP核-202310872893.8
  • 周莉;周爽;朱岩 - 中国科学院国家空间科学中心
  • 2023-07-17 - 2023-10-27 - G06F13/42
  • 本发明公开了一种基于FPGA的8B/10B编解码的IP核,用于航天器上电子设备之间的互联通信,所述IP核包括:编码单元,用于在时钟的控制下对接收的数据包进行时钟匹配,根据编码规则对于数据包中的控制字符和数据字符分别进行编码和并串转换后进入解码单元;解码单元,用于在时钟的控制下对收到的串行数据进行采样处理,恢复时钟和数据信号,经串并转换后进行同步码检测,分别对控制字符和数据字符进行解码后输出,并判断数据有效性和链路传输正确性。本发明的IP核基于逻辑化实现,资源占用少,可移植性高,具有灵活性高、结构简单、易开发的优点,满足航天设备数据传输的可靠性要求,并可显著提高传输速率。
  • CXL协议的数据处理方法、计算机设备-202310800363.2
  • 杨雷宇;魏家明;付豪 - 海光信息技术股份有限公司
  • 2023-06-30 - 2023-10-27 - G06F13/42
  • 本发明提供一种从作为CXL设备的主设备执行发送消息包的发送操作,具备以下步骤:写发送存储器步骤,CXL驱动控制程序将所述消息包写入到用于暂时存储消息包的发送存储器中,将发送状态寄存器置位成表示第一状态,所述第一状态用于表示所述消息包已写入到发送存储器且未完成消息包的发出;发送数据步骤,主设备侧的CXL控制器从所述发送存储器中读取所述消息包,形成消息包的发送数据流;发送状态重置步骤,在所述发送数据步骤之后,所述发送存储器将所述发送状态寄存器由第一状态调整为第二状态,并将所述第二状态上报至所述CXL驱动控制程序,其中,所述第二状态用于表示消息包已被从所述发送寄存器读出。
  • SPI设备通信电路、电路控制方法、装置及控制设备-202210397290.2
  • 靳大搞 - 中移物联网有限公司;中国移动通信集团有限公司
  • 2022-04-15 - 2023-10-27 - G06F13/42
  • 本发明提供一种SPI设备通信电路、电路控制方法、装置及控制设备,涉及通信接口技术领域。该SPI设备通信电路包括:电压控制电路,电压控制电路具有一通用输入输出口GPIO接口和至少两个电压输出端;与电压控制电路连接的片选信号控制电路,GPIO接口和至少两个电压输出端均与片选信号控制电路连接;片选信号控制电路上设置有至少两个输出端口,每一输出端口与一根CS线连接;GPIO接口在不同的工作状态下输出不同电压,以选择片选信号控制电路的至少两个输出端口中的一个输出端口输出低电平。本方案解决了现有技术中的SPI片选管脚的控制方案存在资源浪费的问题。
  • 一种I2C总线系统通信方法、装置、设备及介质-202311212240.3
  • 郭晓璋;赵建源;陈健忠;黄楷棻 - 合肥创发微电子有限公司
  • 2023-09-20 - 2023-10-27 - G06F13/42
  • 本发明提出了一种I2C总线系统通信方法、装置、设备及介质,涉及I2C通信领域,该方法包括:实时监控并解析当前I2C总线系统中每个主机连续发送的I2C总线数据封装包;当任一主机连续发送的至少两个I2C总线数据封装包中的从机地址,组成当前I2C总线系统中所述主机对应的预设识别通信码时,将下一个I2C总线数据封装包中从机地址,作为自身的通信地址,或,根据构成预设识别通信码的至少两个I2C总线数据封装包中的从机地址进行预设组合规则后得到的从机地址,作为自身的通信地址,与当前I2C总线系统中对应所述主机进行通信,有效地提高了I2C总线系统通信的灵活性以及从机的通信利用率。
  • 一种波形信号值的检查方法、系统、设备及存储介质-202310905595.4
  • 王雷;姚香君;周永旺 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-07-21 - 2023-10-27 - G06F13/42
  • 本申请实施例提供了一种波形信号值的检查方法,所述方法包括:输入波形文件;其中,所述波形文件包含待检查的波形信号;确定所述待检查的波形信号的开始时间以及结束时间;基于所述开始时间以及所述结束时间,确定所述待检查的波形信号存在,并确定所述开始时间以及所述结束时间未超过预设时间范围;输入总线协议地址和数据检查的规则,基于所述数据检查的规则对所述待检查的波形信号进行检查计算。不需要手动计算波形信号值,而是通过把波形文件的信号抽取生成文本文件,通过提取相关的信号值,然后检查结果值。可以提过计算的准确性,减少检查时间,提高验证的效率。解决了以往通过波形手动的计算出结果值,计算速度慢,验证的效率低的问题。
  • PCIe链路训练方法及设备-202310827010.1
  • 商赛奇 - 超聚变数字技术有限公司
  • 2023-07-06 - 2023-10-27 - G06F13/42
  • 一种PCIe链路训练方法及设备,可应用于服务器技术领域。所述方法包括:获取所述中间设备的身份信息;基于所述身份信息与PCIe链路参数的对应关系,确定与所述身份信息对应的推荐的PCIe链路参数;指示所述PCIe链路上的各个设备,基于所述PCIe链路参数,进行信号质量测试;若所述信号质量测试的结果满足初始要求,以所述PCIe链路参数为初始值,对所述PCIe链路进行PCIe链路均衡训练,直至所述PCIe链路的信号质量满足最终要求。所述方法可以为PCIe链路训练选择合适的初始值,降低PCIe链路训练的风险。
  • 通信连接的建立方法及装置、存储介质、电子设备-202310945394.7
  • 王龙罡;于泉泉;袁斌;贾生鹏 - 苏州浪潮智能科技有限公司
  • 2023-07-28 - 2023-10-27 - G06F13/42
  • 本申请实施例提供了一种通信连接的建立方法及装置、存储介质、电子设备,其中,该方法包括:在服务器具有N个硬盘背板的情况下,通过第i个板对板连接器建立N个硬盘背板中第i个硬盘背板与第i+1个硬盘背板之间的通信连接,以使所述N个硬盘背板实现串联通信连接,其中,N为大于1的整数,i为大于等于1,小于等于N‑1的整数通过背板连接器建立计算机主板与所述N个硬盘背板中第一个硬盘背板的通信连接,以建立所述计算机主板与所述N个硬盘背板的通信连接。采用上述技术方案,解决了不同硬盘背板均通过背板连接器连接到计算机主板,容易产生线缆错综复杂、硬盘背板的放置位置受到限制、空间排布困难等问题。
  • 一种通信测试方法、装置、电子设备及存储介质-202310898905.4
  • 张哲;冯艳杰;于喆;邹晓峰 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-07-21 - 2023-10-24 - G06F13/42
  • 本发明提供一种通信测试方法、装置、电子设备及存储介质,涉及I2C测试领域,方法包括:确定I2C总线的总线驱动程序所支持的寻址方式及所述I2C总线所挂载的I2C设备的地址信息;基于所述寻址方式及所述地址信息的位数确定对应的测试方式;基于所述测试方式控制所述总线驱动程序进行I2C通信,以对所述总线驱动程序的I2C通信功能进行测试;可依照总线驱动程序所支持的寻址方式及实际挂载在I2C总线上的I2C设备的地址信息位数确定符合实际测试场景的测试方式,从而能够较好地适应适应并覆盖I2C总线中的各类寻址情况,并可为总线驱动程序的测试带来便利。
  • 基于虚拟串口的数据通信方法、系统、存储介质及设备-202310900861.4
  • 朱金鑫 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-07-21 - 2023-10-24 - G06F13/42
  • 本发明提供了一种基于虚拟串口的数据通信方法、系统、存储介质及设备,方法包括:在服务器上运行基于多核的SSD,通过虚拟串口对当前终端进行加锁并轮询PCIe中预设的第一寄存器标志位以判断是否产生新的日志;响应于有新的日志产生,主机生成并向SSD发送访问PCIe的第二寄存器空间数据的请求;基于请求以SSD的第一核将指定位置的数据写到第二寄存器空间处并将第一寄存器标志位的数据清零;以SSD的第二核基于第一寄存器标志位的状态通过缓存器将第二寄存器空间处的数据传输至主机,并将数据丢失次数记录在缓存器指定位置中;主机通过虚拟串口将接收到的数据传输至当前终端,检查缓存器指定位置以将相应的数据丢失次数反馈至当前终端,并解锁当前终端。
  • 并行CRC计算方法、装置及电路-202310591547.2
  • 周志雄;汪锐 - 北京恒光信息技术股份有限公司
  • 2023-05-23 - 2023-10-24 - G06F13/42
  • 本发明公开了一种并行CRC计算方法、装置及电路,该方法包括:对输入数据序列进行低位补零处理,得到第一数据序列;所述第一数据序列的全部比特均有效、且第一数据序列的长度为预设并行计算位宽的整数倍;以第一数据序列除以设定的生成多项式,得到第一余数和第一商;以设定的生成多项式、和第一商于指定位数的数值相乘,得到第一补偿值;所述指定位数为对输入数据序列进行低位补零处理的位数;将所述第一补偿值和第一余数相加,并将相加结果进行向右移所述指定位数,得到输入数据序列的并行CRC计算结果。本发明用以降低并行CRC计算的面积消耗代价,提升并行CRC计算的时钟频率。
  • PCIe Retimer系统时钟架构及其工作方法-202311194886.3
  • 秦思林;黄频;李丹 - 厦门电科星拓科技有限公司
  • 2023-09-15 - 2023-10-24 - G06F13/42
  • 本发明提供一种PCIe Retimer系统时钟架构及其工作方法,所述时钟架构包括根复合体RC、重定时器Retimer、终端设备EP、带第一扩频时钟SSC的时钟发生器、低频同轴连接器SMA、带第二扩频时钟SSC的时钟源、交换矩阵和微控制单元MCU;根复合体RC、重定时器Retimer、终端设备EP、带第一扩频时钟SSC的时钟发生器和低频同轴连接器SMA经交换矩阵连接;带第二扩频时钟SSC的时钟源与根复合体RC连接;第一扩频时钟SSC、第二扩频时钟SSC、时钟发生器和交换矩阵的控制端与微控制单元MCU连接。本发明能够在不需要对硬件进行修改的情形下实现各种时钟架构。
  • 一种I2C总线隔离电路-202311183177.5
  • 陈哲;陈鹏达;陈文玉;高泉川;黄秋伟 - 厦门优迅高速芯片有限公司
  • 2023-09-14 - 2023-10-24 - G06F13/42
  • 本发明公开了一种I2C总线隔离电路,包括MOS管M‑SDA、MOS管M‑SCL、电阻R‑SDA、电阻R‑SCL、RC延时电路、肖特基二极管D‑SDA和肖特基二极管D‑SCL,MOS管M‑SDA和MOS管M‑SCL分别串联在数据线SDA和数据线SCL中,MOS管M‑SDA的栅极连接电阻R‑SDA第一端和肖特基二极管D‑SDA阴极,MOS管M‑SCL的栅极连接电阻R‑SCL第一端和肖特基二极管D‑SCL阴极,电阻R‑SDA第二端和电阻R‑SCL第二端连接RC延时电路输出端以及肖特基二极管D‑SDA阳极和肖特基二极管D‑SCL阳极。本发明能有效降低I2C总线传输的SDA信号和SCL信号的上升沿时间。
  • 串口重定向到远端设备的实现方法、系统、设备及介质-202311190091.5
  • 孔祥宇;张海龙 - 浪潮(山东)计算机科技有限公司
  • 2023-09-15 - 2023-10-24 - G06F13/42
  • 本发明公开了一种串口重定向到远端设备的实现方法、系统、设备及介质,涉及远程控制技术领域,旨在解决在基于SOL功能进行远程控制时无法实现重定向串口快速切换,进而造成工作效率低下的问题,方法应用于串口重定向客户端,串口重定向客户端中部署有重定向服务组件,包括:获取控制设备发起的对于远端设备的操作请求;根据操作请求确定控制设备的设备信息;将设备信息发送至重定向服务组件,以使重定向服务组件根据设备信息确定控制设备对应的目标串口;重定向服务组件中记录有各设备信息和各串口的对应关系;利用目标串口对应的数据传输通道将操作请求重定向至远端设备。
  • 混合通讯板卡-202321460309.X
  • 叶勇成 - 北京微光智远科技有限公司
  • 2023-06-08 - 2023-10-24 - G06F13/42
  • 本申请涉及一种混合通讯板卡,包括:PXIe总线、板卡主体;板卡主体设有FPGA主控芯片、总线通讯模块与对外连接器;FPGA主控芯片设置在板卡主体的一侧面;PXIe总线与FPGA主控芯片电连接;FPGA主控芯片与总线通讯模块电连接;总线通讯模块与对外连接器电连接;对外连接器适用于与外部设备电连接;总线通讯模块设有两个以上,两个以上的总线通讯模块分别设置在板卡主体的相对两侧面。本申请适用于将两个以上的总线集成在单槽的PXIe模块上,在实现多种总线共同通讯的同时,减少PXIe机箱内槽位资源的消耗,减少了成本,满足系统小型化、高密度的发展趋势。
  • 一种避免SoC总线握手机制失效的防护方法及防护系统-202310955532.X
  • 娄冕;杨靓;黄巾;张伟;孙甫超 - 西安微电子技术研究所
  • 2023-07-31 - 2023-10-20 - G06F13/42
  • 本发明公开了一种避免SoC总线握手机制失效的防护方法及防护系统,当写数据结束信号WLAST、写数据应答信号WREADY与写数据有效信号WVALID均有效时,从机回应写回应有效信号BVALID有效;当读地址有效信号ARVALID与读地址应答信号ARREADY均有效时,用寄存器锁存表示读数据长度的读长度信号ARLEN信号,同时拉高读数据有效信号RVALID;每完成一次读数据应答信号RREADY握手,则锁存后的读长度信号ARLEN经过自减计数器CNT减1,结果通过比较器模块CMP判断自减为0时产生读数据结束信号RLAST信号。本发明相较超时检测机制具有响应速度快、资源开销极低且自动感知的效果。本发明具有独立的总线接口,总线与从机之间不增加任何时序路径的侵扰,对时序收敛友好。
  • 一种串行总线标准多主多从交互控制系统-202311174599.6
  • 袁秀阳;邹晓峰 - 苏州浪潮智能科技有限公司
  • 2023-09-12 - 2023-10-20 - G06F13/42
  • 本发明实施例提供了一种串行总线标准多主多从交互控制系统,串行总线标准多主多从交互控制系统包括多个信号选择控制器,信号选择控制器可以用于基于由串行数据信号线发送的串行数据信号,和由串行时钟信号线发送的串行时钟信号,从多个串行总线标准设备中确定出目标主机,以及与目标主机对应的目标从机,以使多个与串行总线标准多主多从交互控制系统连接的目标主机,同时与目标主机对应的目标从机进行数据交互,实现了多对主机和从机同时进行I2C数据传输,从而提高I2C通信效率。
  • 一种高速串行接口芯片的具有预判决的接收端均衡电路-202310863680.9
  • 冯飞;王浩南;黄永恒;高翔;钟英权 - 集益威半导体(上海)有限公司
  • 2023-07-13 - 2023-10-20 - G06F13/42
  • 本申请涉及通信技术领域,公开了一种高速串行接口芯片的具有预判决的接收端均衡电路,包括依次连接的多个前向节点、主节点以及多个后向节点,相邻节点之间连接有延迟单元,其中,距离主节点最远的前向节点接收模数转换器的输出值;多个乘法器,每个乘法器连接主节点、多个前向节点和多个后向节点中的每一个节点;一个或多个后向预判决器,每个后向预判决器连接于多个后向节点中远离主节点的若干个后向节点的每一个后向节点与对应乘法器之间;以及第一加法器,第一加法器连接多个乘法器的输出端。本申请通过一种使用预判决器的前向反馈均衡器实现方式,在保证性能符合要求的前提下降低前向反馈均衡器实现时的面积和功耗需求。
  • 一种CAN通信转换为串口通信的数据缓存方法及转换介质-202310916553.0
  • 林明星;丁利剑;罗权 - 武汉源畅科技有限公司
  • 2023-07-25 - 2023-10-20 - G06F13/42
  • 本发明公开一种CAN通信转换为串口通信的数据缓存方法及转换介质,涉及汽车动力电池测试通信技术领域,包括以下步骤:步骤1,在CAN通信接口和串口通信接口之间设置数据缓存转换介质,所述数据缓存转换介质设置CAN数据缓存区和串口发送缓存区;步骤2,将接收的CANFD数据帧与CAN数据缓存区中的CANFD数据帧ID进行逐一比对,若存在ID相同的CANFD数据帧,则丢弃接收的CANFD数据帧。本发明能通过提前在转换介质中控制器MCU中的RAM上定义好CAN数据缓存区和串口发送缓存区,保证在CAN通信转串口通信数据传输转发过程中不同ID的CANFD数据帧不会出现丢失的问题。
  • 参数配置方法、装置、设备及存储介质-202310940296.4
  • 陈德宗;赖毅瑾 - 招商银行股份有限公司
  • 2023-07-27 - 2023-10-20 - G06F13/42
  • 本发明涉及参数配置技术领域,公开了一种参数配置方法、装置、设备及存储介质,该方法包括:获取支付应用的支付操作类型;根据所述支付操作类型确定对应的查询参数;根据所述查询参数从所述支付应用的缓存数据中获取支付参数;基于所述支付参数通过所述支付应用进行支付。本发明通过根据支付操作类型确定对应的查询参数,根据查询参数从支付应用的缓存数据中直接获取支付参数,从而进行支付,解决了各类支付系统参数管理混乱、数据库使用频繁导致成本高的技术问题,规范参数管理,降低支付参数使用成本。
  • 一种调试串口重定向的方法、装置、电子设备及存储介质-202310717910.0
  • 陈璟 - 深圳市广和通无线通信软件有限公司
  • 2023-06-16 - 2023-10-20 - G06F13/42
  • 本申请涉及一种调试串口重定向的方法、装置、电子设备及存储介质,方法包括:获取调试串口的重定向配置信息;其中,所述重定向配置信息中包括至少一个目标串口的配置信息,所述目标串口由通信模组的若干管脚组合配置而成;基于所述配置信息中所述目标串口的标识信息,将默认调试串口重定向至所述标识信息对应的所述目标串口。该方法,在默认调试串口不能正常使用时,可以基于重定向配置信息中目标串口的标识信息,将调试串口重定向至标识信息对应的目标串口,无需对默认调试串口焊接飞线,即可通过目标串口对通信模组进行调试,提高调试作业效率,提高了通信模组的可维护性和可调试性。
  • 一种调度硬件电路及调度方法-202210685460.7
  • 吴维维 - 北京润科通用技术有限公司
  • 2022-06-17 - 2023-10-20 - G06F13/42
  • 本公开提供的一种调度硬件电路及调度方法,该调度硬件电路包括:数据输出模块和SDI调度模块,SDI调度模块包括周期配置存储器、偏移配置存储器、调度数据存储器、输出队列存储器、状态机以及存储结构初始化单元,存储结构初始化单元分别与周期配置存储器、偏移配置存储器和调度数据存储器通信连接,状态机分别与周期配置存储器、偏移配置存储器和输出队列存储器通信连接,输出队列存储器与调度数据存储器通信连接,调度数据存储器与数据输出模块通信连接。本公开通过SDI调度模块进行存储结构初始化操作和SDI调度流程管理,以硬件电路加逻辑控制的方式,在复杂仿真测试场景下实现ARINC429总线的调度功能。
  • 多路串口通信中实现时钟同步校准的方法及系统-202210258227.0
  • 赵观星;董渊;竺际隆;李丰军;张强礴 - 无锡英迪芯微电子科技股份有限公司
  • 2022-03-16 - 2023-10-20 - G06F13/42
  • 本发明涉及一种多路串口通信中实现时钟同步校准的方法及系统。其驱动芯片内包括一串口通信模块;配置串口通信数据帧,配置的串口通信数据帧包括时钟校准字段;任一驱动芯片的串口通信模块接收一串口通信数据帧后,根据采样计数值N、通信模块时钟OSC的频率fosc、串口通信波特率B、串行采样基准数据的长度m以及串口通信时的目标时钟频率fsys确定当前驱动芯片内串口通信模块的校准系统时钟fsys_trim,以实现基于驱动芯片内串口通信模块的校准系统时钟fsys_trim下多个驱动芯片串口通信时的时钟同步校准。本发明既能有效实现时钟同步校准,又能实现串口通信时的复位,提升应用场景的抗EMI性能,减少对驱动芯片的管脚资源占用。
  • 一种PCI-E拓扑方法、装置、设备及存储介质-202210868154.7
  • 庄秋彬;陈森法;孙路遥 - 深圳星云智联科技有限公司
  • 2022-07-22 - 2023-10-20 - G06F13/42
  • 本申请公开了一种PCI‑E拓扑方法,涉及计算机技术领域,该方法包括:利用预设配置接口确定在PCI‑E拓扑结构中交换机的下游端口数量;基于所述下游端口数量和在所述PCI‑E拓扑结构中第一级交换机的总线数量确定出所述下游端口数量需要分配的目标总线的数量;根据所述目标总线的数量在所述交换机上创建设备以实现PCI‑E拓扑。通过本申请的技术方案,可以通过配置控制呈现的下游端口数量,从而控制整个拓扑结构中需要分配的目标总线数量,可适用于不同能力的插槽,满足实际应用环境的限制。此外,本申请还提供了一种PCI‑E拓扑装置、设备及存储介质,其技术效果与上述方法的技术效果相对应。
  • 一种PCIe交换控制器芯片、验证系统和验证方法-202211706096.4
  • 钟仕林;谌彤;王晓霞 - 芯动微电子科技(武汉)有限公司
  • 2022-12-29 - 2023-10-20 - G06F13/42
  • 本发明涉及集成电路验证技术领域,提供了一种PCIe交换控制器芯片、验证系统和验证方法。本发明通过顶层控制模块将全部Lane路划分成N个独立的分组,每个分组包含M个独立核心单元,通过控制寄存器向模式选择模块输出组选择信号和端口选择信号,模式选择模块将组选择信号和端口选择信号转换成组使能信号和端口使能信号,顶层控制模块根据组使能信号和端口使能信号选中对应的目标核心单元,以通过被选中的目标核心单元输出预定数量的接口信号,通过配置不同的组选择信号和端口选择信号,使得所述顶层控制模块选中不同的目标核心单元进行预定数量的接口信号输出,最终达到对整个PCIe交换控制器芯片中全部Lane路进行测试的目的。
  • 一种RS485通信的在线切换系统-202310980511.3
  • 韩学禹;黄吕超;刘迪;方金国;王永贵;胡源源;李云鹏;张航;刘超;邓思阳;高远;邢玉龙;王振东;梅昕苏;陈楷铭 - 国网信息通信产业集团有限公司
  • 2023-08-07 - 2023-10-20 - G06F13/42
  • 本发明属于信号传输技术领域,具体涉及一种RS485通信的在线切换系统,包括中央处理模块、电源模块、电压转换模块、通信模块和多条RS485通信通道,每条通信通道均包括RS485通信单元、防护单元和RS485中继器;中央处理模块通过通信模块连接到多个外部主端设备,中央处理模块依次通过RS485中继器、防护单元和RS485通信单元连接到外部从端设备,中央处理模块、RS485中继器和RS485通信单元均通过电压转换模块连接到电源模块;本发明能够根据不同的收发状态切换生成的不同波特率,实现不同波特率串口通信,本发明还能够对通信通道进行选择切换,防止出现当多台主机同时发送信号到通讯总线上,造成的数据出错,无法完成通讯的问题。
  • GPIB转以太网通讯卡-202321304018.1
  • 苏绩;方盼;苏安进 - 深圳市思恩技术有限公司
  • 2023-05-26 - 2023-10-20 - G06F13/42
  • 本申请提供一种GPIB转以太网通讯卡,通过GPIB协议接口与待测试的自动化设备连接,通过以太网协议接口与测试设备连接,对于自动化设备发送的GPIB协议信号,可以通过处理器将其转换为以太网协议信号,并发送至测试设备;对于测试设备发送的以太网协议信号,可以通过处理器将其转换为GPIB协议信号,并发送至自动化设备;从而可以解决设备之间因接口协议不一致而无法联机通讯的问题,实现自动化设备与测试设备的正常通讯连接,保证设备测试过程的正常进行。
  • 串行通信方法、装置、电子设备及存储介质-202310970374.5
  • 苏柳;贺斌;张天航;田建均 - 重庆迈科唯医疗科技有限公司
  • 2023-08-02 - 2023-10-17 - G06F13/42
  • 本申请提供一种串行通信方法、装置、电子设备及存储介质,涉及数据通信技术领域,该方法通过第一端实时接收第二数据,循环检测是否存在接收完成第二数据的当前完成标志信息,若存在当前完成标志信息,则对第二数据进行解析,并在解析完成后执行第一端的检测操作,并得到检测结果,若不存在当前完成标志信息,则执行第一端的检测操作,并得到检测结果,最后根据检测结果确定是否向第二端发送第一数据。可以在不设置主机与从机的情况下,由任一端执行符合判断条件的处理步骤。也即是可以在串行通信时合理地进行数据接收与判断,并在满足发送条件的情况下发送数据,可以达到简化串行通信方法同时保障数据传输可靠性的效果。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top