[发明专利]总线协议上配置数据处理方法、系统、设备及存储介质有效

专利信息
申请号: 202211092593.X 申请日: 2022-09-08
公开(公告)号: CN115168282B 公开(公告)日: 2022-12-02
发明(设计)人: 田丰;黄伟;丁建中;祝华锋;万姜涛 申请(专利权)人: 江西萤火虫微电子科技有限公司
主分类号: G06F15/177 分类号: G06F15/177;G06F15/173;G06F13/42;G06F9/445
代理公司: 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人: 何世磊
地址: 330096 江西省南昌市南昌高新技*** 国省代码: 江西;36
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种总线协议上配置数据处理方法、系统、设备及存储介质,所述方法包括将采用菊花链环状拓扑结构连接方式的多个从设备所需的配置数据依次首尾相连形成配置寄存器串;在预定周期内每隔预设时长查询是否接收到目标从设备的数据传输请求信号;若是则将配置寄存器串输入至串行链路;通过标识字段从配置寄存器串中查找目标从设备对应的目标配置数据,并将目标配置数据从配置寄存器串中截取;判断目标从设备的串口通讯模块是否存在数据变动;若是则通过目标从设备的配置控制器实时处理所述数据传输请求信号。本申请可实现从设备单独且并行高速处理配置数据,使得总线传输速率大大提升。
搜索关键词: 总线 协议 配置 数据处理 方法 系统 设备 存储 介质
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江西萤火虫微电子科技有限公司,未经江西萤火虫微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202211092593.X/,转载请声明来源钻瓜专利网。

同类专利
  • 一种简化相控阵列多芯片同步配置方法-202010914565.6
  • 俞天成;李薇;兰冰;聂辉;刘东栋 - 浙江集速合芯科技有限公司
  • 2020-09-03 - 2023-10-27 - G06F15/177
  • 本发明涉及一种简化相控阵列多芯片同步配置方法。在该相控阵中包括主芯片和从芯片,本发明中的从芯片地址脚数量有多个,其决定主芯片所能访问的从芯片的数量。主芯片用广播方式把寻址信息发送到所有从芯片,只有片地址匹配的从芯片才会响应后续的寄存器地址和配置值,同时本发明给出了四种写配置模式和两种读配置模式,依据上述价格和配置模式,本发明可以降低相控阵系统芯片控制线布局布线难度,同时实现多芯片同步配置的功能。
  • 一种基于ARM+FPGA嵌入式异构架构的交互式振动消除应力系统的设计方法-202310967825.X
  • 李念强;岳炳臣;刘英杰;孔祥灿 - 济南大学
  • 2023-08-03 - 2023-10-24 - G06F15/177
  • 本发明提供一种基于ARM+FPGA嵌入式异构架构的交互式振动消除应力系统的设计方法,该系统设计的方法可以实现高效并行数据处理、节省系统资源、提高运算速度。包括用于操控振动时效处理与时效分析的ARM处理器,其所述ARM处理器的输入端连接有用于监控激振器电流的电流监测模块、用于测量激振器电机转速的电机测速模块、用于进行人机交互控制的软件交互模块、用于对加速度数据进行频谱分析的FPGA硬件加速,所述ARM处理器的输出端连接有用于控制激振器电机转速的IGBT驱动模块、用于显示时效处理效果和时效分析结论的软件交互模块,所述IGBT驱动模块的输出端连接有用于进行振动时效的激振器,所述激振器的输出端连接有用于监控激振器电流的电流监测模块、用于测量激振器电机转速的电机测速模块,所述FPGA硬件加速的输入端连接有用于采集加速度数据的加速度采集模块,所述加速度采集模块的输入端有连接用于获取加速度的加速度传感器。
  • 一种基于看门狗的MCU硬重启方法、系统、电子设备-202310759007.0
  • 李林男;关忠旭;包呼日查;张曦月;陈佐钟;梁德宝 - 中国第一汽车股份有限公司
  • 2023-06-26 - 2023-10-03 - G06F15/177
  • 本发明公开了一种基于看门狗的MCU硬重启方法、系统、电子设备,应用于EOL测试过程,方法步骤具体包括:实时检测电源管理芯片的内部看门狗的计数器数值,判断计数器是否为零;如果计数器为零,则触发看门狗产生复位信号,使MCU重启,向EOL测试产线上的电子控制单元发送重启应答信号。目前车用的MCU硬重启的时间都在10‑20微秒内,而ECU的肯定回复响应是瞬发的,当CAN通信总线负载率高时,偶发出现总线优先级更高的信息抢占总线资源,本发明通过增加内部看门狗的策略,规避掉ECU肯定回复响应无法在当帧发出的错误,规避掉此偶发现象,并可以扩展到整车的其他ECU上,提高EOL环节车辆电检的效率。
  • 启动控制装置及方法-201811481465.8
  • 葛维;胡均浩;唐平;李振中;石玲宁 - 锐迪科(重庆)微电子科技有限公司
  • 2018-12-05 - 2023-08-22 - G06F15/177
  • 本公开涉及一种启动控制装置及方法。该装置包括:串联的多个处理芯片;控制芯片,连接到多个处理芯片中的第一级,配置为:在多个处理芯片启动的第一时刻,向第一级处理芯片发送第一频率的启动信号,使多个处理芯片依次以第一频率运行;在与第一时刻间隔第一时长的第二时刻,向第一级处理芯片发送下一个启动频率的启动信号;在与发送第M个启动频率的启动信号的时刻间隔第二时长的第三时刻,向第一级处理芯片发送目标频率的启动信号,使多个处理芯片依次以目标频率运行。通过在启动过程中,依次配置多个启动频率,使多个处理芯片的运行频率依次向上调整,从而均衡各个芯片的电压分配,提高链路的性能。
  • 多核控制器、控制方法、车辆控制系统及可读存储介质-202310848527.9
  • 冯伟龙 - 宁德时代新能源科技股份有限公司
  • 2023-07-12 - 2023-08-11 - G06F15/177
  • 本申请实施例涉及控制领域,提供了一种多核控制器、控制方法、车辆控制系统及可读存储介质。所述多核控制器包括多个微处理器,每个所述微处理器包括应用层和硬件驱动层;其中,多个所述微处理器共用一个硬件抽象层;多个所述微处理器中的所述应用层通过所述硬件抽象层控制多个所述微处理器中的所述硬件驱动层。通过上述多核控制器,在后续对应用层中功能的修改或更新等维护过程中,只需维护应用层与硬件抽象层之间的接口即可,无需考虑其他核中应用层的开发标准和接口定义,从而降低了多核控制器的维护成本和维护难度。
  • 一种基于片内处理器配置码流的FPGA及码流配置方法-202310537718.3
  • 李全磊;王潘丰;王海力 - 京微齐力(北京)科技股份有限公司
  • 2023-05-12 - 2023-08-08 - G06F15/177
  • 本发明实施例公开了一种基于片内处理器配置码流的FPGA及码流配置方法,将可编程逻辑与微处理器系统集成在同一FPGA芯片中,并提供了处理器直接配置FPGA内核,在处理器的控制下使用DMA配置FPGA以及通过数据接口接收FPGA码流配置FPGA的高度集成的解决方案,所述方法包括,利用片内处理器获得FPGA的原始的FPGA的配置码流,利用所述码流整形器进行去冗余、重编码获得符合FPGA内核编码格式的配置码流,利用所述码流配置模块对FPGA内核进行配置。在本发明实施例中,码流配置方法及系统具有高度灵活性和可扩展性,提升了FPGA码流配置的可靠性以码流配置效率。
  • 一种中央处理器直出微连接器的链路配置装置及方法-202310432250.1
  • 李雅君 - 苏州浪潮智能科技有限公司
  • 2023-04-21 - 2023-07-28 - G06F15/177
  • 本发明提出了一种中央处理器直出微连接器的链路配置装置,包括:中央处理器、微连接器,所述中央处理器中不同配置类型的链路通信端口均通过微连接器与待连接模块通信连接,所述中央处理器用于通过微连接器与待连接模块的设备类型确定链路通信端口的待配置类型,并根据链路通信端口的待配置类型实现不同配置类型的链路通信端口的互用,本发明还提出了一种中央处理器直出微连接器的链路配置方法,有效地减少了缩小了服务器板卡的尺寸,避免了空间紧张的问题,降低服务器板卡的PCB设计和生产成本,提高了链路通信端口利用率。
  • 基于多核CPU提高FTP文件批量下载速率的方法及系统-202310448948.2
  • 胡佳新;王季光;孙雷 - 公安部第三研究所;上海辰锐信息科技有限公司
  • 2023-04-24 - 2023-07-21 - G06F15/177
  • 本发明提供一种基于多核CPU提高FTP文件批量下载速率的方法及系统,涉及文件批量下载技术领域,包括:获取需要下载的各个FTP文件的文件名,并对应创建文件名缓存列表;根据多核CPU的包含的CPU核心的核心数将文件名缓存列表中的各文件名对应划分为多组,并对应创建下载线程,每组分别对应关联一个CPU核心和一个下载线程;将每组关联的CPU核心和下载线程进行绑定,各CPU核心分别执行对应的下载线程,进行各个FTP文件的批量下载。有益效果是能够在保证多核CPU负载均衡的同时,有效地防止多核CPU的多个CPU核心之间的切换,提高各个CPU核心的缓存命中率,从而提高多核CPU并发处理数据的能力,并进一步实现多核CPU的高速批量文件下载,有效提高FTP文件批量下载性能。
  • 一种服务器管理方法、装置、设备及机器可读存储介质-202310235864.0
  • 关涛;刘如冰 - 新华三信息技术有限公司
  • 2023-03-13 - 2023-07-14 - G06F15/177
  • 本公开提供一种服务器管理方法、装置、设备及机器可读存储介质,该方法包括:根据预设规则与另一个BMC管理设备协商成为至少两个BMC管理设备中的主BMC管理设备;通过第一预设接口进行带外管理通信;通过第二预设接口与备BMC管理设备进行虚拟化业务通信。通过本公开的技术方案,在无需改变或增加硬件设备的情况下,单对外接口实现双节点或多节点的BMC交互,虚拟成单个BMC设备对外呈现包含多个物理BMC设备及其他部件的整机设备,并实现相应的带外管理,节约了硬件资源,降低了硬件结构复杂度。
  • 一种原子计数器的操作方法、装置、设备及存储介质-202310464889.8
  • 和华;周义满;王斐;张祖英 - 南京砺算科技有限公司;砺算科技(上海)有限公司
  • 2023-04-27 - 2023-06-23 - G06F15/177
  • 本发明公开了一种原子计数器的操作方法、装置、设备及存储介质,包括:获取GPU中的多个待处理的线程组,确定每个线程组对应的原子计数器;根据每个线程组对应的原子操作函数,确定与每个线程组匹配的加法指令;在多个线程组中依次获取一个线程组作为当前处理线程组,根据所述当前处理线程组匹配的加法指令、当前处理线程组对应原子计数器的原始数值,以及当前处理线程组中包括的多个线程,并行计算每个线程对应的结果数据。本发明实施例的技术方案可以有效减少GPU中线程对原子计数器访问次数,提高原子计数器的性能。
  • 多处理器和多处理器系统-201711202502.2
  • 高畠志秦;盐田恒;中村淳;千叶雄司 - 瑞萨电子株式会社
  • 2017-11-27 - 2023-06-09 - G06F15/177
  • 本发明涉及多处理器和多处理器系统。即使当处理器核心的数量增加时,也能防止多处理器的大小增加。所述多处理器包含多个核心和调试控制单元。所述多个核心中的至少一个是调试核心,所述调试核心连接到所述调试控制单元,使得所述调试控制单元能参考并更新所述调试核心中的寄存器信息。所述调试控制单元将第一核心中的寄存器信息传送到所述调试核心,所述第一核心是所述多个核心之一,并且是待调试的核心。所述调试核心通过使用所传送的寄存器信息来调试程序,将在所述第一核心中执行所述程序。
  • 参数的配置系统、方法及存储介质-202310292906.4
  • 请求不公布姓名 - 摩尔线程智能科技(北京)有限责任公司
  • 2023-03-23 - 2023-06-06 - G06F15/177
  • 本公开涉及信息处理技术领域,尤其涉及一种参数的配置系统、方法及存储介质,配置系统包括:主设备,用以获取并发送第一配置信息至配置信息存储器;获取并发送第一配置信息的第一数据总量至比对模块;比对模块,用以获取配置信息存储器中存储的第二配置信息及其第二数据总量;在第二数据总量等于第一数据总量的情况下,发送第二配置信息至接口时序转换器;接口时序转换器,用以将第二配置信息的接口时序转换为目标从设备的接口时序,并将转换后的第二配置信息发送至目标从设备;目标从设备,用以根据转换后的第二配置信息,配置目标从设备的参数。本公开实施例提供的配置系统可提升运行稳定性、主设备的业务处理效率。
  • 射频芯片、算法重构方法及计算机可读存储介质-202111449989.0
  • 郑闯;戴征坚;万超;雷江莉;张作锋 - 中兴通讯股份有限公司
  • 2021-11-30 - 2023-06-02 - G06F15/177
  • 本申请涉及无线通信技术领域,公开了一种射频芯片、算法重构方法及计算机可读存储介质,射频芯片包括:配置接口、互联总线、处理器及至少两个运算单元,各运算单元具有不同的运算功能;配置接口与处理器连接,用于将接收到的路由信息和配置数据传输到处理器;其中,路由信息和配置数据根据射频芯片的目标计算功能确定;互联总线连通各运算单元,且与处理器连接,用于调整各运算单元间的输入和输出关系;运算单元与处理器连接,用于提供目标运算功能;处理器用于下发调整各运算单元路由连接的指令,为各运算单元分配配置数据。通过对运算单元运算功能及输入和输出关系进行灵活调整,使射频芯片能够满足多种算法的兼容需求,提高硬件资源的利用率。
  • 跨时钟域中断唤醒的方法及相应的电路-201911389781.7
  • 姜黎黎;沈天平;刘银涛 - 华润微集成电路(无锡)有限公司
  • 2019-12-30 - 2023-05-26 - G06F15/177
  • 本发明涉及一种跨时钟域中断唤醒的方法及相应的电路,其中,在将低频域中断信号发送给高频域,生成高频域中断信号的同时生成低频域中断清零信号,实现低频域中断信号的清除,将低频域中断信号的清除与高频域中断信号的清除操作分离,使得低频域中断信号的清除不受高频域中断信号的清零影响。采用本发明的跨时钟域中断唤醒的方法及相应的电路,确保在高频域中断信号未被清除的情况下,也能实现低频域中断信号的清除,确保系统在之后的操作过程中依然能正常休眠唤醒,确保系统的正常运行。
  • 处理单元配置方法和处理单元配置装置-202010027305.7
  • 李俊;惠卫锋 - 华为技术有限公司
  • 2020-01-10 - 2023-05-19 - G06F15/177
  • 为了使处理器的生产能够快速匹配市场订单需求,本申请实施例公开了一种处理单元配置方法和处理单元配置装置。所述方法应用于第一处理单元,所述第一处理单元分别与计算机装置所包括的第二处理单元和存储器连接,所述方法包括:获取所述第二处理单元的配置信息;根据所述配置信息获取所述计算机装置的设备证书,所述设备证书携带所述配置信息和第一加密数据,所述第一加密数据为所述第一处理单元从证书颁发机构CA服务器获取的;将所述设备证书写入所述存储器中。
  • 芯片配置方法、装置、设备及介质-202310100982.0
  • 周开林 - 篆芯半导体(南京)有限公司
  • 2023-02-10 - 2023-05-05 - G06F15/177
  • 本发明涉及集成芯片技术领域,公开了一种芯片配置方法、装置、设备及介质,包括:将待配置模块划分为至少两个串行配置结构;确定串行配置结构中的待配置模块的配置数据,将配置数据写入配置缓存模块;配置缓存模块通过广播总线矩阵发送配置数据至待配置模块,对待配置模块进行配置;广播总线矩阵向配置缓存模块返回写响应,以使配置缓存模块能够继续向待配置模块发送配置数据。提升了芯片配置的效率。
  • 芯片自适应控制电路、方法和系统级芯片-202011442788.3
  • 王琦玮;李凯 - 成都海光微电子技术有限公司
  • 2020-12-08 - 2023-04-25 - G06F15/177
  • 本公开提供了一种芯片自适应控制电路、方法和系统级芯片。根据本公开的芯片自适应控制电路包括:微处理器电路,配置成发送采集触发信号;计数器电路,配置成响应于采集触发信号,采集芯片内的至少一部分核心的工作状态;微处理器电路还配置成:基于至少一部分核心的工作状态确定是否开启或关闭芯片内的部分核心,并基于确定生成第一指示信号,第一指示信号用于指示按照核心顺序开启或关闭部分核心;以及控制电路:配置成基于第一指示信号按照核心顺序开启或关闭部分核心。
  • 一种刀片服务器设置方法、装置及可读存储介质-202211057540.4
  • 刘刚 - 苏州浪潮智能科技有限公司
  • 2022-08-30 - 2023-04-11 - G06F15/177
  • 本申请公开一种刀片服务器设置方法、装置及可读存储介质,涉及电子信息领域。本申请提供的刀片服务器设置方法,通过初始化SMBUS寄存器,将SMBUS设置为从模式,接收其他刀片服务器发送的请求数据,并解析请求数据,确认请求数据属于IPMB协议或PMBUS协议,若请求数据属于IPMB协议,则将SMBUS调整为主模式,并发送解析结果给其他刀片服务器,原理是由于PMBUS协议和IPMB协议都是基于SMBUS实现的功能,与原有的通过外加BMC管理模块相比,由于本申请中所用到的装置中的SMBUS是电源刀片中自带的,从而在保证电源刀片能同时支持PMBUS和IPMB协议的情况下节省了成本。
  • 一种冗余测控装置虚拟间隔动态加载和释放方法及系统-202010343295.8
  • 蔡亮亮;龚世敏;唐斌;李帅;洪莹;袁泉 - 南京国电南自电网自动化有限公司
  • 2020-04-27 - 2023-03-28 - G06F15/177
  • 本发明公开了一种冗余测控装置虚拟间隔动态加载和释放方法和系统,响应于虚拟间隔投退软压板的状态变化,获取到需要运行或者退出运行的虚拟间隔编号,根据所述编号和已保存的间隔映射配置文件自动进行CPU资源分配,生成新的间隔映射配置文件,并发送给过程层插件;HMI插件和过程层插件分别解析间隔映射配置文件,获取当前被分配到本核上的虚拟间隔号,如果与现有虚拟间隔号相同,不作处理;如果不同则释放现有虚拟间隔任务,重新加载新间隔的配置文件启动间隔任务;如果本核未配置虚拟间隔,则释放现有间隔任务。本发明可实现冗余测控装置多个虚拟间隔功能的动态加载和释放,提升了冗余测控装置的硬件资源利用率和后续工程维护的便利性。
  • 基于配置信息共享存储的可重构处理器及其共享存储方法-202011510860.1
  • 尹首一;林宥旭;谷江源;钟鸣;罗列;张淞;韩慧明;刘雷波;魏少军 - 清华大学
  • 2020-12-18 - 2023-03-28 - G06F15/177
  • 本发明公开了一种基于配置信息共享存储的可重构处理器及其共享存储方法,其中该方法包括:处理单元阵列和配置信息共享存储模块;其中,处理单元阵列包括:多个处理器单元;配置信息共享存储模块包括:多个存储体,用于存储各个处理器单元的配置信息。本发明将原先设置于各个处理单元内部的配置存储器搬移到处理单元阵列之外,使得各个处理单元能够共享配置信息共享存储模块中各个存储体来存储配置信息,以便拥有较少配置信息的处理单元能够分担配置存储压力较大的处理单元的配置信息,大大提高了可重构处理器存储配置信息的空间利用率。
  • 供应一组解决方案的处理器实现的方法、系统和存储介质-202010470917.3
  • 维拉·普拉卡什·尚;纳拉亚纳斯瓦米·克里希南;库马尔·帕拉尼查米 - 塔塔顾问服务有限公司
  • 2020-05-28 - 2023-03-21 - G06F15/177
  • 本申请涉及供应一组解决方案的处理器实现的方法、系统和存储介质。本公开的实施方式通过以下方式实现了在多租户平台中供应一组解决方案的方法:(a)接收对这组解决方案的请求;(b)为与来自这组解决方案中的至少一个解决方案相关联的请求生成票据;(c)基于与至少一个解决方案相关联的请求来选择捆绑包;(d)由票据为至少一个所请求的解决方案供应所选择的捆绑包,以获得供应的捆绑包;(e)以预定间隔调度供应队列表,以获得多个供应记录;(f)从多个供应记录中确定所供应的捆绑包的至少一个类别;(g)供应至少一个所请求的解决方案,在模式中创建解决方案表;并且(h)更新供应的状态并通知用户。
  • 一种主从式安全处理器-201910711722.0
  • 曹春春;柳会鹏;李虹阳;王州府;魏晓伟 - 北京多思安全芯片科技有限公司;北京天宏绎网络技术有限公司
  • 2019-08-02 - 2023-02-21 - G06F15/177
  • 本发明公开了一种主从式安全处理器。所述安全处理器包括资源控制器和若干个功能部件及其开关配置网络;所述资源控制器包括重组配置模块,所述重组配置模块还包括模式管理单元,所述重组配置模块通过对开关配置网路的开关的控制配置所述功能部件为包括至少一个控制处理器内核、一个运算处理器内核和一个数据处理器内核,各所述处理器内核被分配不同的任务,分别实现系统控制、运算处理和数据处理。通过将安全处理器中的功能部件配置成至少三个不同的处理器内核,分工协同完成同一任务,极大地提升了该安全处理器的业务处理能力和水平,并且所述安全处理器通过动态配置还可以实现不同的处理器内核,各处理器内核之间功能各有偏重又互为备份支援,该冗余性和可替代性的设计能够提高该安全处理器的抗攻击性、安全性和可靠性。
  • 芯片串联编码系统及方法-202211112750.9
  • 张敏然 - 极思芯微电子(广东)有限公司
  • 2022-09-14 - 2022-12-06 - G06F15/177
  • 本发明实施例提供了一种芯片串联编码系统,包括:主控单元,用于发送命令包;N个芯片,与所述主控单元依次串联连接形成发送通道和接收通道,N≥2;其中,所述接收通道为直通通道,用于接收所述主控单元发送的命令包;每个芯片的发送通道包括配置模块,用于配置芯片ID,每个芯片在上电复位后的ID初始化为0,所述每个芯片接收后一个芯片发送的配置信息,根据配置信息中的ID配置当前芯片的ID,并向前一个芯片发送新的配置信息,所述新的配置信息中的ID为当前芯片的ID加1,简化了初始化流程,提高了通信速率。
  • 一种多级流水多路数据运算与存取控制系统-202211070128.6
  • 母国标 - 母国标
  • 2022-09-02 - 2022-12-06 - G06F15/177
  • 本发明涉及一种多级流水多路数据运算与存取控制系统,包括:多级流水处理器组、基础参数配置模块、存算取参数配置模块、存算取时序控制训练单元、存算取调度控制器、CPU单元、SOC总线、并行数据搬移模块及DDR存储单元;在多路输入数据的多级流水线处理下,通过存、算、取的数据流水处理训练,由训练数据运算得到多级流水处理器组或处理器核的架构配置方案和多级流水处理的存算取时序控制方法,根据训练所得架构配置方案和流水处理控制方法工作运行完成多级流水的存算取处理;能够动态适应各类应用场景下不同的性能与客户需求,减少SOC总线与存储器单元的套数,提高流水处理存取访问效率,提高存取和计算并行度效率,简化系统设计节省成本。
  • 总线协议上配置数据处理方法、系统、设备及存储介质-202211092593.X
  • 田丰;黄伟;丁建中;祝华锋;万姜涛 - 江西萤火虫微电子科技有限公司
  • 2022-09-08 - 2022-12-02 - G06F15/177
  • 本发明提供了一种总线协议上配置数据处理方法、系统、设备及存储介质,所述方法包括将采用菊花链环状拓扑结构连接方式的多个从设备所需的配置数据依次首尾相连形成配置寄存器串;在预定周期内每隔预设时长查询是否接收到目标从设备的数据传输请求信号;若是则将配置寄存器串输入至串行链路;通过标识字段从配置寄存器串中查找目标从设备对应的目标配置数据,并将目标配置数据从配置寄存器串中截取;判断目标从设备的串口通讯模块是否存在数据变动;若是则通过目标从设备的配置控制器实时处理所述数据传输请求信号。本申请可实现从设备单独且并行高速处理配置数据,使得总线传输速率大大提升。
  • 异构设备控制方法、装置、系统、异构设备及存储介质-202211027087.2
  • 李洪恩;朱文龙 - 济南浪潮数据技术有限公司
  • 2022-08-25 - 2022-11-29 - G06F15/177
  • 本发明提供一种异构设备控制方法、装置、系统、异构设备及存储介质,涉及分布式集群领域,方法应用于异构设备,包括:当接收到管理设备发送的统一命令时,根据预设配置表确定与统一命令对应的本地命令及统一响应模板;执行本地命令得到本地响应,并根据预设配置表规定的本地响应与统一响应模板中各字段间的映射关系,将本地响应写入统一响应模板得到统一响应;将统一响应发送至管理设备;可通过预设配置表将管理设备的统一命令转换为异构设备的本地命令,还可基于预设的映射关系将异构设备生成的本地响应转换为统一的响应格式,以便管理设备确定各异构设备对统一命令的执行情况,进而可有效降低管理设备对异构设备的管控难度。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top