[发明专利]实施精确占空比控制的双数据速率电路和数据生成方法有效
| 申请号: | 201980000798.0 | 申请日: | 2019-05-05 |
| 公开(公告)号: | CN110383380B | 公开(公告)日: | 2020-05-26 |
| 发明(设计)人: | 宋立东;J·金 | 申请(专利权)人: | 长江存储科技有限责任公司 |
| 主分类号: | G11C7/22 | 分类号: | G11C7/22 |
| 代理公司: | 北京永新同创知识产权代理有限公司 11376 | 代理人: | 林锦辉 |
| 地址: | 430074 湖北省武汉市东湖*** | 国省代码: | 湖北;42 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种双数据速率电路包括:时钟发生器、时钟分频器和复用器。所述时钟发生器被用于接收源时钟信号以生成一对互补时钟信号。所述时钟分频器被耦合到所述时钟发生器,并且被用于仅使用所述一对互补时钟信号的单边沿转换来生成四个多相时钟信号。所述四个多相时钟信号连续异相90°。所述复用器被耦合到所述时钟分频器,并且被用于通过分别在所述四个多相时钟信号中的两个多相时钟信号的第一边沿转换和第二边沿转换时顺序地选择和取消选择所述多个数据位中的每个数据位并且输出每个选定的数据位作为输出数据流,来将多个数据位复用到所述输出数据流中。 | ||
| 搜索关键词: | 实施 精确 控制 双数 速率 电路 数据 生成 方法 | ||
【主权项】:
1.一种双数据速率电路,包括:时钟发生器,其被配置为接收源时钟信号以生成一对互补时钟信号;时钟分频器,其被耦合到所述时钟发生器,并且被配置为仅使用所述一对互补时钟信号的单边沿转换来生成四个多相时钟信号,所述四个多相时钟信号连续异相90°;以及复用器,其被耦合到所述时钟分频器,并且被配置为通过分别在所述四个多相时钟信号中的两个多相时钟信号的第一边沿转换和第二边沿转换时顺序地选择和取消选择多个数据位中的每个数据位并且输出每个选定的数据位作为输出数据流,来将所述多个数据位复用到所述输出数据流中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201980000798.0/,转载请声明来源钻瓜专利网。
- 上一篇:磁记录介质
- 下一篇:控制电路、半导体存储器设备、信息处理设备以及控制方法





