[发明专利]控制电路、半导体存储器设备、信息处理设备以及控制方法有效
| 申请号: | 201880014876.8 | 申请日: | 2018-02-14 |
| 公开(公告)号: | CN110383381B | 公开(公告)日: | 2023-09-19 |
| 发明(设计)人: | 手塚宙之 | 申请(专利权)人: | 索尼半导体解决方案公司 |
| 主分类号: | G11C11/16 | 分类号: | G11C11/16 |
| 代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 吴孟秋 |
| 地址: | 日本*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | [问题]提供一种控制电路,其能够通过简单的配置,不仅抑制功耗的增加,而且还防止写入错误和存储器元件的破坏。[解决方案]本发明提供一种控制电路,其对于具有源极线、位线、设置在源极线和位线之间并且通过字线的电位导通或断开的晶体管、以及与晶体管串联连接的存储器元件的存储器单元,响应于字线的激活输出用于使在源极线和位线中累积的电荷放电的信号,并且在开始写入或读取之前输出用于使源极线和位线进入浮置状态的信号。 | ||
| 搜索关键词: | 控制电路 半导体 存储器 设备 信息处理 以及 控制 方法 | ||
【主权项】:
1.一种控制电路,相对于包括源极线、位线、设置在所述源极线和所述位线之间并且通过字线的电位切换导通和断开的晶体管、以及与所述晶体管串联连接的存储器元件的存储器单元,所述控制电路根据所述字线的激活输出用于使在所述源极线和所述位线中累积的电荷放电的信号,并且在开始写入或读取之前,输出使所述源极线和所述位线处于浮置状态的信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼半导体解决方案公司,未经索尼半导体解决方案公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201880014876.8/,转载请声明来源钻瓜专利网。





