[实用新型]一种可编程多门限比较的电流频率转换电路有效

专利信息
申请号: 201821570716.5 申请日: 2018-09-26
公开(公告)号: CN208849747U 公开(公告)日: 2019-05-10
发明(设计)人: 张勇 申请(专利权)人: 北方电子研究院安徽有限公司
主分类号: H03M1/06 分类号: H03M1/06
代理公司: 南京纵横知识产权代理有限公司 32224 代理人: 耿英;董建林
地址: 233040*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种可编程多门限比较的电流频率转换电路,包括积分电路、可编程多门限比较电路、恒流源、开关电路和接口电路;积分电路将输入的电流信号实时转换为电压信号,输入至可编程多门限比较电路,由可编程多门限比较电路对电压值和电压变化趋势进行比较、判断和补偿,并输出给接口电路,当积分电路电荷达到平衡时,通过开关电路控制恒流源对积分电路进行反向充电,直至积分电路输出电压信号满足可编程多门限比较电路的判断要求。本实用新型的可编程多门限比较的电流频率转换器电路解决了现有的电流频率转换采样率低、精度难提高的缺点,可以用于对电流频率转换精度要求较高的场合。
搜索关键词: 可编程 积分电路 电流频率转换 门限比较电路 门限比较 电路 本实用新型 接口电路 恒流源 电流频率转换器 电压变化趋势 开关电路控制 输出电压信号 电流信号 电压信号 反向充电 精度要求 开关电路 实时转换 电荷 采样率 输出 平衡
【主权项】:
1.一种可编程多门限比较的电流频率转换电路,其特征是,包括积分电路、可编程多门限比较电路、恒流源、开关电路和接口电路;积分电路将输入的电流信号实时转换为电压信号,输入至可编程多门限比较电路,由可编程多门限比较电路对前一门限电压和正在处理的电压值进行比较,经补偿输出给接口电路;当积分电路电荷达到平衡时,通过开关电路控制恒流源对积分电路进行反向充电,直至积分电路输出电压低于可编程多门限比较电路最低门限。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北方电子研究院安徽有限公司,未经北方电子研究院安徽有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201821570716.5/,转载请声明来源钻瓜专利网。

同类专利
  • 一种信号调理动态放大电路-201910707137.3
  • 张冲;郭小东;李太斌;颜天成;延帅 - 华能四川水电有限公司;北京奥技异电气技术研究所有限公司
  • 2019-08-01 - 2019-11-05 - H03M1/06
  • 本发明公开了一种信号调理动态放大电路,包括缓冲隔离电路、高通滤波电路、动态放大电路、低通滤波电路、叠加电路与处理器单元;所述缓冲隔离电路、高通滤波电路、动态放大电路、低通滤波电路、叠加电路、处理器单元输入端依次相连;所述处理器输出端与所述动态放大电路输入端相连,用于所述动态放大电路增益的反馈调节。本发明在传感器输出的电压信号发生变化时,能够动态调整放大器增益,使得送到AD的电压信号能始终接近输入的参考电压值,有效的利用AD的转换位数,最大程度的减小量化误差对测量的影响。
  • 多串数模转换器-201480014625.1
  • D·A·登普西 - 亚德诺半导体集团
  • 2014-03-14 - 2019-11-05 - H03M1/06
  • 描述了多串DAC,该多串DAC包括至少两个DAC级。每个DAC级包括一串阻抗元件和开关网络。在一种配置中,DAC包括第一开关网络和第二开关网络,第二开关网络提供多个开关路径,多个开关路径补偿第二串的阻抗效应且在DAC的输出节点提供多个状态变化。
  • 缓冲型模数转换器以及集成电路-201910691217.4
  • 夏书香;许建超 - 深圳市锐能微科技有限公司
  • 2019-07-29 - 2019-10-29 - H03M1/06
  • 一种缓冲型模数转换器以及集成电路,缓冲型模数转换器包括输入缓冲单元和模数转换单元,所述输入缓冲单元包括主源跟随器以及辅源跟随器,所述辅源跟随器用于消除主源跟随器的沟道长度调制效应;所述模数转换单元的输入与所述输入缓冲单元的输出连接,所述模数转换单元用于将所述输入缓冲单元输出的模拟信号转换成数字信号输出。辅源跟随器能消除主源跟随器的沟道长度调制效应从而大幅度提高缓冲型模数转换器的线性度和增益精度。
  • 数据加权平均电路-201822043066.5
  • A·巴尔;R·辛格 - 意法半导体国际有限公司
  • 2018-12-06 - 2019-10-29 - H03M1/06
  • 本公开的实施例涉及数据加权平均电路。温度计编码的输入信号的数据加权平均通过以下来完成:控制交叉开关矩阵的操作以使用响应于数据加权平均输出信号的前一周期的反馈而生成的控制信号来生成数据加权平均输出信号的当前周期。基于前一周期中数据加权平均输出信号的结束逻辑转变的检测,控制信号指定当前周期中针对数据加权平均输出信号的开始逻辑转变的比特位置。本公开的实施例具有非常低的计算延迟并且减轻了对解码器电路和加法器电路的需要。
  • 消除电器中模拟采样电路电磁干扰的方法、装置及电器-201910345279.X
  • 申伟刚;李窑;牟桂贤 - 珠海格力电器股份有限公司
  • 2019-04-26 - 2019-10-15 - H03M1/06
  • 本发明公开了一种消除电器中模拟采样电路电磁干扰的方法、装置及电器,所述方法包括:在所述电器中设置一个检波电路,对影响所述模拟采样电路的电磁干扰信号进行检测;分别将所述模拟采样电路的采样信号和所述检波电路检测到的电磁干扰信号转换为数字化的采样信号和数字化的电磁干扰信号;根据所述数字化的电磁干扰信号消除所述数字化的采样信号中的干扰信号。采用本发明的技术方案,可准确的获得模拟采样电路的采样信号。
  • 用于使高速电流舵DAC中的时钟和输出时序偏差最小化的互连结构-201510178294.1
  • J·泰特瓦;D·麦克马希尔 - 马克西姆综合产品公司
  • 2015-02-25 - 2019-10-15 - H03M1/06
  • 本发明描述了用于使高速电流舵DAC中的时钟和输出时序偏差最小化的互连结构。数‑模转换器(DAC)系统包括DAC和时钟互连模块。所述DAC包括多个段和多个驱动器。所述多个段中的每一个从所述多个驱动器中的相应驱动器接收驱动器信号,并且基于所述驱动器信号来产生正输出和负输出。所述多个驱动器中的每一个接收多个时钟信号中的相应时钟信号,并且基于所述多个时钟信号中的相应时钟信号来输出驱动器信号。所述时钟互连模块包括互连环路。时钟输入连接到所述互连环路的第一部分,并且所述多个时钟信号从所述互连环路的连接到所述多个驱动器的第二部分输出。输出互连模块接收所述正输出和所述负输出并且产生差分输出信号。
  • 模式控制电路和设备-201610167726.3
  • 张潜龙;张维琛;刘泰源 - 华为技术有限公司
  • 2016-03-22 - 2019-09-20 - H03M1/06
  • 本发明实施例提供一种模式控制电路和设备。该电路包括:检测电路、锁存器电路、上下拉电路,上下拉电路包括电压上拉电路和电压下拉电路;检测电路用于检测DVDD是否下电;锁存器电路用于在DVDD下电后,控制锁存器电路的第一输出端的电压和锁存器电路的第二输出端的电压与上下拉电路关联;电压上拉电路用于上拉锁存器电路的第一输出端的电压为常上电区的电源电压,使锁存器电路的第一输出端输出用于控制受控电路进入掉电模式的控制信号;电压下拉电路用于下拉锁存器电路的第二输出端的电压到地,使得受控电路例如ADC电路在DVDD下电后进入Power Down模式,从而避免受控电路产生不必要的功耗和防止受控电路的输入端漏电。
  • 流水线模数转换器的误差补偿校正装置-201610416838.8
  • 蒲杰;胡刚毅;付东兵;陈玺;黄兴发;王育新;陈光炳;李儒章 - 中国电子科技集团公司第二十四研究所
  • 2016-06-14 - 2019-09-03 - H03M1/06
  • 本发明提供一种流水线模数转换器的误差补偿校正装置,包括校正流水级和常规流水级,针对每个校正流水级,设置有对应的误差估计电路、电平边沿检测电路、随机电平发生电路和MUX电路,其中电平边沿检测电路检测该校正流水级中比较器的输出信号是否在预设的时间内稳定输出;MUX电路用于根据检测的结果,选择将该比较器的输出信号或所述随机电平发生电路的输出信号作为该比较器的实际输出信号;误差估计电路在该比较器的输出信号未在预设的时间内稳定输出时,根据实际输出信号、后级流水级的编码信号和校正值信号,估计该校正流水级的校正值。本发明能够实时跟踪校正非理想特性和失配误差随时间外界环境变化,不打断流水线ADC正常工作,校正值更接近真实情况。
  • 减小模数转换器中的失真-201610463452.2
  • A·L·科班;M·H·葛劳哥伦 - 硅实验室公司
  • 2016-06-23 - 2019-09-03 - H03M1/06
  • 本申请涉及减小模数转换器中的失真。在一个实施例中,一种设备包括:第一压控振荡器(VCO)模数转换器(ADC)单元,其接收差分模拟信号的第一部分并且将差分模拟信号的第一部分转换成第一数字值;第二VCO ADC单元,其接收差分模拟信号的第二部分并且将差分模拟信号的第二部分转换成第二数字值;组合器,其从第一和第二数字值形成组合数字信号;抽取电路,其接收组合数字信号并且将组合数字信号滤波成滤波后的组合数字信号;以及消除电路,其接收滤波后的组合数字信号并且至少部分地基于系数值产生失真消除的数字信号。
  • 用于模数转换器(ADC)的电压倍增电路-201580010077.X
  • D·J·阿尔迪;S·贝克;B·西瓦库玛;黄伟;袁丹 - 高通股份有限公司
  • 2015-02-09 - 2019-08-30 - H03M1/06
  • 在一个实施例中,一种电路包括用于模数转换器(ADC)的比较器的第一输入。第一输入耦合至第一电容性网络。该电路进一步包括用于ADC的比较器的第二输入。第二输入耦合至第二电容性网络。第一电容性网络包括第一电容器集合,其中第一电容器集合的第一极板选择性地耦合至输入信号。第二电容性网络包括第二电容器集合,其中第一电容器集合的第二极板选择性地耦合至输入信号。第一极板和第二极板是第一电容器集合和第二电容器集合的相对极板。
  • 具有衰减和频率控制的无源可变连续时间线性均衡器-201910110014.1
  • J.J.皮克;谈侃;P.霍加布里 - 特克特朗尼克公司
  • 2019-02-11 - 2019-08-13 - H03M1/06
  • 一种用于从从DUT接收的信号中去除由测试和测量仪器信道添加的噪声的连续或步进可变无源噪声滤波器。噪声滤波器可以包括,例如,分离器将信号分离成至少第一分离信号和第二分离信号。第一路径接收第一分离信号并包括可变衰减器和/或可变延迟线,其可以基于所连接的DUT的信道响应而被设置。可变衰减器和/或可变延迟线可以是连续地或步进式可变的,这将在下面更详细地讨论。还包括第二路径以接收第二分离信号,并且组合器将来自第一路径的信号和来自第二路径的信号组合成组合信号。
  • 高速数据加权平均架构-201811488874.0
  • A·巴尔;R·辛格 - 意法半导体国际有限公司
  • 2018-12-06 - 2019-07-23 - H03M1/06
  • 本公开的实施例涉及高速数据加权平均架构。温度计编码的输入信号的数据加权平均通过以下来完成:控制交叉开关矩阵的操作以使用响应于数据加权平均输出信号的前一周期的反馈而生成的控制信号来生成数据加权平均输出信号的当前周期。基于前一周期中数据加权平均输出信号的结束逻辑转变的检测,控制信号指定当前周期中针对数据加权平均输出信号的开始逻辑转变的比特位置。
  • 限制模拟差分电路的老化效应-201610134720.6
  • P·F·费格斯;G·芒甘阿罗 - 美国亚德诺半导体公司
  • 2016-03-10 - 2019-07-19 - H03M1/06
  • 本发明涉及限制模拟差分电路的老化效应。例如使用深纳米互补金属氧化物半导体(CMOS)工艺制造的设备的老化效应可导致电路随着时间显示出不期望的失配累积。为了解决老化效应,M个差分电路的阵列的连接被控制,以限制和系统地减少或反转老化效应。在一个实施例中,控制排列序列被选择以在至少两个不同的时间段强调M个差分电路阵列在相对应力条件下。施加相反的应力条件(优选基本上相等的相对应力条件)可以反向失配累积的方向,并随时间限制失配累积在可接受的限度之内。控制排列序列可以应用到模数转换器的比较的阵列,或折叠模数转换器的差分放大器的阵列。
  • 一种模数转换电路-201610217816.9
  • 何青;王玮冰;李佳 - 中国科学院微电子研究所
  • 2016-04-08 - 2019-07-12 - H03M1/06
  • 本发明实施例公开了一种模数转换电路包括:调制电路;调制电路,包括:第一斩波器、第二斩波器、第三斩波器、第四斩波器和模数转换器;模拟信号经第一斩波器和第二斩波器连接模数转换器的输入端;模数转换器的输出端经第三斩波器和第四斩波器连接信号抽取器的输入端;第一斩波器和第四斩波器的控制端连接第一斩波信号,第二斩波器和第三斩波器的控制端连接第二斩波信号;第一斩波信号的频率小于第二斩波信号的频率。本发明提供的模数转换电路,能够减小模数转换器中运算放大器产生的低频噪声和失调电压对模数转换的影响,提高处理后信号的信噪比,提升信号处理系统的精度。
  • 数字噪声源、数据处理系统及数据处理方法-201611144186.3
  • 苏艳蕊;严发宝;柳建新;武中臣;杜清府 - 山东大学
  • 2016-12-13 - 2019-07-05 - H03M1/06
  • 一种数字噪声源,基于数字处理器实现,其特征在于:所述数字处理器包括时钟触发单元、用于在噪声数据生成过程中存储噪声数据的寄存器A、用于数据缓存的1位寄存器B和用于存储生成后噪声数据的寄存器C;噪声数据的级数为N,数据格式为A=(A1,A2,…An);时钟触发单元获取时钟信号后,更新并生成数字噪声。一种数据处理系统,可产生如上所述的噪声源。一种数据处理方法,将上述噪声与模拟数字转换器采集的数据叠加,以生成新的数据用以后续数据处理。本方法可减少谐波失真带来的影响,从而进一步提高数据处理的精度。
  • 降低模数转换器噪声的电路、模数转换器和成像设备-201821818725.1
  • 张金宇;余浩;邹湘;张清军 - 同方威视技术股份有限公司;常州胡杨微电子有限公司
  • 2018-11-06 - 2019-07-02 - H03M1/06
  • 本实用新型提供了一种降低模数转换器噪声的电路、模数转换器和成像设备,涉及集成电路领域。该电路包括至少一个积分器、量化器和低通抽取滤波器,量化器与积分器电连接,低通抽取滤波器与量化器电连接,其中,至少一个积分器包括第一积分器,第一积分器包括:第一斩波开关、至少一个放大器、第二斩波开关和电容器,第一斩波开关用于对接收到的电信号进行调制;第二斩波开关用于对经过第一放大器放大后的信号进行解调制;量化器将经过至少一个积分器积分后输出的模拟信号转换为数字信号;低通抽取滤波器滤除数字信号中的高频分量并且实现降频抽取。本实用新型能够整体降低模数转换器的噪声。
  • 基于真随机数序列的流水线模数转换器动态补偿装置-201610488447.7
  • 郭亮;雷郎成;苏晨;刘凡;刘林涛;刘伦才 - 中国电子科技集团公司第二十四研究所
  • 2016-06-28 - 2019-06-04 - H03M1/06
  • 本发明提供一种基于真随机数序列的流水线模数转换器动态补偿装置,该装置包括子模数转换器、子数模转换器、真随机数产生电路和编码电路,其中真随机数产生电路用于产生真随机数序列,并将真随机数序列提供给子模数转换器,以对子模数转换器中比较器基准电压输入端对应开关的开合进行控制;子模数转换器用于将输出的数字信号提供给编码电路,编码电路用于根据数字信号生成编码信号并将编码信号提供给子数模转换器,以对子数模转换器中开关的开合进行控制。通过本发明,可以解决子模数转换器中比较器失调以及子数模转换器中电容失配的问题。
  • 一种数字模拟复用输入检测电路-201821522433.3
  • 李斌;赖吉健;陈卓;朱华昌;韩丽霞 - 广州汽车集团股份有限公司
  • 2018-09-18 - 2019-05-31 - H03M1/06
  • 本实用新型提供一种数字模拟复用输入检测电路,所述输入检测电路包括电磁兼容性EMC电容、串联电阻、滤波电容、上拉电阻和下拉电阻,其中EMC电容一端连接所述输入检测电路的输入端,另一端接地;所述串联电阻的一端与所述EMC电容相连,另一端与所述滤波电容的一端相连,所述滤波电容的另一端接地;所述上拉电阻的一端与所述输入检测电路的供电电压端相连,另一端与所述EMC电容相连;所述下拉电阻的一端与所述EMC电容相连,另一端接地。通过本实用新型,解决了现有的输入检测电路复用性不强、电平转换成本高或者不具备电磁兼容性以及防瞬间脉冲功能的问题。
  • 一种可编程多门限比较的电流频率转换电路-201821570716.5
  • 张勇 - 北方电子研究院安徽有限公司
  • 2018-09-26 - 2019-05-10 - H03M1/06
  • 本实用新型公开了一种可编程多门限比较的电流频率转换电路,包括积分电路、可编程多门限比较电路、恒流源、开关电路和接口电路;积分电路将输入的电流信号实时转换为电压信号,输入至可编程多门限比较电路,由可编程多门限比较电路对电压值和电压变化趋势进行比较、判断和补偿,并输出给接口电路,当积分电路电荷达到平衡时,通过开关电路控制恒流源对积分电路进行反向充电,直至积分电路输出电压信号满足可编程多门限比较电路的判断要求。本实用新型的可编程多门限比较的电流频率转换器电路解决了现有的电流频率转换采样率低、精度难提高的缺点,可以用于对电流频率转换精度要求较高的场合。
  • 降低模数转换器噪声的电路、降噪方法和设备-201811313087.2
  • 张金宇;余浩;邹湘;张清军 - 同方威视技术股份有限公司;常州胡杨微电子有限公司
  • 2018-11-06 - 2019-04-05 - H03M1/06
  • 本公开提供了一种降低模数转换器噪声的电路、降噪方法和设备,涉及集成电路领域。该电路包括至少一个积分器、量化器和低通抽取滤波器,量化器与积分器电连接,低通抽取滤波器与量化器电连接,其中,至少一个积分器包括第一积分器,第一积分器包括:第一斩波开关、至少一个放大器、第二斩波开关和电容器,第一斩波开关用于对接收到的电信号进行调制;第二斩波开关用于对经过第一放大器放大后的信号进行解调制;量化器将经过至少一个积分器积分后输出的模拟信号转换为数字信号;低通抽取滤波器滤除数字信号中的高频分量并且实现降频抽取。本公开能够整体降低模数转换器的噪声。
  • 降低输出开关毛刺的数模转换器及方法-201811358295.4
  • 韩益锋;俞伟钧;张维;吴文桃;朱敏芬 - 常州工学院
  • 2018-11-15 - 2019-03-26 - H03M1/06
  • 本发明公开了一种降低输出开关毛刺的数模转换器及方法。该数模转换器包括:输入寄存器,用于对数字信号的输入缓存;列编码器,针对各象限进行列编码,控制电流源阵列的开关顺序;行编码器,针对各象限进行行编码,控制电流源阵列的开关顺序;锁存器,对开关信号进行锁存;开关电流源阵列,进行各个象限的开关电流源阵列排布;多相位时钟产生器,产生多个相位的时钟单元,并加强驱动。本发明通过多相位时钟,分摊开关边沿的毛刺功率,降低输出毛刺对于DAC精度的影响,滤波后充分滤除高频噪声,输出更为平滑;通过开关电流源阵列的四项限中心对称布局,并且通过开关序列的对称控制,降低二维梯度误差和对称误差,提高DAC的精度。
  • 一种多通道AD采样时差同步方法和同步系统-201811318602.6
  • 尹明铉;杨新超;成怀宁 - 紫光测控有限公司
  • 2018-11-07 - 2019-03-19 - H03M1/06
  • 本发明公开了一种多通道AD采样时差同步方法和同步系统,包括:针对于n个采样通道,分别标记为C1、C2……Cn,按照预定顺序C1、C2……Cn依次进行采样进而得到顺序列[P1、P2……Pn],按照逆序Cn、C(n‑1)……C1依次采样进而得到逆序列[N1、N2……Nn];首先计算顺序列第一个采样数据P1和逆序列最后一个采样数据Nn的平均值,进而得到第一个采样点在中间时刻的采样值S1;然后计算顺序列第二个采样数据P2和逆序列倒数第二个采样数据N(n‑1)的平均值,得到第二个采样点在中间时刻的采样值S2;随后依次类推,计算各个采样点在中间时刻的采样值;最终得到的采样序列[S1、S2……Sn]。
  • 基于可控非对称动态比较器的1.5比特冗余加速逐次逼近型模数转换器-201610411806.9
  • 任俊彦;王晶晶;陈迟晓;陈勇臻;许俊;叶凡;李宁;徐荣金;李倩倩 - 复旦大学
  • 2016-06-14 - 2019-02-26 - H03M1/06
  • 本发明属于集成电路技术领域,具体为基于可控非对称动态比较器的1.5比特冗余加速的逐次逼近型模数转换器。本发明提供的模数转换器结构包括两个相同的栅压自举开关,一组对称的N位二进制电容阵列,两个可控非对称动态比较器,一个普通动态比较器和SAR ADC的数字逻辑电路模块。本发明引入1.5比特冗余加速技术,缩短了等待前几位建立完全的时间,加快了模数转换器的转换速率,增加了冗余度,减少误码、失码,提高精度。相比于传统技术,能够大幅度简化电路规模,特别是省略参考电压产生电路,继而降低模数转换器的功耗和面积,迅速变化建立等效参考电压值,加快模数转换器的转换速度,且具有普适性,可以应用于其他0.5比特的应用场景。
  • 用于时间交替采样的时间误差自适应消除方法-201811107033.0
  • 高舰;叶芃;曾浩;黄武煌;魏文韬;赵禹;李浩;潘志翔 - 电子科技大学
  • 2018-09-21 - 2019-02-22 - H03M1/06
  • 本发明公开了一种用于时间交替采样的时间误差自适应消除方法,对于M个通道的采样信号,首先将第1个通道的本周期和下一周期的信号作为参考信号构成参考信号集合,对第M/2通道的采样信号进行时间误差自适应校正,然后将校正后的第M/2通道的采样信号加入参考信号集合,再对其他采样信号进行校正,如此循环,直到所有采样信号均完成校正。本发明针对多通道采样信号之间的时间失配误差,采用时间误差自适应校正来动态消除时间误差,有助于信号的准确还原。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top