[发明专利]数据转换装置、系统及方法在审

专利信息
申请号: 201811355054.4 申请日: 2018-11-14
公开(公告)号: CN111193510A 公开(公告)日: 2020-05-22
发明(设计)人: 陈云;廖健行;段小祥 申请(专利权)人: 华为技术有限公司
主分类号: H03M1/00 分类号: H03M1/00;H03M1/18
代理公司: 北京三高永信知识产权代理有限责任公司 11138 代理人: 肖庆武
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请公开了一种数据转换装置、系统及方法,属于信息处理技术领域。本申请提供的数据转换装置可以通过第一运算放大器对第一数据进行调整得到第二数据,通过ADC对第二数据进行模数转换,得到第三数据,由增益控制电路根据第三数据和ADC的精度来确定第一增益系数,进而由第一运算放大器根据第一增益系数将第一数据重新调整至合适的数值范围之内,得到第四数据,之后,再次通过ADC对调整得到的第四数据进行模数转换,得到第五数据,最终的转换结果可以根据第五数据和第一增益系数得到。由于可以通过第一增益系数和第五数据来表示转换结果,因此,通过该ADC转换并表示的数据的最大范围也将远远大于ADC本身精度所能表示的数据范围。
搜索关键词: 数据 转换 装置 系统 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811355054.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种动态电流舵DAC及其控制方法-202310933162.X
  • 刘永平;阮沈勇;冯稀亮 - 深圳飞渡微电子有限公司
  • 2023-07-27 - 2023-10-27 - H03M1/00
  • 本发明提供一种动态电流舵DAC,属于数模转换技术领域,包括:开关器件SW4,开关器件SW4的一端与电源VDD或者地GND电连接,开关器件SW4的另一端与电流源的源极电连接;电流源内的MOS管的栅极设置有开关器件SW5,开关器件SW5的一端与偏置电压源VBIAS电连接,开关器件SW5的另一端与MOS管的栅极电连接;电流舵的输出OUTP端内设置有开关器件SW1,电流舵的输出OUTN端内设置有开关器件SW2,电流舵的输出端还设置有开关器件SW3。本发明通过增加电流源的关闭和开启控制电路实现了在电流源无有效输出期间关闭电流源的电路结构,抑制噪音同时达到了降低电路功耗的目的。
  • 基于存算一体阵列权重预处理的模数转换模块优化方法-202211557125.5
  • 毛伟;周浩翔;刘定邦;洪海桥;余浩 - 南方科技大学
  • 2022-12-06 - 2023-10-20 - H03M1/00
  • 本发明公开了基于存算一体阵列权重预处理的模数转换模块优化方法,所述方法通过确定存算一体阵列中各列分别对应的权重信息,其中,每列对应的所述权重信息为该列的权重数据中1的比例,每列的所述权重数据由0和1组成;获取各列分别对应的模数转换模块的分辨率位数;根据各列分别对应的所述权重信息和所述分辨率位数,确定各列分别对应的所述模数转换模块的目标比较周期。解决了现有技术中由于神经网络具有权重数据稀疏性,因此存算一体架构中进行每列的乘累加运算后的输出模拟量结果范围远小于ADC模数转换的输入范围,导致模数转换模块的比较周期长、功耗大的问题。
  • 一种自举开关采样电路-202310912661.0
  • 吴江枫;丁杰;陈勇臻;王翠霞 - 同济大学
  • 2023-07-24 - 2023-10-13 - H03M1/00
  • 本公开提供一种自举开关采样电路,包括三个工作相位,保持相位φ1、预充电相位φ2、采样相位φ3。本公开的自举开关采样电路在采样相位前增加了预充电相位,将采样管栅极的寄生电容预充电至VDD。传统电路中为保证较低的导通电阻,通常将电容Cbs的尺寸设计的很大,因此增大了电路的面积和功耗。采用本公开的自举开关采样电路不需要依靠增加电容Cbs的尺寸,因此有效降低了电路的功耗和面积。同时本公开能够解决传统电路中由于电容Cp与电容Cbs分压导致的VG电压下降而使得采样管导通电阻大,导通速度慢的问题,有效降低了电路的功耗和面积。
  • 一种低功耗的模数转换电路-202310883913.1
  • 许莱 - 高拓讯达(北京)微电子股份有限公司
  • 2023-07-19 - 2023-10-03 - H03M1/00
  • 本申请提供了一种低功耗的模数转换电路,涉及集成电路技术领域,该模数转换电路包括采样阵列、预放大器、动态比较器、异步时钟生成电路及逐次逼近逻辑电路;采样阵列对模拟信号进行采样获得差分信号;预放大器对差分信号放大获得差分放大信号;动态比较器对差分放大信号中两个放大信号的电压进行比较,根据比较结果输出比较信号;逐次逼近逻辑电路对比较信号进行锁存获得数字信号,在完成当前采样周期内模数转换后生成高电平休眠信号;异步时钟生成电路及预放大器接收高电平休眠信号后进入休眠状态,动态比较器接收休眠控制信号进入休眠状态。通过采用上述低功耗的模数转换电路,解决了模数转换电路在快速工艺角和可变采样速率下功耗较高的问题。
  • 基于模拟减法的DPV传感前端电路-202310737120.9
  • 秦亚杰;陈晨 - 复旦大学
  • 2023-06-20 - 2023-09-19 - H03M1/00
  • 本发明涉及电路设计技术领域,尤其涉及一种基于模拟减法的DPV传感前端电路,包括:激励脉冲产生电路,与电化学传感器的参比电极连接,被配置为产生激励脉冲信号;信号处理电路,包括顺次连接的跨阻放大器、开关电容减法器及低通滤波器,跨阻放大器与电化学传感器的工作电极连接,被配置为将脉冲前后的传感电流放大为电压信号,开关电容减法器被配置为在模拟域对脉冲前后的电压信号进行差分减法运算,低通滤波器被配置为对差分减法运算的结果进行滤波处理后输出给模数转换器;电源管理模块,被配置为提供电源电压和偏置电流。通过在信号处理电路中设置开关电容减法器,能够在模拟域实现差分减法运算,以此降低了对模数转换器的大动态范围需求。
  • 一种具有放大功能的逐次逼近寄存器型模数转换器-202310795786.X
  • 车大志;白春风;李芹 - 苏州兆凯电子有限公司
  • 2023-06-30 - 2023-09-08 - H03M1/00
  • 本发明涉及一种具有放大功能的逐次逼近寄存器型模数转换器,包括:电容型数模转换器,其中,电容型数模转换器采取裂电容开关方式,电容型数模转换器的电容阵列使用下极板采样,电容阵列包括:采样电容和权重电容,采样电容的上极板通过第一开关装置连接第一参考电压,采样电容的下极板通过第一开关装置连接输入电压,采样电容的下极板通过第一开关装置连接,每一位权重电容均分裂为两个相同容值的电容,权重电容的上极板通过第一开关装置连接第一参考电压,通过第二开关装置一半数量的权重电容的下极板连接第二参考电压、另一半数量的权重电容的下极板接地。通过本申请,解决了相关技术中ADC中的CDAC中采样开关占用面积较大的问题。
  • 模拟前端及其控制方法-201911422154.9
  • 浦小飞;李曙光;徐红如;罗许喜 - 南京英锐创电子科技有限公司
  • 2019-12-31 - 2023-08-11 - H03M1/00
  • 本发明涉及一种模拟前端及其控制方法。该模拟前端的控制方法,包括获取输入模拟信号,并根据输入模拟信号生成输出数字信号;判断输入模拟信号是否发生变化;以及若输入模拟信号未发生变化,则复用输出数字信号的过程。该模拟前端的控制方法,可以对模拟前端的输入模拟信号进行是否发生变化的判断,并当输入模拟信号未发生变化时复用输出数字信号。以此,即可减少模数转换器的工作次数,从而减少模拟前端的功耗。
  • 一种应用于音圈马达驱动芯片的运放失调自校准电路-201810865786.1
  • 裴栋;陈壮梁;李高林;何迟;汪兵 - 武汉韦尔半导体有限公司
  • 2018-08-01 - 2023-08-08 - H03M1/00
  • 本发明公开了一种应用于音圈马达驱动芯片的运放失调自校准电路,包括运放OPAMP、计数锁存器、比较器、振荡器和数模转换器校准DAC,运放OPAMP的输出端与比较器的负极输入端连接,比较器的输出端与振荡器的输入端和计数锁存器的一个输入端连接,振荡器的输出端与计数锁存器的另一个输入端连接,计数锁存器的输出端与数模转换器校准DAC的输入端连接,数模转换器校准DAC的输出端与运放OPAMP的信号反馈端连接,运放OPAMP的输入端和输出端还分别与音圈马达驱动芯片连接。能够消除或者极大的减小运放OPAMP的失调,提高了马达驱动芯片输出电流的精度,延长了系统电池的使用时间,避免了使用熔丝修调而增加芯片开发和测试成本。
  • PIPELINE SAR ADC第二级采样时间控制电路-202210845582.8
  • 谢保健 - 苏州华太电子技术股份有限公司
  • 2022-07-19 - 2023-08-01 - H03M1/00
  • 本发明公开了一种PIPELINE SAR ADC第二级采样时间控制电路,涉及集成电路技术领域,包括第二级采样电路和第二级采样时钟产生电路,所述第二级采样电路包括余量放大器、第二级采样开关、输入电容、反馈电容以及负载电容,所述余量放大器的输入端通过第二级采样开关和输入电容后与参考电压端连接,输出端通过第二级采样开关和负载电容后接地;所述第二级采样时钟产生电路包括反相器、延迟电路和与门,所述与门的第一输入端与输入信号连接,第二输入端通过延迟电路和反相器后与输入信号连接,输出端输出用于控制第二级采样开关启闭的电平信号。本发明将第二级SAR ADC的采样时间设计为随PVT变化,降低了余量放大器在SS corner对带宽的要求,减小了余量放大器的功耗。
  • 采样保持电路、信号处理方法、模数转换器和芯片-202310432037.0
  • 陈明凤;任文亮;邬蓉 - 上海联影微电子科技有限公司
  • 2023-04-20 - 2023-07-28 - H03M1/00
  • 本申请涉及一种采样保持电路、信号处理方法、模数转换器和芯片。所述采样保持电路包括:至少一个采样电路和保持电路,采样电路设置在保持电路的输入端与输出端之间;保持电路包括使能信号端口;保持电路,用于通过使能信号端口接收到第一使能信号时,处于第一功耗模式,并对采样电路采集到的输入信号进行放大处理,在接收到第二使能信号时,处于第二功耗模式;第二功耗模式下保持电路的功耗小于第一功耗模式下所述保持电路的功耗。上述采样保持电路的功耗极低。
  • 模数转换电路、模数转换方法及模数转换设备-202310383179.2
  • 邬蓉 - 上海联影微电子科技有限公司
  • 2023-04-10 - 2023-07-25 - H03M1/00
  • 本申请涉及一种模数转换电路、模数转换方法及模数转换设备,所述电路包括第一电容阵列、第二电容阵列和比较器,第一电容阵列中的各第一电容与第二电容阵列中的各第二电容对应交替排列;各第一电容的输入端通过各自连接的第一采样开关连接第一输入信号、第一参考信号和第二参考信号中的一种信号,各第一电容的第一输出端通过第一电源开关连接电源信号,各第一电容的另一输出端通过第一比较开关连接比较器的正输入端;各第二电容的输入端通过各自连接的第二采样开关连接第一输入信号,各第二电容的第一输出端通过第二电源开关接地,各第二电容的另一输出端通过第二比较开关连接比较器的正输入端。该电路实现了一种高动态范围低功耗转换电路。
  • 一种基于门控环振的时间域ADC-202310378175.5
  • 杨力宏;冯韬;朱樟明;单光宝;刘术彬;李竹萌 - 西安电子科技大学
  • 2023-04-10 - 2023-07-25 - H03M1/00
  • 本发明涉及一种基于门控环振的时间域ADC,包括:VTC电路和TDC电路;VTC电路将输入的差分电压信号转化为差分阶跃信号输入至后级的TDC电路;TDC电路包括:使能信号产生电路、动态比较器、门控环形振荡器、DFF寄存器电路和数字译码电路;使能信号产生电路根据差分阶跃信号产生使能信号,控制门控环形振荡器的开闭;动态比较器判别差分阶跃信号得到符号位Sign;门控环形振荡器产生TDC电路量化的时间基准,输出数字码;DFF寄存器电路在使能结束后对数字码进行寄存,得到寄存数字码;数字译码电路对符号位Sign和寄存数字码进行逻辑译码,得到时间域ADC的量化结果,并对其进行输出。本发明的门控环形振荡器只工作在使能信号EN有效时,降低了时间域ADC的功耗。
  • 应用于高速ADC输入缓冲器的自适应电流产生电路及方法-202210204295.9
  • 王翊舟;刘璐;徐代果;朱璨;蒋和全;李儒章;王健安;陈光炳;付东兵;俞宙;张正平 - 重庆吉芯科技有限公司
  • 2022-03-02 - 2023-07-14 - H03M1/00
  • 本发明提供一种应用于高速ADC输入缓冲器的自适应电流产生电路及方法,所述自适应电流产生电路包括反相器驱动链、分频器、频率检测器、低通滤波器、静态比较器组及可控电流镜;本发明先后依次通过反相器驱动链的转换、分频器的分频、频率检测器的频率检测及低通滤波器的转换,将输入缓冲器的输入模拟信号转换为直流形式的鉴频电压,再通过静态比较器组的多次比较,得到N位数字码,最后通过N位数字码来控制可控电流镜,可控电流镜在N位数字码的控制下为输入缓冲器提供大小可调的输入电流,输入电流的大小与输入模拟信号的频率大小正相关,这不仅可以有效避免过大输入电流造成的功耗浪费,还可以避免过大输入电流或过小输入电流造成的性能恶化。
  • 比较器电路、快闪电路结构、流水线单元电路、流水线型ADC和电子设备-202223528578.3
  • 周靖松;李跃峰;郭增良;霍俊杰 - 紫光同芯微电子有限公司
  • 2022-12-28 - 2023-07-14 - H03M1/00
  • 本申请涉及比较器技术领域,公开一种比较器电路,包括放大电路通过开关电路连接转换电路;放大电路用于接收输入信号,并对输入信号进行放大;开关电路用于受控于第二时钟信号开启或关闭,使得放大电路与转换电路在比较周期形成通路,在采样周期断开通路;转换电路用于接收放大后的输入信号,并根据放大后的输入信号转换数字信号;锁存器电路用于接收数字信号,并根据第一时钟信号锁存数字信号。这样,能够使得比较器电路在一个系统时钟周期能够完成两次比较,从而降低流水线型模数转换器中的比较器电路的数量,进而降低流水线型模数转换器的功耗。本申请还公开一种快闪电路结构、流水线单元电路、流水线型ADC和电子设备。
  • 模数转换器及芯片-202310226260.X
  • 沈红伟;原义栋;卢昱;张清松;廖煜鑫;鲁浩然;闵昊;许玉洁 - 北京智芯半导体科技有限公司;北京智芯微电子科技有限公司;复旦大学
  • 2023-03-03 - 2023-07-07 - H03M1/00
  • 本发明涉及集成电路技术领域,公开一种模数转换器及芯片,所述模数转换器包括:第一、第二无源开关电容积分器;两个电容性模数转换阵列;控制逻辑电路,用于在所述阵列中的电容复位时,闭合第一无源开关电容积分器中的第一、第二开关组以输出第一残差电压,以及闭合第二无源开关电容积分器中的第三、第四开关组以使输出第二残差电压;以及双差分输入比较器,用于接收第一残差电压与当前预设周期的输入电压之和作为第一差分输入信号,接收第二残差电压作为第二差分输入信号,以及输出比较结果,所述控制逻辑电路还用于根据比较结果,输出多个开关控制信号至电容性模数转换阵列,以输出当前预设周期的数字数据,由此可有效抑制信号带内的量化噪声。
  • 数字调制器熵源-201780067311.1
  • A·K·达斯;B·R·埃利 - 德州仪器公司
  • 2017-11-01 - 2023-07-07 - H03M1/00
  • 在所描述实例中,一种电子电路系统具有输入(IN1),所述输入(IN1)用于接收具有频率且包括噪声的模拟信号(NPES)。所述噪声包含输入参考噪声,且所述噪声在一定范围内波动。所述系统包含信号路径,所述信号路径具有:(a)模/数转换器(22),其用于响应于时钟周期而提供数字输出值;(b)反馈节点(DRNS);及(c)电路(26、28),其用于在所述时钟周期中的周期期间限制所述反馈节点(DRNS)处的信号摆幅使其不大于所述噪声的RMS值。所述模/数转换器(22)进一步用于响应于所述模拟信号及所述反馈节点(DRNS)处的所述信号摆幅而提供所述数字输出值。
  • 栅压自举输出开关电路及采样电路-201610996881.6
  • 李丹;张辉;张辉;王海军 - 上海贝岭股份有限公司
  • 2016-11-10 - 2023-07-04 - H03M1/00
  • 本发明公开了栅压自举输出开关电路及采样电路,采用短脉冲产生电路、输出开关、自举电路及复位电路组建形成。本发明采用常规的薄栅管作为栅压自举输出开关的输出开关,使得该场效应管通过短脉冲产生电路开启,之后其栅极保持在高阻浮空状态。这种设计相比于现有技术,减小了场效应管的尺寸,进而减小了寄生电容,减小了功耗、提高了速度。同时也避免了传统栅压自举输出开关电路中使用薄栅极电极的场效应管所需的栅极驱动电路,降低了电路复杂度,减小了输入的负载。
  • 一种基于全动态放大器的比较器失调电压消除电路-202310271493.1
  • 何懿炜 - 何懿炜
  • 2023-03-20 - 2023-06-23 - H03M1/00
  • 本发明属于模拟集成电路设计技术领域,是一种基于动态放大器的失调电压消除电路。本发明的具体电路元器件包括MOS管以及电容。由于整体电路是全动态的,因此在自调零过程中也分成给预放大器充电和放大两个过程。这两个过程结束,自调零过程将在输出端的电容上存入正确的失调电压(offset)乘以预放大器增益(Av)的电压值,下次使用时就能够较为准确的消除失调电压的影响。近些年,随着模拟电路的不断发展,对逐次逼近寄存器型模数转换器(SAR ADC)的各种要求也变得越来越多,降低电源电压是一种有效的降低功耗的方法,但除此之外,业界也开始逐渐的去优化结构,从而减少一些不必要的功耗产生。本发明就是在传统的自调零电路中,优化了其中的结构,从而使得结构不再具有静态功耗,在较为准确的消除失调电压的基础上,实现一个全动态的电路,优化了不必要的功耗。
  • 具有增大分辨率的第一级的模-数转换器-201711468396.2
  • S·保罗;R·N·斯里尼瓦撒 - 德克萨斯仪器股份有限公司
  • 2017-12-29 - 2023-06-23 - H03M1/00
  • 本申请涉及具有增大分辨率的第一级的模‑数转换器。一个示例包括流水线型模‑数转换器装置(100)。流水线型模‑数转换器装置(100)包括电容式数‑模转换器(104)、第一模‑数转换器(106)和第二模‑数转换器(108)。电容式数‑模转换器(104)包括包含顶板(TP)和底板(BP)的电容器(112),电容式数‑模转换器(104)在电容器(112)接地时对施加到流水线型模‑数转换器装置(100)的模拟输入信号进行采样,在顶板(TP)浮置时保持所采样的模拟输入,并输出残余电压。第二模‑数转换器(108)耦合到电容器(112)的顶板(TP),第二模‑数转换器(108)在顶板(TP)浮置之后产生电容器(112)的顶板(TP)上的电压的第二数字表示,其中第二数字表示表示由流水线型模‑数转换器装置(100)的第一级产生的精细位。
  • 一种电容阵列可锁定的单端SAR ADC电路及其工作方法-202211598534.X
  • 申人升;叶伟成;常玉春;汪家奇;熊波涛;卢宏斌 - 大连理工大学
  • 2022-12-12 - 2023-06-13 - H03M1/00
  • 本发明提出一种电容阵列可锁定的单端SAR ADC电路及其工作方法,包括采样保持电路,比较器,SAR控制逻辑模块,带有锁定开关的DAC电容阵列。在开始模数转换之前,需要确定电容阵列中的锁定开关是否需要闭合。因此,将输入信号先与特定的电压进行比较,根据比较结果,判断锁定开关的关断情况,如果锁定开关断开,则单端SAR ADC进行正常的模数转换;如果锁定开关闭合,则单端SAR ADC的电容阵列中与锁定开关相连的电容将会被锁定,保持锁定连接到GND。当输入信号比较小时,通过将锁定开关闭合,将高位电容锁定,可以减少电容阵列不必要的切换,只需要以较少的硬件开销为代价,就能大大节省电容阵列和开关所产生的功耗。
  • 无源积分器结构及噪声整形SAR ADC-202310134504.1
  • 刘佳欣;邹兴帅 - 电子科技大学
  • 2023-02-20 - 2023-06-13 - H03M1/00
  • 本发明公开一种无源积分器结构及噪声整形SAR ADC,应用于模数转换器领域,针对现有技术在克服比较器噪声与量化噪声对ADC精度的影响时,存在的多路比较器的支路增益大,且功耗大的问题;本发明通过利用差分结构将积分电压扩大2倍后输入比较器的方式,将多路比较器所需支路增益降低接近1/2;本发明的NS SAR ADC结构减小了总电容的大小,同时减小了多路比较器的支路增益,进而降低了比较器的功耗。且电路复杂度较低,实现成本低。
  • 快速切断/接通的源极跟随器-201610312801.0
  • 曹淑新;张莉莉 - 豪威模拟集成电路(北京)有限公司
  • 2016-05-11 - 2023-06-02 - H03M1/00
  • 本发明涉及一种快速切断/接通的源极跟随器。该源极跟随器包括:源极跟随器、切断/接通电路和偏置电路,通过切断/接通电路接收信号采样时间信息/信号转换时间信息,并根据显示结果启动切断/接通源极跟随器的过程并输出相应的切断/接通信号至偏置电路以用于加速切断/接通源极跟随器的过程来实现低功耗的优良性能。本发明的源极跟随器通过切断/接通电路的显示结果启动切断/接通源极跟随器的过程并输出相应的切断/接通信号至偏置电路以用于加速切断/接通源极跟随器的过程,这样使得源极跟随器不仅具有高速稳定的优点,而且还具有低功耗的优点。
  • 模数转换器及用于在模数转换器中进行模数转换的方法-202211472313.8
  • 曹永世;金完;林涌 - 三星电子株式会社
  • 2022-11-23 - 2023-05-26 - H03M1/00
  • 提供了一种模数转换器及用于在模数转换器中进行模数转换的方法。模数转换器包括:比较器,包括接收多个第一单元电容器的输出的第一输入节点和接收多个第二单元电容器的输出的第二输入节点;控制逻辑,被配置为基于比较器的输出信号输出第一控制信号和第二控制信号;以及参考电压调整电路,被配置为基于第一控制信号和第二控制信号调节提供给比较器的输出电压。参考电压调整电路包括第一上拉电路和第一下拉电路,基于第一控制信号和第二控制信号,第一上拉电路被配置为向多个第一单元电容器中的每个第一单元电容器施加第一参考电压,第一下拉电路被配置为向多个第二单元电容器中的每个第二单元电容器施加第二参考电压。
  • 一种基于门控型环形振荡器的超高能效时间域模数转换器-202310027188.8
  • 刘马良;张乘浩;常远;杨银堂 - 西安电子科技大学
  • 2023-01-09 - 2023-05-23 - H03M1/00
  • 本发明公开了一种基于门控型环形振荡器的超高能效时间域模数转换器,包括:电压‑时间转换电路、脉冲生成电路、自跟踪采样时钟生成电路、门控环形振荡器电路、比较器量化电路、计数器量化电路和采样译码电路;门控环形振荡器电路包括N级门控延时单元,N级门控延时单元级联形成交叉耦合正反馈电路,门控延时单元在外部的复位电压的控制下对门控延时单元的内部节点进行电压复位,门控延时单元的正反馈路径上连接有正反馈电阻;门控延时单元的正反馈路径和门控反相器通过脉冲生成电路产生的门控信号控制。本发明简化了后续译码逻辑,同时有效降低了门控延时单元的延时,提高了整体环形振荡器的振荡频率和时间分辨率,大幅提升了ADC的能效比。
  • 用于SAR型模数转换器的逻辑控制电路、SAR型模数转换器-202210389104.0
  • 江帆;武锦;周磊 - 苏州迅芯微电子有限公司
  • 2022-04-13 - 2023-05-12 - H03M1/00
  • 本发明公开了一种用于SAR型模数转换器的逻辑控制电路、SAR型模数转换器,用于存储得到的数字码并且控制数模转换器进行电平切换,包括:2个或以上数量的逻辑模块串联;其中在所述模块串联中首位的所述逻辑模块的触发信号(Di)与第一时钟控制信号相连接,而所述模块串联中的逻辑模块的触发信号则是与其串联前接的逻辑模块输出端的输出信号(S)相连接;其中每个所述逻辑模块的控制信号用于与第二、第三时钟控制信号相连接;每个所述逻辑模块的输入信号用于与比较器输出(VOUTP)相连接;每个所述逻辑模块的输出信号(Di·Vref)用于与数模转换器的电容下极板相连接。本发明涉及的所述用于SAR型模数转换器的逻辑控制电路,结构简单,可以实现比较器输入电压共模电平不变,减少了元器件的数量,降低了功耗,能有效地降低其所在模数转换器的功耗和复杂度。
  • 具有噪声成形特性的逐次逼近寄存器(SAR)模数转换器(ADC)-202180062974.0
  • 孙磊;纪弘浩;袁丹 - 高通股份有限公司
  • 2021-09-02 - 2023-05-02 - H03M1/00
  • 本公开的某些方面提供了一种利用用于噪声成形的数字滤波器实施的逐次逼近寄存器(SAR)模数转换器(ADC)。例如,某些方面提供了一种用于模数转换的电路,该电路具有:第一数模转换器(DAC),具有耦合至采样节点的输出端;比较器,具有耦合至采样节点的输入端;SAR逻辑,具有耦合至比较器的输出端的输入端和耦合至第一DAC的输入端的至少一个输出端;量化器,被配置为生成表示采样节点处的电压的第一数字信号;数字滤波器,被配置为将滤波器应用于所述第一数字信号;以及第二DAC,被配置为生成表示经滤波的第一数字信号的模拟信号,并且将该模拟信号提供给采样节点。
  • 一种电压转换速率可调的数模转换器-201610455048.0
  • 方建平;黄鑫 - 杭州尚格半导体有限公司
  • 2016-06-21 - 2023-04-28 - H03M1/00
  • 本发明提供一种电源管理芯片内电压转换速率可调的数模转换器,包括速率调节电路、数字比较电路和电阻网络。所述速率调节电路根据转换速率的需要,通过转换速率选择端,调节数模转换器的建立时间;所述数字比较电路判断输入信号端的数据与转换后的数据是否相等,若相等则逻辑转换完成,产生二进制电平控制电阻网络的开关;所述电阻网络将输入数据转换为所对应的模拟电压值。该数模转换器能够根据转换速度的需求,通过速率调节电路调节输出电压转换速率,保证输出模拟电压值精确稳定的转换,并且该数模转换器内部不使用有源运算放大器,有利于节省电路的静态功耗。
  • 一种应用于光线传感的高速混合ADC架构-202211718388.X
  • 来新泉;周磊磊;李文岑;李继生 - 西安水木芯邦半导体设计有限公司
  • 2022-12-29 - 2023-04-25 - H03M1/00
  • 本发明公开了一种应用于光线传感的高速混合ADC架构,包括8bit积分型ADC单元1,用于完成模拟信号到高八位数字信号的转换;8bit循环型ADC单元2,用于完成低八位数字信号的转换;所述低八位数字信号为低八位串行数据;移位寄存器单元3,用于将低八位串行数据转换为低八位并行数据;数据锁存器单元4,用于将高八位数字信号进行锁存;数据连接单元,用于将高八位数字信号与低八位并行数据进行拼接,获取16bit并行数据。本发明采用高八位积分型ADC与低八位循环型ADC的混合架构,在保留了积分型ADC精度高、功耗低的同时,低八位采用循环型ADC进行转换,提高了转换速度,同时实现了芯片面积与积分电容的减小。
  • 一种基于Vcm电压的新型开关切换方法-202211730706.4
  • 赵国栋;张健;姚纳;王敬超;肖淼 - 成都信息工程大学
  • 2022-12-30 - 2023-04-18 - H03M1/00
  • 本发明公开了应用于SAR ADC的一种基于Vcm电压的新型开关切换方法,在vref上的能量消耗实现了100%节省,高位MSB电容阵列通过构建分裂电容,以vref和gnd代替vcm,即高位MSB电容下极板电压切换过程中,比较器输入端的共模输入电压恒定不变。同时,在比较器的正负两端上,消耗的能量为大小相等,符号相反的值,即一端在vref上消耗能量,一端在vref上释放能量,每次置位则在驱动vref电压上无能量消耗。另一方面,低位LSB电容阵列采用一种仅使用vcm和gnd的切换策略,在vref上完全无能量消耗。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top