[发明专利]操作存储器控制器的方法在审

专利信息
申请号: 201811300521.3 申请日: 2018-11-02
公开(公告)号: CN109933456A 公开(公告)日: 2019-06-25
发明(设计)人: 柳根荣;全甫晥;李起准;孔骏镇;孙弘乐 申请(专利权)人: 三星电子株式会社
主分类号: G06F11/10 分类号: G06F11/10;G11C29/42
代理公司: 北京铭硕知识产权代理有限公司 11286 代理人: 闫红玉;张川绪
地址: 韩国京畿*** 国省代码: 韩国;KR
权利要求书: 查看更多 说明书: 查看更多
摘要: 公开一种操作存储器控制器的方法,所述存储器控制器通过使用与卷积型低密度奇偶校验(LDPC)码对应的奇偶校验矩阵来执行解码,所述方法包括:从至少一个存储器装置接收码字,所述码字包括第一子码字和第二子码字;通过使用基于包括在奇偶校验矩阵中的并与第一子码字相关联的第一子矩阵设置的第一方向上的第一滑动窗口来将第一子码字解码为第一数据;通过使用基于包括在奇偶校验矩阵中的并与第二子码字相关联的第二子矩阵设置的第二方向上的第二滑动窗口来将第二子码字解码为第二数据。
搜索关键词: 子码字 奇偶校验矩阵 解码 操作存储器 滑动窗口 控制器 子矩阵 低密度奇偶校验 存储器控制器 关联 存储器装置 第一数据 接收码字 卷积 码字
【主权项】:
1.一种操作存储器控制器的方法,所述存储器控制器被配置为通过使用与卷积型低密度奇偶校验LDPC码对应的奇偶校验矩阵来执行解码,所述方法包括:从至少一个存储器装置接收码字,所述码字包括第一子码字和第二子码字;通过使用基于包括在奇偶校验矩阵中的并与第一子码字相关联的第一子矩阵设置的第一方向上的第一滑动窗口来将第一子码字解码为第一数据;通过使用基于包括在奇偶校验矩阵中的并与第二子码字相关联的第二子矩阵设置的第二方向上的第二滑动窗口来将第二子码字解码为第二数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201811300521.3/,转载请声明来源钻瓜专利网。

同类专利
  • 一种失效事件抛出方法及装置-201611139865.1
  • 赵研 - 东软集团股份有限公司
  • 2016-12-12 - 2019-11-08 - G06F11/10
  • 本公开涉及一种失效事件抛出方法及装置。所述方法包括:从待测事件池中选取预定数目的待测事件;判断所述待测事件中失效事件的数目是否小于预设值;如果所述待测事件中失效事件的数目不小于预设值,则抛出所述失效事件,并继续从所述待测事件池中选取下一批待测事件,进行失效事件检测,直至所选取待测事件中失效事件的数目小于所述预设值为止。如此方案,既可确保待测事件中存在的失效事件抛出的及时性,又可在待测事件池中存在大量失效事件时,有效缓解大量失效事件同时抛出,对设备处理资源的占用及影响,有助于提高失效事件检测的鲁棒性。
  • 一种数据处理方法及装置-201710040279.X
  • 何金强;张成宇 - 深圳星忆存储科技有限公司
  • 2017-01-19 - 2019-11-08 - G06F11/10
  • 本发明实施例提供一种数据处理方法及装置,所述方法包括:计算输入数据对应的校验码,所述输入数据为第一长度的二态存储数据;将所述输入数据转换为其对应的第二长度的三态存储数据;判断所述第二长度的三态存储数据的值是否为预设差错值;若是,根据预设映射表,获取该预设差错值对应的多个候选码,将各个候选码及所述校验码分别作为参数输入ECC算法进行计算,获得对应的纠错结果,根据所述纠错结果,确定输出数据,所述输出数据为第一长度的二态存储数据。所述方法可简单快速的解决由于三态存储导致的二态数据出现的2bit或3bit的错误的问题,以输出正确的数据。
  • 存储器装置、存储器系统及其操作方法-201811534099.8
  • 洪志满 - 爱思开海力士有限公司
  • 2018-12-14 - 2019-11-05 - G06F11/10
  • 本发明提供了一种存储器系统的操作方法。该方法可以包括:使用多个读取电压分别读取在目标存储器页面中存储的目标数据;将与目标数据相对应的读取数据顺序地分别存储在包括第一锁存器和第二锁存器的多个锁存器中;对在第一锁存器中存储的第一读取数据执行第一错误校正码(ECC)解码操作;以及当第一ECC解码操作失败时,对在第二锁存器中存储的第二读取数据执行第二ECC解码操作。
  • 主备存储卷同步数据校验方法、装置、设备及存储介质-201910526266.2
  • 陈泽冰 - 平安科技(深圳)有限公司
  • 2019-06-18 - 2019-11-05 - G06F11/10
  • 本发明涉及大数据处理技术领域,公开了一种主备存储卷同步数据校验方法,通过分别对主备存储卷上的数据采用摘要校验算法计算校验值,并且在计算校验值时采用的摘要校验算法先对数据进行切片分组处理后,再对得到的数据块进行校验值的计算,然后比对校验值来确定同步数据是否异常,最后根据比对的结果确定是否需要重新备份。本发明还公开了一种主备存储卷同步数据校验装置、设备及计算机可读存储介质,本发明通过上述的方式结合MD5算法计算校验值来实现对主备存储卷中的数据的完整性比对,大大节省的数据比较的时间长度,而且还可以进行部分数据的比对更新,使得备存储卷可以实时保持与主存储卷的数据的同步和相同,避免了主存储卷数据的丢失。
  • 一种BIM资料信息数据检验优化方法及其系统-201910675994.X
  • 张成臣;赵亮;郭双清;张凤岐 - 重庆市筑智建信息技术有限公司
  • 2019-07-25 - 2019-11-05 - G06F11/10
  • 本发明提出了一种BIM资料信息数据检验优化方法及其系统,包括以下步骤:S1,获取待进行数据校验操作的预处理BIM资料信息数据;S2,对步骤S1中的预处理BIM资料信息数据进行数据校验操作,得到BIM信息哈希值;S3,核对云端上是否存在与步骤S2中得到的BIM信息哈希值相同的BIM信息哈希值:若云端上不存在与步骤S2中得到的BIM信息哈希值相同的BIM信息哈希值,则将预处理BIM资料信息数据上传至云端,并将得到的BIM信息哈希值与上传的预处理BIM资料信息数据相绑定;若云端上存在与步骤S2中得到的BIM信息哈希值相同的BIM信息哈希值,则不将预处理BIM资料信息数据上传至云端。本发明能够对上传至云端的BIM图纸进行检验处理,降低云端数据的堆积。
  • 计算CRC编码的方法和装置-201810433108.8
  • 林宪正;张进毅;王工艺;沈建强 - 华为技术有限公司;中国科学技术大学
  • 2018-05-08 - 2019-11-05 - G06F11/10
  • 本申请提供一种计算CRC编码的方法,包括:获取待编码的第一序列;使用至少一个多项式对该待编码的第一序列进行编码,生成第二序列;使用本原多项式对该第二序列进行编码,生成针对第一序列的校验序列,该至少一个多项中每个多项式为该本原多项式的倍式,该至少一个多项式中每个多项式的项数少于该本原多项式的项数。该方法能够降低计算CRC编码的复杂度,提高CRC编码的效率和性能。
  • 具有错误校正功能的存储器设备及其操作方法-201910317233.7
  • 朴廷桓;吴台荣;池亨晙;河庆洙;黄炯烈 - 三星电子株式会社
  • 2019-04-19 - 2019-10-29 - G06F11/10
  • 一种存储器设备包括:第一存储体和第二存储体;控制逻辑,被配置为接收命令并控制存储器设备的内部操作;以及错误校正码(ECC)电路,被配置为:基于来自控制逻辑的锁存控制信号,在锁存电路中保留响应于针对第一存储体的第一屏蔽写入(MWR)命令从第一存储体读取的第一读取数据;响应于从控制逻辑接收的第一写入控制信号,从其中保留在锁存电路中的第一读取数据与对应于第一MWR命令的第一写入数据合并的数据生成第一奇偶性;基于锁存控制信号控制ECC操作以在锁存电路中保留从第二存储体读取的第二读取数据。
  • 错误检测和纠正电路-201910322597.4
  • 穆罕默德·塞义夫·库尼亚图·谢赫;维卡什;安迪·旺坤·陈 - ARM有限公司
  • 2019-04-19 - 2019-10-29 - G06F11/10
  • 本文描述的各种实施方式涉及一种错误检测和纠正电路。一种集成电路可以包括锁存电路,该锁存电路具有每个位单元行的锁存器,该锁存器将有效匹配数据锁存到每个位单元行的锁存器中。该集成电路可以包括优先级编码电路,该优先级编码电路从每个位单元行的锁存器接收有效匹配数据。该集成电路可以包括第一逻辑电路,该第一逻辑电路耦合在位单元阵列与优先级编码电路之间,从而有助于将有效匹配数据提供给锁存电路。
  • 一种嵌入式文件系统的保护及恢复方法-201910559628.8
  • 陈超鑫;汤可;范律;肖林松 - 威胜信息技术股份有限公司
  • 2019-06-26 - 2019-10-29 - G06F11/10
  • 一种嵌入式文件系统的保护及恢复方法,包括以下步骤:嵌入式系统上电复位后,进行系统相关及外围硬件初始化;B检测挂载Mount区操作是否挂载成功;对DBR区、FAT区、DIR区进行数据是否有效检测;系统对Mount区执行格式化;对所述DBR区、所述FAT区、所述DIR区重新分区格式化,分区格式化成功后,系统执行恢复参数操作;系统正常运行。本发明提供的嵌入式文件系统的保护及恢复方法,在系统上电后,从Mount区挂载开始,就进入保护措施,为了确保系统运行的准确性,对DBR区、FAT区、DIR区的数据准确性进行检测,并采取对应的恢复操作,从系统数据准确性的角度保障系统的正常运行,是本领域的技术人员不能想到的,在嵌入式系统的保护上具有极大进步。
  • 存储器中数据读取的错误纠正方法、装置、设备及介质-201810576516.9
  • 邵翠萍;李慧云;方嘉言 - 深圳先进技术研究院
  • 2018-06-06 - 2019-10-29 - G06F11/10
  • 本发明适用计算机技术领域,提供了一种存储器中数据读取错误的纠正方法、装置、设备及介质,该方法包括:从存储器中读取目标数据和目标数据关联的对角线元素,计算目标数据的内积矩阵、类内积矩阵,根据目标数据关联的对角线元素和目标数据内积矩阵、类内积矩阵的第一对角线元素、第二对角线元素,判断读取的目标数据是否发生错误,当确定发生错误时,确定目标数据中的出错位置,并计算出错位置对应的错误偏差量,根据该误差偏差量对目标数据中出错位置处的错误数据进行纠正,从而降低了读取存储器中数据时错误数据定位、纠正的复杂度,降低了硬件开销,提高了错误数据定位、纠正的准确度和效率。
  • 半导体存储器装置和包括半导体存储器装置的存储器系统-201910067433.1
  • 金大贤;朱容奎;孔骏镇;李起准;李明奎 - 三星电子株式会社
  • 2019-01-24 - 2019-10-25 - G06F11/10
  • 公开了一种半导体存储器装置和包括半导体存储器装置的存储器系统。所述半导体存储器装置包括:存储器单元阵列,包括多个存储器单元;纠错码(ECC)引擎,被配置为检测和/或校正读取数据中的至少一个错误位,并被配置为生成指示所述至少一个错误位是否被检测到和/或被校正的解码状态标志,其中,读取数据从存储器单元阵列读取;通道接口电路,被配置为从ECC引擎接收读取数据和解码状态标志,并被配置为将读取数据和解码状态标志发送至存储器控制器,其中,通道接口电路被配置为通过引脚将解码状态标志发送至存储器控制器;控制逻辑电路,被配置为响应于来自存储器控制器的地址和命令,控制ECC引擎和通道接口电路。
  • 步行数据校验、修正方法和系统-201610383273.8
  • 张强 - OPPO广东移动通信有限公司
  • 2016-05-31 - 2019-10-25 - G06F11/10
  • 本发明涉及一种步行数据校验、修正方法和系统,其校验方法包括:将计步器的原始计步数据保存到目标存储区域中;根据原始计步数据确定第一步行数据,获取第一步行数据与待校验的第二步行数据的差异值;判断差异值是否超过预设的门限值,若是,则判定第二步行数据存在异常;其修正方法包括:将计步器的原始计步数据保存到目标存储区域中;根据原始计步数据确定第一步行数据,获取第一步行数据与待修正的第三步行数据的差异值;判断差异值是否超过预设的门限值,若是,则根据第一步行数据或者原始步行数据修正第三步行数据。采用本发明方案,可以校验步行数据的准确性或者修正步行数据,以用于规避一些应用程序被刷步的问题。
  • 一种低数据重建开销的纠删码方法-201710841960.4
  • 冯丹;叶柳青;胡燏翀;柳青;魏学亮 - 华中科技大学
  • 2017-09-18 - 2019-10-25 - G06F11/10
  • 本发明公开了一种低数据重建开销的纠删码方法,包括:数据分块步骤、数据编码步骤、检查数据块状态步骤、根据失效块进行修复划分步骤以及相应的失效修复步骤,本发明结合了网络编码中蝴蝶码优秀修复带宽性质和局部重建的组内重建方法,可减少系统中数据重建时需求的磁盘读取和网络带宽传输。在本发明中,每个组具有两个校验块并利用局部重建码的组内编码来维持组内的最优修复带宽,再以部分校验块编码所有数据块来保证系统可靠性。相比局部重建码,该方法的组内校验具有更高的可靠性,所以需要的全局校验个数较少,故而可以在相等的存储开销下具有更低的修复带宽。
  • 用于解码具有多个奇偶校验段的码字的系统、方法和设备-201280067530.7
  • J.E.弗拉耶;A.K.奥尔布里科 - 桑迪士克科技有限责任公司
  • 2012-11-19 - 2019-10-25 - G06F11/10
  • 错误控制解码系统解码包括数据字以及两个或更多奇偶校验段的码字。该系统包括:第一解码器,通过利用在该码字中包括的一个或多个第一奇偶校验段以该数据字来解码该码字;以及第二解码器,通过利用在该码字中包括的一个或多个第二奇偶校验段以该数据字来解码该码字,其中该一个或多个第一奇偶校验段不同于该一个或多个第二奇偶校验段。错误估计模块估计该码字中的错误的数量,并且控制器选择第一解码器和第二解码器中的哪个来开始解码该码字,其中该选择基于由该错误估计模块提供的该码字中的错误的数量的估计。
  • 一种校验和状态的判定方法、系统、装置及可读存储介质-201810283293.7
  • 古亮;李诗逸 - 深信服科技股份有限公司
  • 2018-04-02 - 2019-10-18 - G06F11/10
  • 本申请公开了一种校验和状态的判定方法,借助内存这一高速缓存介质实时保存与数据对应的最新校验和,解决了硬盘保存时易出现的不同步现象,并根据校验和与对应数据间的映射关系检测数据是否更新,内存会保存最新校验和但却可能未能下发至本地磁盘,为防止磁盘中老旧的、错误的校验和在后续数据完整性检验过程中被使用,通过向其附加失效标志的方式提醒后续处理步骤。该判定方法能够从源头上防止使用错误校验和事件的再发生,即在检测到存在该失效标志后就不再执行后续处理步骤,可以节省大量时间和计算性能,提升了工作效率。本申请还同时公开了一种校验和状态的判定系统、装置及计算机可读存储介质,具有上述有益效果。
  • 基于ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法-201610651284.X
  • 张衡;高媛;王凤娇;邹波;黄勇;周郁 - 上海无线电设备研究所
  • 2016-08-10 - 2019-10-18 - G06F11/10
  • 本发明涉及一种ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法,对于所述帧地址产生模块生成的任意一个帧地址,读写控制模块通过FPGA的ICAP接口读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块中;工作状态控制及错误解析模块从FPGA的帧ECC接口处接收的帧同步信号从低变高后,读取当前数据帧的ECC纠错的错误码来计算出数据帧中发生翻转的位置;帧纠错模块根据发生翻转的位置,从所述帧缓存模块中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块中,再由所述读写控制模块将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错。
  • 具有应用程序感知纠错码的非易失性存储系统-201880015044.8
  • P·梅赫拉;X·张 - 西部数据技术公司
  • 2018-02-28 - 2019-10-18 - G06F11/10
  • 本公开提供了一种存储器系统(例如,固态驱动器或SSD),该存储器系统使用应用程序感知ECC方案来利用数据库模式和分析查询的细节。仅与查询相关的字段被解码,其他字段在很大程度上被忽略。描述了集成交织(II)代码和乘积码方法。与在将由分析使用的任何字段可用之前解码整个记录的传统ECC方案相比,新的应用程序感知ECC方案可以实现数量级吞吐量提升和/或显著地降低的解码器复杂性。
  • QC-LDPC解码器及存储设备-201821798640.1
  • 刘艺迪 - 建荣半导体(深圳)有限公司;建荣集成电路科技(珠海)有限公司
  • 2018-10-31 - 2019-10-11 - G06F11/10
  • 本实用新型实施例提供了QC‑LDPC解码器及存储设备。该QC‑LDPC解码器包括:用于根据变量节点的变量信息,计算所述校验节点的校验信息的若干个校验节点处理电路;用于根据所述校验节点返回的校验信息,更新所述变量节点的变量信息的若干个变量节点处理电路;用于以预设的压缩因子,将循环移位矩阵分割为若干个子矩阵并且根据所述子矩阵,令所述循环移位矩阵中两行或以上的校验节点共用一个所述校验节点处理电路的矩阵分割电路;用于根据变量信息判断解码是否成功的校验电路。其将循环移位矩阵缩减为多个子矩阵,对于校验节点处理电路和变量节点处理电路的数量要求大大下降,从而可以在保持解码性能的同时,有效的降低QC‑LDPC解码器的成本。
  • 半导体装置-201810906878.X
  • 林启春 - 株式会社东芝;东芝电子元件及存储装置株式会社
  • 2018-08-10 - 2019-09-27 - G06F11/10
  • 实施方式的半导体装置具有存储部、ECC解码器以及选择部。存储部存储数据。ECC解码器能够纠正从存储部输出的数据的1比特的错误,并检测2比特以上的错误。选择部根据表示是否由ECC解码器检测到2比特以上的错误的检测信号,选择并输出从ECC解码器输出的数据和预先设定的固定值中的一方。
  • 一种数据校验方法及装置、电子设备-201510618715.8
  • 张锦本;徐硕宏;彭耀台;黄树福 - 联想(北京)有限公司
  • 2015-09-24 - 2019-09-24 - G06F11/10
  • 本发明公开了一种数据校验方法及装置、电子设备,所述方法包括:获取256位数据;获取根据第一校验和算法生成的与获取的数据相关的13位第一校验和数据;根据所述第一校验和算法对所述获取的数据进行校验和计算,生成13位第二校验和数据;将所述第一校验和数据和所述第二校验和数据进行比较,获得比较结果;根据所述比较结果确定获取的所述256位数据的正确性。
  • 一种文件的自校验方法及系统-201610493322.3
  • 闫礼飞;陈荣 - 湖北锐世数字医学影像科技有限公司
  • 2016-06-28 - 2019-09-20 - G06F11/10
  • 本发明公开了一种文件自校验方法及系统,其在原有的文件数据基础之上增设文件头,并对文件头的结构进行定义,包括文件头数据及匹配信息,文件头数据包括预存文件校验信息的CRC、文件的压缩方式以及压缩前文件的长度、压缩后文件的长度文件数据部分的长度、文件数据部分的CRC校验和(file CRC)等信息,然后根据上述文件头结构信息对文件头以及文件数据分别进行校验,当二者均校验成功后,判断目标文件为确定且完整的,可进行后续文件替换,若其中一个校验失败,则说明文件在传输或者存放等过程中发生损坏,则结束进程,检验步骤方便快速,且可靠性高。
  • 错误检测码保持模式同步-201880009141.6
  • S·迪耶特里克 - 美光科技公司
  • 2018-04-19 - 2019-09-17 - G06F11/10
  • 一种存储器系统包含存储器装置、在第一频率下提供第一时钟信号的命令时钟(CK_t时钟)以及在不同于所述第一频率的第二频率下提供第二时钟信号的数据路径时钟(WCK_t时钟)。数据路径电路系统与所述WCK_t时钟同步,且在空闲状态期间提供错误检测码EDC保持模式(140)。EDC保持模式同步逻辑同步与所述CK_t时钟同步的所述EDC保持模式(140)的发射开始。
  • 存储系统-201910161270.3
  • 桑庞·保罗·欧拉利格;佛瑞德·沃里;奥斯卡·P·品托;杰森·马蒂诺 - 三星电子株式会社
  • 2019-03-04 - 2019-09-13 - G06F11/10
  • 本发明提供一种用于支持现场可编程门阵列(FPGA)固态驱动器(SSD)上的数据保护的存储系统,包含具有连接到现场可编程门阵列的第一组固态驱动器的存储系统。现场可编程门阵列包含第一数据保护控制器,第一数据保护控制器配置成进行以下操作:根据数据保护配置来管理对第一组固态盘的输入/输出请求和来自第一组固态盘的输入/输出请求;根据数据保护配置来生成奇偶校验位;以及将奇偶校验位存储在来自第一组固态驱动器的至少奇偶校验固态驱动器上。
  • 一种提升闪存读取准确性的方法、系统及装置-201910735030.X
  • 卢维彪;吴大畏;李晓强 - 深圳市硅格半导体有限公司
  • 2019-08-09 - 2019-09-13 - G06F11/10
  • 本发明公开了一种提升闪存读取准确性的方法、系统及装置,涉及数据读取技术领域。其技术要点包括存储数据进入数据缓冲区;基于数据待写入的物理地址,在数据缓冲区内为待写入的存储数据的指定位置写入标注信息;对待写入的存储数据进行LDPC编码,写入到对应物理地址的存储页中;获取要读取存储页的待读取数据;对待读取数据进行LDPC解码;在数据缓冲区内获取读取数据指定位置上的标注信息;校验标注信息和读取的物理地址是否匹配,若否将LDPC的错误位数修改为最大值;基于LDPC的错误位数进行纠错或者重读,本发明具有提升闪存读取准确性的优点。
  • 用于检测并校正数据中的错误的技术-201910151664.0
  • D.M.德拉姆 - 英特尔公司
  • 2019-02-28 - 2019-09-06 - G06F11/10
  • 本发明涉及用于检测并校正数据中的错误的技术。例如,各种实施例一般地涉及用于管理数据中的错误的技术,诸如利用纠错码(ECC)。一些实施例特别涉及利用管理存储器器件为存储存储器器件组提供错误检测、定位和校正中的一个或多个。在一个或多个实施例中,存储存储器器件和管理存储器器件中的每一个均可以包括存储器芯片,诸如包括在双列直插存储器模块(DIMM)中的一组存储器芯片中的一个。例如,每个存储器器件是包括在DIMM中的动态随机存取存储器(DRAM)集成电路。在各种实施例中,存储管理存储器器件组可以用于存储存储器行,诸如驱逐高速缓存行。在许多实施例中,还可以利用所述管理存储器器件为所述存储存储器器件组提供密码安全的存储器加密和/或完整性。
  • 数据读写异常处理方法及装置、存储介质和电子设备-201910472634.X
  • 郭子亮 - OPPO广东移动通信有限公司
  • 2019-05-31 - 2019-09-06 - G06F11/10
  • 本发明公开了一种数据读写异常处理方法及装置、存储介质和电子设备,涉及计算机技术领域。该数据读写异常处理方法包括:从用户数据存储区读取目标数据至内存的第一存储区;其中,第一存储区为针对数据读写过程而分配的存储区;将第一存储区内的数据与目标数据进行比对;如果第一存储区内的数据与目标数据不一致,则执行将目标数据读取至第一存储区并将第一存储区内的数据与目标数据进行比对的循环过程;在最多执行循环过程预设次数的过程中,如果确定出第一存储区内的数据与目标数据一致,则终止循环过程,并将第一存储区内的数据写入系统数据存储区。本公开可以提高系统升级的成功率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top